接触垫结构及其制造方法与流程

文档序号:12307804阅读:236来源:国知局
接触垫结构及其制造方法与流程

本发明是涉及一种适用于集成电路的结构及其制造方法,特别涉及一种用于多层导电层的电性连接的接触垫结构及其制造方法。



背景技术:

三维(3d)元件阵列,例如3d存储器的各层元件的导线都需要电性连接,所以接触区中各层导电层都需露出以供电性连接,从而形成阶梯状的接触垫结构。

为了形成n层元件的阶梯状接触垫结构,先前技术使用n-1个掩模进行n-1次光刻蚀工艺,以分别去除接触区中的n-1个区域中的不同层数的导电层。然而,这种方式非常繁琐,而且因为间距(pitch)小而需要很精确的工艺控制,从而提高了制造成本及工艺难度。



技术实现要素:

本发明提供一种接触垫结构,其在元件有n层的情况下可使用远少于n-1次的光刻蚀工艺来形成。

本发明提供一种接触垫结构的制造方法。

本发明的接触垫结构包括交替堆叠的n层(n≥6)绝缘层及n层导电层,且具有n个区域暴露出各个导电层。所述区域排列成p×q的二维阵列(p≥3、q≥2)。当所述导电层由下至上编号为第1至第n导电层且区域(i,j)(i=1~p,j=1~q)暴露出的导电层为第lni,j导电层时,

在第i列的q个区域中,lni,j随j值增加而递减,即lni,1>lni,2>...>lni,q,

第i列(row)的q个区域及第i+1列的q个区域之间的ln值差异固定,即lni,1-lni+1,1=lni,2-lni+1,2=...=lni,q-lni+1,q,

在第j行(column)的p个区域中,lni,j由两端向中央渐减,即ln1,j,lnp,j>ln2,j,lnp-1,j>...,并且

第j行的p个区域及第j+1行的p个区域之间的ln值差异固定,即ln1,j-ln1,j+1=ln2,j-ln2,j+1=...=lnp,j-lnp,j+1。

在第一实施例中,在各该区域(i,j)中不存在高于第lni,j导电层的绝缘层或导电层。

在第二实施例中,在暴露出第n导电层之区域以外的各该区域(i,j)中,第lni,j导电层暴露于形成在上层之绝缘层及导电层中的接触窗开口中。

本发明的接触垫结构可配置于3d存储器中。

在另一实施例中,第j行的p个区域及第j+1行的p个区域之间的ln值差异固定,即ln1,j-ln1,j+1=ln2,j-ln2,j+1=...=lnp,j-lnp,j+1=p,并且

在第j行的p个区域中,|lni,j-lni+1,j|≤2,且所述p个区域形成具有凹陷形状或凸起形状的不对称结构。

本发明提供一种不对称结构具有凹陷形状的上述实施例的接触垫结构的制造方法,包括:

以区域(f,j)至(f-1+n,j)(j=1~q)为目标区域去除一层导电层,其中f为1或2,且当p为偶数时,n=p/2,或者当p为奇数时,n=(p-1)/2;

d次去除两层导电层的步骤,分别以区域(f+b,j)至(f-1+n+b,j)(j=1~q)为目标区域,其中d为(p-1)/2的整数部分,且所述d次步骤中的每一次的b是介于1至d之间的不同的整数;以及

q-1次去除p个导电层的步骤,分别以区域(i,1+c)至(i,q)(i=1~p)为目标区域,其中c是介于1至q-1之间的不同的整数,

其中该目标区域为被暴露与刻蚀区域。

本发明提供一种不对称结构具有凸起形状的上述实施例的接触垫结构的制造方法,包括:

当p为偶数时,以区域(f,j)至(f-1+n,j)(j=1~q)为目标区域去除一层导电层,其中f为1或2,且n=p/2,或者当p为奇数时,以区域(1,j)至(n,j)(j=1~q)为目标区域去除一层导电层,其中n=(p+1)/2;

d次去除两层导电层的步骤,其在p为偶数时分别以区域(f+b,j)至(f-1+n+b,j)(j=1~q)(n=p/2)为目标区域,或者在p为奇数时分别以区域(1+b,j)至(n+b,j)(j=1~q)(n=(p+1)/2)为目标区域,其中d为(p-1)/2的整数部分,且所述d次步骤中的每一次的b是介于1至d之间的不同的整数;以及

q-1次去除p层导电层的步骤,分别以区域(i,1+c)至(i,q)(i=1~p)为目标区域,其中c是介于1至q-1之间的不同的整数,

其中该目标区域为被屏蔽之区域。

由于本发明的n层导电层的接触垫结构可使用远少于n-1次的光刻蚀工艺来形成,故其工艺可大幅简化,工艺控制也比较容易。

此外,当上述不对称结构具有凹陷形状时,其拓扑高度差较小,特别是在adt边界中,并且每个阶梯的面积可以被均等地分割,而当上述不对称结构具有凸起形状,并且配置在一个低于相邻表面的表面上时,凸起结构可以分隔宽的沟渠,以避免后续cmp工艺造成的凹陷问题。

为让本发明的上述特征和优点能更明显易懂,下文特列举实施例,并配合所附附图作详细说明如下。

附图说明

图1a为本发明第一实施方式的一例的接触垫结构的立体图。

图1b为图1a的接触垫结构的俯视图,其中标示各区域暴露出的导电层的编号lni,j及须去除的导电层层数tni,j。

图2绘示可达成图1b的导电层去除层数分布的掩模图案/刻蚀层数组合的一个例子。

图3a为本发明第一实施方式的另一例的接触垫结构的立体图。

图3b为图3a的接触垫结构的俯视图,其中标示各区域暴露出的导电层的编号lni,j及须去除的导电层层数tni,j。

图4绘示可达成图3b的导电层去除层数分布的掩模图案/刻蚀层数组合的一个例子。

图5a为本发明第二实施方式的一例的接触垫结构的俯视图,其中标示各区域中须部分去除的导电层的层数tni,j。

图5b为图5a的接触垫结构的b-b’剖面图。

图6为包括本发明一实施例的接触垫结构的3d存储器结构示例的立体图。

图7a和7b为本发明实施例的同一行接触区域的不对称结构的凸起形状的两个示例,其中具有凸起形状的不对称结构配置在一个低于相邻表面(7a)或与相邻表面共平面(7b)的表面上。

图8绘示了接触区域的凹陷形状满足要求|lni,j-lni+1,j|≤2的一个例子,其中每个数字为各相应接触区域须去除的导电层数tni,j。

图9绘示了接触区域的凸起形状满足要求|lni,j-lni+1,j|≤2的一个例子,其中每个数字为各相应接触区域须去除的导电层数tni,j。

图10a和10b绘示本发明p=5且形成凹陷形状的一实施例的接触垫的一种制造方法。

图11绘示本发明p=6且形成凹陷形状的一实施例的接触垫的一种制造方法。

图12绘示本发明p=8且形成凹陷形状的一实施例的接触垫的一种制造方法的列定义步骤。

图13绘示本发明p=10且形成凹陷形状的一实施例的接触垫的一种制造方法的列定义步骤。

图14a和14b绘示本发明p=5且形成凸起形状的一实施例的接触垫的一种制造方法。

图15绘示本发明p=6且形成凸起形状的一实施例的接触垫的一种制造方法。

图16标示本发明形成凹陷形状且p=5或6的各种实施例中每一区域须去除的导电层数tni,j。

图17标示本发明的形成凸起形状且p=5或6的各种实施例中每一区域须去除的导电层数tni,j。

【附图标记说明】

100、300、500:接触垫

102:绝缘层

104:导电层

106:接触窗开口

108:间隙壁

21、22、23、24、31、32、33、34:掩模图案

212、222、232、242、312、322、332、342:对应导电层去除区的掩模区域

214、224、234、244、314、324、334、344:对应非去除区的掩模区域

ani.j,k:区域(i,j)于第k次光刻蚀工艺中的导电层去除层数

enk:第k次光刻蚀工艺中导电层去除区的去除层数

lni,j/ln3,2:区域(i,j)/(3,2)暴露出的导电层的编号

tni,j/tn2,3:区域(i,j)/(2,3)须去除的导电层的层数

具体实施方式

以下将借由实施方式对本发明作进一步说明,但所述实施方式仅为例示说明的用,而非用以限制本发明范围。

图1a为本发明第一实施方式的一例的接触垫结构的立体图。图1b为图1a的接触垫结构的俯视图,其中标示各区域暴露出的导电层的编号lni,j及须去除的导电层层数tni,j。在本发明的第一实施例中,在各该区域(i,j)中不存在高于第lni,j导电层的绝缘层或导电层。

请参照图1a及图1b,此例接触垫结构100中有12层绝缘层102及12层导电层104交替堆叠,且暴露出各导电层104的12个区域排成4×3的二维阵列。此即对应n=12、p=4且q=3的情况。图中行方向标为i方向、列方向标为j方向,但此i、j方向不一定表示晶圆的x、y方向或y、x方向。所述导电层104由下至上编号为第1至第12(=n)导电层。各区域(i,j)(i=1~4,j=1~3)暴露出的导电层的编号lni,j如图1b左半所示,例如,区域(3,2)暴露出的导电层的编号ln3,2=6。在第i列的3(=q)个区域中,lni,j随j值增加而递减,即lni,1>lni,2>lni,3。第i列的3(=q)个区域及第i+1列的3(=q)个区域之间的ln值差异固定,即lni,1-lni+1,1=lni,2-lni+1,2=lni,3-lni+1,3。在第j行的4(=p)个区域中,lni,j由两端向中央渐减,即ln1,j,ln4,j>ln2,j,ln3,j。并且,第j行的4(=p)个区域及第j+1行的4(=p)个区域之间的ln值差异固定,即ln1,j-ln1,j+1=ln2,j-ln2,j+1=ln3,j-ln3,j+1=ln4,j-ln4,j+1。

为达成此lni,j分布及各该区域(i,j)中不存在高于第lni,j导电层的绝缘层或导电层的状态,须自各区域(i,j)完全去除特定层数tni,j(=n-lni,j=12-lni,j)的导电层,其值如图1b右半所示,例如,区域(2,3)须去除其全区11层导电层而露出第1层导电层,即tn2,3=11。此tn值分布可借由使用数目远小于n-1(11)个的掩模进行同数目的光刻蚀工艺,以特定的掩模图案/刻蚀层数组合来达成,其一例如图2所示。

请参照图2,此例使用4个掩模(m=4的情况),其分别在对应区域具有掩模图案21、22、23、24,且其使用顺序可以任意选择。

掩模图案21包含以图标方式分布的对应导电层去除区的区域212及对应非去除区的区域214,且在使用掩模图案21的光刻蚀工艺中,导电层刻蚀去除层数enk=1为1层,对应区域212的导电层去除区的去除层数ani,j,k=1为enk=1(1),且对应区域214非去除区的去除层数ani,j,k=1为0。

掩模图案22包含以图标方式分布的对应导电层去除区的区域222及对应非去除区的区域224,且在使用掩模图案22的光刻蚀工艺中,去除层数enk=2为2层,对应区域222的导电层去除区的去除层数ani,j,k=2为enk=2(2),且对应区域224的非去除区的去除层数ani,j,k=2为0。

掩模图案23包含以图标方式分布的对应导电层去除区的区域232及对应非去除区的区域234,且在使用掩模图案23的光刻蚀工艺中,去除层数enk=3为4层,对应区域232的导电层去除区的去除层数ani,j,k=3为enk=3(4),且对应区域234的非去除区的去除层数ani,j,k=3为0。

掩模图案24包含以图标方式分布的对应导电层去除区的区域242及对应非去除区的区域244,且在使用掩模图案24的光刻蚀工艺中,去除层数enk=4为4层,对应区域242的导电层去除区的去除层数ani,j,k=4为enk=4(4),且对应区域244的非去除区的去除层数ani,j,k=4为0。

各光刻蚀工艺的去除层数的总和为n-1(11),即enk=1、enk=2、enk=3与enk=m=4之和为n-1(11)。接触垫的各区域(i,j)在该m次光刻蚀工艺之后累计的导电层去除层数达到前述的须去除层数tni,j,即ani,j,k=1、ani,j,k=2、ani,j,k=3与ani,j,k=m=4之和为tni,j。例如,区域(2,2)对应掩模图案21中对应去除区的区域212、掩模图案22中对应去除区的区域222、掩模图案23中对应去除区的区域232及掩模图案24中对应非去除区的区域244,即an2,2,k=1=enk=1=1、an2,2,k=2=enk=2=2、an2,2,k=3=enk=3=4且an2,2,k=m=4=0,四者之和为tn2,2=7(图1b)。

另外,各层导电层104的材料例如是金属材料、n掺杂多晶硅、p掺杂多晶硅,或其组合,各层绝缘层102的材料包含氧化硅、氮化硅、氮氧化硅等。

在各导电层104都暴露出的接触垫结构100形成之后,即可于其上形成绝缘层(未绘示),再于此绝缘层中形成深度不同的多个接触插塞(未绘示)来电性连接各导电层104。

图3a为本发明第一实施方式的另一例的接触垫结构的立体图。图3b为图3a的接触垫结构的俯视图,其中标示各区域暴露出的导电层的编号lni,j及须去除的导电层层数tni,j。

请参照图3a、3b,此例接触垫结构300同样有12层导电层,但暴露出各导电层的12个区域排成6×2的二维阵列。此即对应n=12、p=6且q=2之情况。图中i方向、j方向定义如前。

各区域(i,j)(i=1~6,j=1~2)暴露出的导电层的编号lni,j如图3b左半所示。在第i列的2(q)个区域中,lni,j随j值增加而递减,即lni,1>lni,2。第i列的2(q)个区域及第i+1列的2(q)个区域之间的ln值差异固定,即lni,1-lni+1,1=lni,2-lni+1,2。在第j行的6(p)个区域中,lni,j由两端向中央渐减,即ln1,j,ln6,j>ln2,j,ln5,j>ln3,j,ln4,j。并且,第1行的6(p)个区域及第2行的6(p)个区域之间的ln值差异固定,即ln1,1-ln1,2=ln2,1-ln2,2=ln3,1-ln3,2=ln4,1-ln4,2=ln5,1-ln5,2=ln6,1-ln6,2。

为达成此lni,j分布及各该区域(i,j)中不存在高于第lni,j导电层的绝缘层或导电层的状态而须自各区域(i,j)去除的导电层层数tni,j(=n-lni,j=12-lni,j)如图3b右半所示。此tn值分布可借由使用数目(m)远小于n-1(11)个的掩模进行同数目的光刻蚀工艺,以特定的掩模图案/刻蚀层数组合来达成,其一例如图4所示。

如图4所示,此例使用4个掩模(m=4的情况),其分别在对应区域具有掩模图案31、32、33、34,且其使用顺序可以任意选择。

掩模图案31包含以图标方式分布的对应导电层去除区的区域312及对应非去除区的区域314,且在使用掩模图案31的光刻蚀工艺中,去除层数enk=1为1层,对应区域312的去除区的去除层数ani,j,k=1为enk=1(1),且对应区域314的非去除区的去除层数ani,j,k=1为0。

掩模图案32包含以图标方式分布的对应去除区的区域322及对应非去除区的区域324,且在使用掩模图案32的光刻蚀工艺中,去除层数enk=2为2层,对应区域322的去除区的去除层数ani,j,k=2为enk=2(2),且对应区域324的非去除区的去除层数ani,j,k=2为0。

掩模图案33包含以图标方式分布的对应去除区的区域332及对应非去除区的区域334,且在使用掩模图案33的光刻蚀工艺中,去除层数enk=3为4层,对应区域332的去除区的去除层数ani,j,k=3为enk=3(4),且对应区域334的非去除区的去除层数ani,j,k=3为0。

掩模图案34包含以图标方式分布的对应去除区的区域342及对应非去除区的区域344,且在使用掩模图案34的光刻蚀工艺中,去除层数enk=4为4层,对应区域342的去除区的去除层数ani,j,k=4为enk=4(4),且对应区域344的非去除区的去除层数ani,j,k=4为0。

各光刻蚀工艺的去除层数的总和为n-1(11),即enk=1、enk=2、enk=3与enk=m=4之和为n-1(11)。接触垫各区域(i,j)在该m次光刻蚀工艺之后累计的导电层去除层数达到前述的须去除层数tni,j,即ani,j,k=1、ani,j,k=2、ani,j,k=3与ani,j,k=m=4之和为tni,j。例如,区域(2,2)对应掩模图案31中对应去除区的区域312、掩模图案32中对应非去除区的区域324、掩模图案33中对应去除区的区域332及掩模图案34中对应非去除区的区域344,即an2,2,k=1=enk=1=1、an2,2,k=2=0、an2,2,k=3=enk=3=4且an2,2,k=m=4=0,四者之和为tn2,2=5。

图5a为本发明第二实施方式的一例的接触垫结构的俯视图,其中标示各区域中须部分去除的导电层的层数tni,j。图5b为图5a接触垫结构的b-b’剖面图。

请参照图5a、5b,此例的接触垫结构500的须去除导电层层数tni,j分布与图1b所示者相同,且掩模图案分布/刻蚀层数组合可以与图2所示者相同,但在暴露出最上方的第n导电层的区域以外的各该区域(i,j)中,第lni,j导电层上方的各绝缘层102及各导电层104在该m次光刻蚀工艺中都仅被部分去除,从而在第lni,j导电层上层的绝缘层102及导电层104中形成接触窗开口106,第lni,j导电层即暴露于此接触窗开口106中。

在该m次光刻蚀工艺之后,可于各接触窗开口106的侧壁形成间隙壁108,以使稍后将形成于区域(i,j)中的接触窗开口106中的第lni,j导电层的接触窗与第lni,j导电层上方的导电层104隔离。间隙壁108的材质为绝缘材质,例如为氧化硅、氮化硅、氮氧化硅等。

上述各实施方式的接触垫结构100、300或500例如是配置于3d存储器中。

此外,本发明的接触垫结构可配置于3d存储器中与字线接触垫相邻处,图6为本发明一实施例的接触垫结构配置于3d存储器的例示结构的立体图。

在另一实施例的接触垫结构中,第j行的p个区域及第j+1行的p个区域之间的ln值差异固定,即ln1,j-ln1,j+1=ln2,j-ln2,j+1=...=lnp,j-lnp,j+1=p,且在第j行的p个区域中,|lni,j-lni+1,j|≤2,且所述p个区域形成具有凹陷形状或凸起形状的不对称结构。

图6绘示了本发明实施例的同一行接触区域的不对称结构的凹陷形状的一个例子。

对于凸起形状的情况,具有凸起形状的不对称结构可以配置在一个低于相邻表面的表面上,如图7a所示,也可以配置在一个与相邻表面共面的表面上,如图7b所示。相邻表面例如是3d存储器的字线接触垫的顶面,当具有凸起形状的不对称结构配置在一个低于相邻表面的表面上时,该凸起结构可以分隔宽的沟渠,以避免后续cmp工艺造成的凹陷问题。当具有凸起形状的不对称结构配置在一个与相邻表面共平面的表面上时,其拓扑高度差较小,并且每个阶梯的面积可以被均等地分割。

对于上述在同一行的p个区域中|lni,j-lni+1,j|≤2的要求,图8绘示了可满足此要求的接触区域的凹陷形状的一个例子,图9绘示了可满足此要求的接触区域的凸起形状的一个例子,其中每个数字为各相应接触区域须去除的导电层层数tni,j。

在上述接触垫结构的实施例中,具有凹陷形状的不对称结构可以用包括如下步骤的方法制造:以区域(f,j)至(f-1+n,j)(j=1~q)为目标区域去除一层导电层,其中f为1或2,且当p为偶数时,n=p/2,或者当p为奇数时,n=(p-1)/2;d次去除两层导电层的步骤,分别以区域(f+b,j)至(f-1+n+b,j)(j=1~q)为目标区域,其中d为(p-1)/2的整数部分,且d次步骤中的每一次的b是介于1至d之间的不同的整数;以及q-1次去除p层导电层的步骤,分别以区域(i,1+c)至(i,q)(i=1~p)为目标区域,其中c是介于1至q-1之间的不同的整数,其中该目标区域为被暴露与刻蚀的区域。这个方法可应用在3d存储器的制造中。

图10a和10b绘示本发明p=5且形成凹陷形状的一实施例的接触垫的制造方法。

该方法包括多个列定义步骤和多个行定义步骤,但这些定义步骤可以任意顺序进行。当列数p=5时,n=2(=(p-1)/2,因p为奇数),d为(p-1)/2(=2)的整数部分即2,也就是说列定义步骤包括两次(=d)2层刻蚀步骤,并且1层刻蚀步骤与每一次的2层刻蚀步骤都刻蚀两(=n)列的区域。此外,在该例子中,q=3,因此在1层刻蚀步骤和两次2层刻蚀步骤的每一次,都是m=q=3行的区域被刻蚀。行定义步骤包括q-1=2次步骤,其中每次步骤都去除p层导电层而为p层刻蚀步骤,且c的范围为1至2。在c=1的行定义步骤中,区域(i,1+1=2)至(i,q=3)(i=1~p)为目标区域。在c=2的行定义步骤中,区域(i,1+2=q=3)(i=1~p)为目标区域。在每个区域中被去除的导电层数tni,j如图所示。

图11绘示本发明p=6且形成凹陷形状的一实施例的接触垫的一种制造方法。

当p=6时,n=3(=p/2,因p为偶数),d为(p-1)/2=2.5的整数部分即2,也就是说,列定义步骤包括两次(=d)2层刻蚀步骤,并且1层刻蚀步骤与每一次的2层刻蚀步骤都有3(=n)列的区域被刻蚀。此外,在这个例子中,q=3,因此m值和行定义步骤与上述示例相同。

图12绘示本发明p=8且形成凹陷形状的一实施例的接触垫的一种制造方法的多个列定义步骤。

当p=8时,n=4(=p/2,因p为偶数),d为(p-1)/2=3.5的整数部分即3,也就是说列定义步骤包括三(=d)次2层刻蚀步骤,并且1层刻蚀步骤与每一次的2层刻蚀步骤都有4(=n)列的区域被刻蚀。

图13绘示本发明p=10且形成凹陷形状的一实施例的接触垫的制造方法的列定义步骤。

当p=10时,n=5(=p/2,因p为偶数),d为(p-1)/2=4.5的整数部分即4,也就是说列定义步骤包括四(=d)次2层刻蚀步骤,并且1层刻蚀步骤与每一次的2层刻蚀步骤都有5(=n)列的区域被刻蚀。

图14a和14b绘示本发明p=5且形成凸起形状的一实施例的接触垫的一种制造方法。当形成凸起形状时,上述目标区域是被屏蔽的区域。

如图14a和14b所示的过程与图10a和10b所示的过程的不同之处在于:前者的目标区域被屏蔽,而不是暴露出被刻蚀;且因p是一个奇数,在每一次的列定义刻蚀步骤中n=(p+1)/2,且列定义刻蚀从第一列开始,即是说在1层刻蚀过程中区域(1,j)至(n,j)(j=1~q)为目标区域。在每个区域中被去除的导电层数tni,j也写在图中。

图15绘示本发明p=6且形成凸起形状的一实施例的接触垫的一种制造方法。

如图15所示的过程与图11所示的过程的不同之处在于每一次刻蚀步骤中目标区域是被屏蔽,而不是暴露出被刻蚀。在每个区域中被去除的导电层数tni,j也写在图中。

对于凹陷形状且p分别为4、7、9的情况以及凸起形状且p分别为4、7、9的情况也都有研究,其结果分别如表1和表2所示。

图16标示形成凹陷形状且p=5或6的各种实施例中每一区域须去除的导电层数tni,j。此外,在p的范围为4~9的特定的实施例中,第一行区域的tni,1(i=1~p)值列于下表1中。在每一次1层刻蚀步骤和2层刻蚀步骤中的被刻蚀的列数n值,以及2层刻蚀步骤的次数d值((p-1)/2)的整数部分)由括号中所示的等式表示。

表1

根据图16和表1,凹陷形状在位于一行的中间或是从一行的中间偏移一个区域的第h个区域处具有中心最低点。例如,当p=5时,第3、第2或第4个区域(h为3、2或4)是一行中最低的;当p=8时,第4或第5个区域(h为4或5)是一行中最低的。并且,可以发现以下规则:tn1,1=0、tnh,1=p-1,而且当tni,1(i=h+1~p)为p-1-|i-h|×2时tni,1(i=h-1~2)为p-|i-h|×2,或者当tni,1(i=h+1~p)为p-|i-h|×2时tni,1(i=h-1~2)为p-1-|i-h|×2。tni,j(i≥1,j>1)可以用tni,1+(j-1)×p来计算。

图17标示形成凸起形状且p=5或6的各种实施例中每一区域须去除的导电层数tni,j。此外,在p的范围为4~9的特定实施例中,第一行区域的tni,1(i=1~p)列于下表2中。在每一次1层刻蚀步骤和2层刻蚀步骤中的被屏蔽的列数n值,以及2层刻蚀步骤的次数d值((p-1)/2)的整数部分)由括号中所示的等式表示。

表2

根据图17和表2,当p是奇数时,凸起形状在位于一行的中间具有中心最高点;当p是偶数时,在位于一行的中间或从一行的中间偏移一个区域的第h个区域处具有中心最高点。例如,当p=6时,第3或第4个区域(h为3或4)是一行中最高的;当p=9时,位于中间[=(p+1)/2]的第5个区域(h是5)是一行中最高的。此外,可以发现以下规则:tn1,1=p-1、tnh,1=0,而且当tni,1(i=h+1~p)为|i-h|×2+1时tni,1(i=h-1~2)为|i-h|×2,或者当tni,1(i=h+1~p)为|i-h|×2时tni,1(i=h-1~2)为|i-h|×2+1。tni,j(j≥1,j>1)可以用tnj,1+(j-1)×p来计算。

由于本发明的n(例如为12)层导电层的接触垫结构可使用远少于n-1次的光刻蚀工艺(例如4次)来形成,故其工艺可大幅简化,工艺控制也比较容易。

以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1