实现高频智能缓冲器的电路的制作方法

文档序号:7520272阅读:226来源:国知局
专利名称:实现高频智能缓冲器的电路的制作方法
技术领域
本文所述技术涉及信号缓冲器,并且具体涉及高频智能缓冲器。
背景技术
在以前版本的高频缓冲器中,推挽式输出缓冲器被偏置于固定条件下。这使得电路设计中的权衡颇为困难。如果缓冲器的偏置为低,那么缓冲器无法以高频驱动大的电容性负载。如果偏置电流为高,那么其在被驱动的输出电容为低时会浪费电流。

实用新型内容本文描述的是用以实现高功效高频缓冲器的电路和方法。能够检测经缓冲的信号的幅度并将其与输入信号的幅度相比较。将比较结果反馈给缓冲器,以保持输出增益基本恒定。通过使用反馈控制,即使在负载条件或者信号频率改变的情况下也可以将缓冲器保持在最合适的偏置条件。一些实施方式涉及这样的电路,该电路包括缓冲器,其接收输入信号并产生输出信号;比较电路,其将输入信号与输出信号相比较,以产生比较结果;以及控制逻辑电路, 其基于比较结果来控制缓冲器,以限制缓冲器所使用的电流量。根据一个优选实施方式,所述电路还包括移位寄存器,其基于所述比较结果控制所述缓冲器的一个或多个电流引线,从而使其开启或关闭。在一个实施方式中,如果所述输出信号过低,所述控制逻辑电路控制所述缓冲器, 以汲取更多电流。在一个实施方式中,如果所述输出信号过低,所述控制逻辑电路控制所述缓冲器的额外一条电流引线,使其开启。在一个实施方式中,如果所述输出信号过高,所述控制逻辑电路控制所述缓冲器, 以汲取较少的电流。在一个实施方式中,如果所述输出信号过高,所述控制逻辑电路控制所述缓冲器的一条电流引线,使其关闭。以上为本文所述的技术的一些实施方式的非限制性概要。
在附图中,各图中示出的每个相同或接近相同的元件由相似的参考符来表示。为了清楚起见,并未在每幅附图中标记每个元件。附图不一定是按比例绘制的,而是着重于示例说明本实用新型的各个方面。图1示出了一种智能缓冲器电路的框图。图2和图3示出了图1的智能缓冲器电路的更为详细的示意图。
具体实施方式
[0014]本文所描述的智能缓冲器架构允许普通缓冲器在不同负载/频率条件下使用而不浪费电流或导致性能下降。不需要任何外部元件,因此系统复杂度不会增加。如图1中所示,智能缓冲器电路1包括高频缓冲器2,其具有多个可开启或关闭的电流引线(leg);幅度比较电路4;双比较器电路6;控制逻辑电路8;以及双向移位寄存器10。一个或多个移位寄存器10可以控制缓冲器2中的电流引线,使其开启或关闭,从而闭合反馈回路。当存在输入信号时,例如存在来自晶体振荡器的时钟信号CLKI时,高频缓冲器2 根据负载条件和输入信号的频率产生具有一定量的衰减的相似输出信号CLK0。输入(in) 时钟信号和输出(out)时钟信号都被馈送进幅度比较电路4,以产生三个电压VSIGH+AVHVsigl=^ +AVlVREF其中AVh大于Δ八。这三个电压被馈送进双比较器电路6。控制逻辑电路8根据比较结果控制移位寄存器10。如果Vsrai < Vkef,那么其指示出输出信号CLKO的幅度过低, 并且控制逻辑8将寄存器10右移1位,从而再开启一条电流引线。如果Vsia > Vkef,那么其指示出输出信号CLKO的幅度不必要地过高,并且控制逻辑将寄存器左移1位,从而关闭一条电流引线。如果Vsrai > Veef > Vsia,那么其指示出输出信号CLKO的幅度具有适当的衰减,并且移位寄存器的状态不变。因此,智能缓冲器可被控制,使得可以在不浪费电流/功率的情况下实现期望的性能。在图2和图3中示出了缓冲器电路的一个示例性示意图。本实用新型并不将其应用限于在以上描述中所阐述的或者在附图中所说明的构造与元件的布置的细节。本实用新型可以具有其他实施方式并且能够以各种方式来实践或实施。并且,本文所使用的措辞和术语是为了描述的目的,而不应被视为限制性的。“包含”、 “包括”,或者“具有”、“含有”、“涉及”及其变体在本文中的使用是表示包罗其后所列的各项及其等效项,以及额外项。因此在已经描述了本实用新型的至少一个实施方式的几个方面后,应当明白,本领域中的技术人员可以很容易地想到各种替代、修改和改进。这样的替代、修改和改进旨在作为本公开内容的一部分,并且旨在属于本实用新型的精神和范围之内。相应地,以上描述和附图仅是作为示例。
权利要求1.一种实现高频智能缓冲器的电路,其特征在于,包括 缓冲器,其接收输入信号并产生输出信号;比较电路,其将所述输入信号与所述输出信号相比较,以产生比较结果;以及控制逻辑电路,其基于所述比较结果来控制所述缓冲器,以限制所述缓冲器所使用的电流量。
2.根据权利要求1所述的电路,其特征在于,所述电路还包括移位寄存器,其基于所述比较结果控制所述缓冲器的一个或多个电流引线,从而使其开启或关闭。
3.根据权利要求1所述的电路,其特征在于,如果所述输出信号过低,所述控制逻辑电路控制所述缓冲器,以汲取更多电流。
4.根据权利要求3所述的电路,其特征在于,如果所述输出信号过低,所述控制逻辑电路控制所述缓冲器的额外一条电流引线,使其开启。
5.根据权利要求1所述的电路,其特征在于,如果所述输出信号过高,所述控制逻辑电路控制所述缓冲器,以汲取较少的电流。
6.根据权利要求5所述的电路,其特征在于,如果所述输出信号过高,所述控制逻辑电路控制所述缓冲器的一条电流引线,使其关闭。
专利摘要本实用新型公开了一种实现高频智能缓冲器的电路,其包括缓冲器,其接收输入信号并产生输出信号;比较电路,其将所述输入信号与所述输出信号相比较,以产生比较结果;以及控制逻辑电路,其基于所述比较结果来控制所述缓冲器,以限制所述缓冲器所使用的电流量。
文档编号H03K19/003GK202197267SQ20102070147
公开日2012年4月18日 申请日期2010年12月31日 优先权日2010年12月31日
发明者欧伟, 赵建华 申请人:意法半导体研发(上海)有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1