用于σδ模拟-数字转换器的积分器输出摆动降低技术的制作方法

文档序号:7546197阅读:270来源:国知局
用于σδ 模拟-数字转换器的积分器输出摆动降低技术的制作方法
【专利摘要】本发明涉及用于ΣΔ模拟-数字转换器的积分器输出摆动降低技术。本发明的实施例可以包括装置和方法,以减少在多级环路滤波器的每一级中的输出摆动,并同时保持对每个相应级所期望的信号传递功能。环路滤波器的给定级可包括积分器、反馈路径、第一消除路径和第二消除路径。第一消除路径可以耦合到积分器的输出。第二消除路径可以耦合到关于该积分器的输入和输出所提供的反馈路径。第一消除信号可以被注入到第一消除路径,以减少积分器的输出摆动。第二消除信号可以被注入到所述第二消除路径,以减少由第一消除信号所引起的积分器的信号传递功能的变化。
【专利说明】用于Σ Δ模拟-数字转换器的积分器输出摆动降低技术

【技术领域】
[0001]本发明涉及西格玛-代尔塔(Σ Δ)模拟-数字转换器。

【背景技术】
[0002]在常规的Σ Δ转换器中,前端阶段使用电荷存储元件(即,存储电容)采样输入电压,以及电荷然后被积累在另一组元件(即,积分电容)上。然后集成的采样由例如闪速ADC的模拟-数字转换器(ADC)进行量化。ADC的输出可以通过反馈DAC循环回送以从输入电压中减去。反馈DAC取决于ADC输出位状态对参考电压进行采样。
[0003]常规的Σ AADC包括:环路滤波器、积分器、ADC、反馈DAC以及减法器。Σ AADC在时间t接收模拟输入信号x[t],并在离散时间’η’生成N值数字输出信号y [η]。输出信号y[n]的分辨率由ADC的分辨率决定。
[0004]在操作过程中,减法器从输入信号x[t]减去记为ya[t]的反馈信号。反馈信号是DAC的输出信号y[n]的模拟表示。来自减法器的输出信号通过环路滤波器进行滤波,该环路滤波器可以对从减法器输出的信号使用积分器有效地执行至少一次积分。来自环路滤波器的输出被馈送到ADC。ADC产生输出信号y[n],输入信号x[t]的数字表示。积分器是常规的Σ AADC中的误差来源。具体而言,SAADC内的每个积分器可具有引起增加放大器失真的不良输出摆动。
[0005]Σ AADC已被广泛应用于数字音频和高精密仪器仪表系统中。最近,SAADC最新应用于基础宽带射频接收器中。在Σ △ ADC的设计中,最好是具有小的积分器输出摆动(对于给定的积分器增益),以使放大器失真较小以及电流消耗降低。遗憾的是,积分器的输出摆动由系数的缩放和电源电压裕量来确定。当积分器经过缩放用于较小的摆动时,他们的ADC增益减小。这将导致以下阶段的较大噪声贡献。在实际设计过程中,缩放可以进行优化,以达到噪声、失真和功耗之间的最佳权衡。然而,希望在不损害噪音性能的情况下降低积分器输出摆动。
[0006]之前降低积分器输出摆动的努力会产生不良的副作用。例如,一些技术引入从环路滤波器中第一级积分器的输入的前馈路径以随后级积分器的输入,以部分抵消由耦合到相同节点的反馈DAC所产生的电流。前积分器的输出摆动被迫变小,因为随后级的净输入应接近于零。但是,前馈技术的非显而易见的副产品在于:因为额外的信号路径,增加的前馈路径将改变积分器的信号传递功能(SFT)。这种效果对于带外反应是更严重的并有时导致大的峰值。因此,上述设计技术不适合于具有严格STF要求的设计。

【专利附图】

【附图说明】
[0007]图1是根据本发明的一个实施例的Σ AADC的多级环路滤波器的前两级的电路图。
[0008]图2是根据本发明的一个实施例的连续时间Σ AADC的多级环路滤波器的前两级的电路图。
[0009]图3是根据本发明的一个实施例的开关电容Σ AADC的多级环路滤波器的前两级的电路图。

【具体实施方式】
[0010]本发明的实施例可以包括装置和方法,以减少在多级环路滤波器的每一级中的输出摆动,并同时保持对每个相应级所期望的信号传递功能。环路滤波器的给定级可包括积分器、反馈路径、第一消除路径和第二消除路径。第一消除路径可以耦合到积分器的输出。第二消除路径可以耦合到关于该积分器的输入和输出所提供的反馈路径。第一消除信号可以被注入到第一消除路径,以减少积分器的输出摆动。第二消除信号可以被注入到所述第二消除路径,以减少由第一消除信号所引起的积分器的信号传递功能的变化。在这种方式下,积分器的输出摆动可被减少,而不显著影响积分器的信号传输功能。
[0011]图1是根据本发明的一个实施例的Σ AADC的多级环路滤波器的前两级的电路图。环路滤波器100可接收输入信号Vin、集成信号Vin、并将集成的Vin信号输出到ADC。环路滤波器100的第一阶段(或第一积分器)110可包括跨导放大器Gml 110.1、输入阻抗Zin 110.2、输出阻抗Zout 110.3、反馈电容器Cl 110.4、反馈DACl 110.5、在第一前馈补偿路径110.8上提供的消除阻抗Zc 110.6以及在第二前馈补偿路径110.9上提供的消除电容器Ce 110.7。第二阶段(或第二积分器)120可包括跨导放大器120.1、反馈电容器C2120.2 和反馈 DAC2 120.3。
[0012]输入阻抗Zin 110.2和反馈DACl 110.5可耦合到所述跨导放大器Gml 110.1的输入端,以及输出阻抗Zout 110.3可耦合在跨导放大器Gml 110.1的输出端和跨导放大器Gm2120.1的输入端之间。反馈DAC2 120.3可被耦合到所述跨导放大器Gm2 120.1的输入端。可以在关于各个跨导放大器Gml 110.1和Gm2 120.1的反馈中提供反馈电容Cl 110.4和C2120.2。第一消除路径110.8可以包括消除阻抗Zc,并且可以在一端耦合到环路滤波器100的输入端Vin,以及在另一端耦合到互导放大器120.1的输入端。第二消除路径110.9可以包括消除电容器Ce 110.7,并且可以在一端耦合到跨导放大器Gml 110.1的反馈路径以及在另一端耦合到环路滤波器100的输入端Vin。
[0013]输入信号Vin可以通过前馈通路110.11稱合到第二消除路径110.9,和第一消除路径110.8。当第一消除路径110.8是非反转时,第二消除路径110.9可反转输入信号Vin。在这种方式中,第一前馈信号Sigl可从第一消除路径110.8输出,以及第二前馈信号Sig2(其与第一前馈Sigl,幅度相等以及极性相反)可从第二消除路径110.9输出。
[0014]在操作期间,第一前馈信号Sigl可通过节点in2(即,第二级120的输入端)的消除阻抗Zc 110.6被注入到第一消除路径110.8。消除阻抗Zc可以平衡DAC2 120.3的电流。因此,可降低在节点outl的电压摆动(即,跨导放大器Gml 110.1的输出)。虽然通过消除阻抗Zc 110.6的第一消除路径110.8可不影响第一级110的噪声传递功能(NTF),但因为输入信号Vin现在正通过环路滤波器100中的多条路径,信号传递功能(STF)可受到影响。
[0015]第二前馈(或消除)信号Sig2可以通过消除电容器Ce 110.7、反馈电容器Cl110.4,输出阻抗Zout 110.3被注入到第二消除路径110.9。第一前馈(或消除)信号Sigl (通过Zc 110.6)可以与第二前馈信号SIG2(通过消除电容器Ce 110.7、反馈电容110.4以及输出阻抗Zout 110.3)是大小相等,极性相反的。如果根据下面的公式设置Ce、CUZout和Zc的值,前馈信号Sigl和Sig2可被消除:
[0016]Zc = Zout*Cl/Cc 等式(I)
[0017]因此,由于两个消除路径110.8和110.9流入第二级120 (在节点in2)的净电流可大幅减少。因此,因为ADC(在环路滤波器100的输出端)根本看不到两个注入的信号,环路滤波器100的SFT可以实质上保持不变。
[0018]该环路滤波器100的第一级110可包括缓冲器130 (以虚线示出作为选项)。缓冲器130可耦合在输入电压信号Vin和消除电容器Ce 110.7之间。缓冲器130可以减少环路滤波器100集成到其中的CTSD ADC的前端的负荷。缓冲器130的带内噪声和失真贡献可以以和注入信号Vin类似的方式被消除。延迟也可以被添加到缓冲器130以匹配STF延迟,用于优化第一级110的输出摆动减小。
[0019]虽然以上参考图1的实施例可以使用两个消除路径110.8和110.9减少多级环路滤波器100的第一积分器110的输出摆动,相同的技术可以被扩展到第二积分器120以及多级环路滤波器100的剩余阶段(未示出)。此外,上述技术也可以适用于特定类型的Σ AADC,诸如连续时间的Σ Λ ADC(“CTSD ADC”)或开关电容Σ AADC0图2和3是本申请的实施例的示例性电路配置的电路图。
[0020]图2是根据本发明的一个实施例的CTSD ADC的多级环路滤波器200中的前两级电路图。环路滤波器200可接收输入信号Vin、集成信号Vin并将集成的Vin信号输出到ADC0环路滤波器200的第一级(或第一积分器)210可以包括跨导放大器Gml 210.1、输入电阻Rl 210.2、输出电阻R2 210.3、反馈电容器Cl 210.4、反馈DACl 210.5、在第一前馈补偿路径210.8上提供的消除电阻器Rc210.6,和在第二前馈补偿路径210.9上提供的消除电容器Ce 210.7。第二阶段(或第二积分器)220可以包括跨导放大器220.1、反馈电容器C2220.2 和反馈 DAC2 220.3。
[0021]输入电阻Rl 210.2和反馈DACl 210.5可被耦合到所述跨导放大器Gml 210.1的输入端,以及输出电阻R2 210.3可耦合在跨导放大器Gml 210.1的输出端和跨导放大器Gm2220.1的输入端之间。反馈DAC2 220.3可被耦合到所述跨导放大器Gm2 220.1的输入端。可以在关于各个跨导放大器Gml 210.1和Gm2 220.1的反馈中提供反馈电容Cl 210.4和C2220.2。第一消除路径210.8可以包括消除电阻器Re,并且可以在一端耦合到环路滤波器200的输入端Vin,并在另一端耦合到互导放大器220.1的输入端。第二消除路径210.9可以包括消除电容器Ce 210.7,并且可以在一端耦合到跨导放大器Gml 210.1的反馈路径以及在另一端耦合到环路滤波器200的的输入端Vin。
[0022]输入信号Vin可以通过前馈通路210.11被耦合到所述第二消除路径210.9和第一消除路径210.8。当第一消除路径210.8是非反转时,第二消除路径110.9可反转输入信号Vin。在这种方式中,第一前馈信号Sigl可从第一消除路径210.8输出,以及第二前馈信号Sig2 (其可以是大小相等,极性相反的第一前馈)可从第二消除路径210.9输出。
[0023]在操作期间,第一前馈信号Sigl可通过节点in2的消除电阻器Re 210.6 ( S卩,第二级220的输入端)被注入到第一消除路径210.8。消除电阻Re 210.6可平衡DAC2 220.3的电流。因此,可降低在节点outl(g卩,跨导放大器Gml 210.1的输出端)的电压摆动。尽管通过消除电阻器Re 210.6的前馈补偿路径210.8可不影响第一级210的噪声传递功能(NTF),但因为输入信号Vin正经过环路滤波器200中的多个路径,信号传递功能(STF)可受到影响。
[0024]第二前馈信号Sig2可以通过消除电容器Ce 210.4、反馈电容器Cl 210.4、输出电阻R2 210.3被注入到第二消除路径210.9。第二前馈信号SIG2 (通过RC 210.6)可以与第一前馈信号Sigl (通过消除电容Ce 210.7、反馈电容210.4和输出电阻R2 210.3)是大小相等,极性相反的。如果根据下面的公式设置Cc、Cl、R2和Re的值,前馈信号Sigl和Sig2可被消除:
[0025]Re = R2*Cl/Cc 等式(2)
[0026]因此,由于两个消除路径210.8和210.9流入到第二阶段220 (节点平方英寸)的净电流可大幅减少。因此,因为ADC根本看不到两个注入的信号,环路滤波器200的SFT可以实质上保持不变。
[0027]该环路滤波器200的第一级210可包括缓冲器230 (以虚线示出作为选项)。缓冲器230可耦合在输入电压信号Vin和消除电容Ce 210.7之间。缓冲器230可以减少环路滤波器200被集成到其中的CTSD ADC的前端的负荷。缓冲器230的带内噪声和失真贡献可以以和注入信号Vin类似的方式被消除。延迟也可以被添加到缓冲器230以匹配STF延迟,用于优化第一级210的输出摆动减小。
[0028]虽然以上参考图2描述的实施例可以使用两个消除路径210.8及210.9降低多级环路滤波器200的第一积分器210的输出摆动,相同的技术可以被扩展到第二积分器220以及多级环路滤波器200的剩余阶段(未示出)。
[0029]图3是根据本发明的的一个实施例的开关电容Σ AADC的多级环路滤波器300的前两级的电路图。环路滤波器300可接收输入信号Vin、集成输入信号Vin并输出所集成的Vin信号到ADC。环路滤波器300的第一阶段(或第一积分器)310可以包括跨导放大器Gml 310.1、输入切换电容电路310.2、输出开关电容器电路310.3、反馈电容Cl 310.4,反馈DACl 310.5、在第一前馈补偿路径310.8上提供的消除切换电容器电路310.6和在第二前馈补偿路径310.9上提供的消除电容器Ce 310.7。第二阶段(或第二积分器)310可以包括跨导放大器320.1、反馈电容器C2 320.2和反馈DAC2 320.3。
[0030]输入切换电容电路310.2和反馈DACl 310.5可被耦合到所述跨导放大器Gml310.1的输入端,以及输出切换电容电路310.3可耦合在跨导放大器Gml 310.1的输出端和跨导放大器Gm2 320.1的输入端之间。反馈DAC2 320.3可被耦合到所述跨导放大器Gm2320.1的输入端。可以在关于各个跨导放大器310.1 Gml和Gm2 320.1的反馈中提供反馈电容Cl 310.4和C2 320.2。第一消除路径310.8可以包括消除开关电容电路310.6,并可在一端耦合到环路滤波器300的输入端Vin以及在另一端耦合到互导放大器320.1的输入端。第二消除路径310.9可以包括消除电容器Ce 310.7,并且可以在一端耦合到跨导放大器Gml 310.1的反馈路径以及在另一端耦合到环路滤波器300的输入端Vin。
[0031]输入信号Vin可以通过前馈通路310.11被耦合到所述第二消除路径310.9和所述第一消除路径310.8。当第一消除路径310.8是非反转时,第二消除路径310.9可反转输入信号Vin。在这种方式中,第一前馈信号Sigl可从第一消除路径110.8输出,以及第二前馈信号Sig2 (其与第一前馈Sigl,幅度相等以及极性相反)可从第二消除路径110.9输出。
[0032]输入切换电容电路310.2电路可包括电容器Csl 310.25和一组四个晶体管(或开关)310.21-310.24。晶体管310.21的第一端子可耦合到所述输入信号Vin,晶体管310.21的第二端子可耦合到电容器Csl 310.25的第一端子,以及晶体管310.21的第三端子可耦合到第一控制信号Φ1。晶体管310.22的第一端子可稱合到电容器Csl 310.25,晶体管310.22的第二端子可耦合到地的第二端子,以及晶体管310.22的第三端子可耦合到所述第一控制信号Φ1。晶体管310.23的第一端子可稱合到电容器Csl 310.25的第二端子,晶体管310.23的第二端子可耦合到所述跨导放大器Gml 310.1的输入端,以及晶体管310.23的第三终端可耦合到第二控制信号Φ2。晶体管310.24的第一端子可耦合到电容器Csl310.25的第一端子,晶体管310.24的第二端子可耦合到地,和晶体管310.24的第三端子可耦合到所述第二控制信号Φ2。输入切换电容电路310.3可具有阻抗Zin,其可基于电容器CSl 310.25的值和晶体管310.21-310.24的属性。晶体管310.21-310.24可以是金属-氧化物-半导体场效应晶体管(MOSFET)或可以应用于切换电容电路的其它合适类型的晶体管。
[0033]晶体管310.21和310.22可由第一控制信号Φ1控制,以及晶体管310.23和310.24可以由第二控制信号Φ 2控制。该信号可以相对于彼此是外相位的(如图3所示)。因此,对于给定的时钟周期,当一个信号具有高值时,其它信号可以具有低值。在操作过程中,当信号Φ I为高且信号Φ2为低(S卩,晶体管310.21和310.22打开,以及晶体管310.23和310.24关闭)时,Vin可被存储在电容器Csl 310.25上。在下一个时钟周期,信号Φ2可为高,信号Φ I可为低(即,晶体管310.23和310.24打开,以及晶体管310.21和310.22关闭)。在这种方式下,存储在电容器Csl 310.25上的电压Vin可以被转移到跨导放大器Gml 310.1 (在节点ini)的输入端。
[0034]输出切换电容电路310.3电路可包括电容器CS2 310.35和一组四个晶体管(或开关)310.31-310.34。晶体管310.31的第一端子可耦合到所述跨导放大器Gml 310.1的输出端,晶体管310.31的第二端子可耦合到电容器CS2 310.35的第一端子,以及晶体管310.31的第三端子可耦合到所述第一控制信号Φ1。晶体管310.32的第一端子可耦合到所述电容器CS2 310.35的第二端子,晶体管310.32的第二端子可以耦合到地,以及晶体管310.32的第三端子可耦合到所述第一控制信号Φ I。晶体管310.33的第一端子可耦合到所述电容器CS2 310.35的第二端子,晶体管310.33的第二端子可耦合到所述跨导放大器Gm2 320.1的输入端,以及晶体管310.33的第三端子可耦合到第二控制信号Φ2。晶体管310.34的第一端子可耦合到所述电容器CS2 310.35的第一端子,晶体管310.34的第二端子可以耦合到地,以及晶体管310.34的第三端子可耦合到所述第二控制信号Φ2。输出切换电容电路310.3可具有阻抗Zout,其可基于电容器的CS2 310.35的值和晶体管310.31-310.34的属性。晶体管310.31-310.34可以是金属-氧化物-半导体场效应晶体管(MOSFET)或可以应用于切换电容电路的其它合适类型的晶体管。
[0035]晶体管310.31和310.32可由第一控制信号Φ1控制,以及晶体管310.33和310.34可由第二控制信号Φ2控制。该信号可以相对于彼此是外相位的(如图3所示)。因此,对于给定的时钟周期中,当一个信号具有高值时,其它信号可以具有低值。在操作过程中,当信号Φ I为高且信号Φ 2为低(B卩,晶体管310.31和310.32打开,以及晶体管310.33和310.34关闭)时,跨导放大器Gml 310.1的输出信号可以被存储在电容器CS2 310.35上。在下一个时钟周期中,信号Φ2可为高以及信号Φ1可为低(B卩,晶体管310.33和310.34打开,以及晶体管310.21和310.22关闭)。在这种方式下,存储在电容器CS2 310.35上的输出信号可以被转移到跨导放大器Gm2 320.1 (在节点in2)的输入端。
[0036]该消除切换电容电路310.6电路可包括电容器Cs3310.65和一组四个晶体管(或开关)310.61-310.64。晶体管310.61的第一端子可稱合到所述输入信号Vin,晶体管310.61的第二端子可耦合到电容器Cs3 310.65的第一端子,以及晶体管310.61的第三端子可耦合到所述第一控制信号Φ I。晶体管310.62的第一端子可耦合到电容器Cs3 310.65的第二端子,晶体管310.62的第二端子可以耦合到地,以及晶体管310.62的第三端子可耦合到所述第一控制信号Φ1。晶体管310.63的第一端子可稱合到电容器Cs3 310.65的第二端子,晶体管310.63的第二端子可耦合到所述跨导放大器Gm2 320.1的输入端,以及晶体管310.63的第三端子可耦合到第二控制信号Φ2。晶体管310.64的第一端子可耦合到电容器Cs3 310.65的第一端子,晶体管310.64的第二端子可以耦合到地,以及晶体管310.64的第三端子可耦合到所述第二控制信号Φ2。消除开关电容电路310.6可具有阻抗Zc,其可基于电容器的CS3 310.65的值和晶体管310.61-310.64的属性。晶体管310.61-310.64可以是金属-氧化物-半导体场效应晶体管(MOSFET)或可以应用于切换电容电路的其它合适类型的晶体管。
[0037]晶体管310.61和310.62可由第一控制信号Φ1控制,以及晶体管310.63和310.64可由第二控制信号Φ2控制。该信号可以相对于彼此是外相位的(如图3所示)。因此,对于给定的时钟周期,当一个信号具有高值时,其它信号可以具有低值。在操作过程中,若信号Φ I为高且信号Φ2为低(S卩,晶体管310.61和310.62打开,以及晶体管310.63和310.64关闭),所述第一消除信号-Vin可被存储在电容器Cs3 310.65上。在下一个时钟周期,信号Φ2可为高以及信号Φ1可为低(B卩,晶体管310.63和310.64打开,以及晶体管310.61和360.22关闭)。在这种方式下,存储在电容器Cs3 310.65上的电压-Vin可以被转移到跨导放大器Gm2 320.1 (在节点in2)的输入端。
[0038]在操作期间,第一前馈信号Sigl可通过节点in2(即,第二级的输入端320)的消除切换电容电路被注入到第一消除路径310.8。开关电容电路310.6的阻抗Zc可平衡DAC2320.3的电流。因此,可降低在节点outl ( S卩,跨导放大器Gml 310.1的输出端)的电压摆动。尽管前馈补偿路径310.8通过消除开关电容电路310.6可不影响第一级310的噪声传递功能(NTF),但因为输入信号Vin正经历回路滤波器300中的多条路径,信号传递功能(STF)可受到影响。
[0039]第二前馈信号SIG2也可以通过消除电容器Ce 310.7、反馈电容器Cl 310.4和输出切换电容电路310.3(或Zout)注入到第二消除路径310.9。第二前馈信号SIG2 (通过消除电容器Ce 310.7、反馈电容310.4和输出切换电容器电路310.3)可以与第一前馈信号Sigl (通过消除切换电容电路310.6)是大小相等、极性相反的。如果根据下面的公式设置Ce、Cl、Cs2和Cs3的值,前馈信号Sigl和Sig2可被消除:
[0040]Cs2 = Cs3*Cl/Cc 等式(3)
[0041]因此,由于两个注销路径310.8和310.9流入到第二阶段320 (节点in2)的净电流可大幅减少。因此,因为ADC根本看不到两个注入的信号,环路滤波器300的SFT可以实质上保持不变。
[0042]该环路滤波器300的第一级310可包括缓冲器330 (以虚线示出作为选项)。缓冲器330可耦合在输入电压信号Vin和消除电容Ce 310.7之间。缓冲器330可以减少环路滤波器300被集成到其中的CTSD ADC的前端的负荷。缓冲器330的带内噪声和失真贡献可以以和注入信号Vin类似的方式被消除。延迟也可以被添加到缓冲器330以匹配STF延迟,用于优化第一级310的输出摆动减小。
[0043]虽然以上参考图3描述的实施例可以使用两个消除路径310.8及310.9降低多级环路滤波器300的第一积分器310的输出摆动,相同的技术可以被扩展到第二积分器320以及多级环路滤波器300的剩余阶段(未示出)
[0044]虽然上述技术已参照具体实施例在上面描述,但本发明并不限于在附图中所示的上述实施例和具体结构。例如,示出的一些部件可以彼此组合作为一个实施例,或一个元件可以被分成几个子部件,或任何其它已知的或可用的组件可以被加入。本领域技术人员将认识到,这些技术可以在不脱离本发明的精神和实质特征的情况下以其它方式实施。因此,本实施例应被认为在各方面均是说明性的而不是限制性的。
【权利要求】
1.一种集成电路,包括: 以级联提供的第一和第二积分器,所述第一积分器具有用于接收输入信号的输入端以及包括在所述积分器的输出端和所述积分器的输入端之间的反馈阻抗的反馈路径; 数字到模拟转换器,耦合到所述第二积分器的输入端; 在从所述第一积分器的输出端到所述第二积分器的输入端的输出路径中提供的输出阻抗; 耦合到第二积分器的输入端并由第一消除信号驱动的第一消除阻抗,其中,所述第一消除阻抗具有与所述输出阻抗的相同类型;以及 耦合到第一积分器的反馈路径并由第二消除信号驱动的第二消除阻抗,其中,所述第二消除阻抗具有与所述反馈阻抗的相同类型。
2.根据权利要求1所述的集成电路,其中: 所述第一消除信号向着第二积分器的输入端被注入到所述第一消除阻抗,以减少所述第一积分器的输出摆动;以及 所述第二消除信号向着第一积分器的反馈路径被注入到所述第二消除阻抗,以减少由所述第一消除信号引起的所述第一积分器的信号传递功能的变化。
3.根据权利要求1所述的集成电路,其中,所述输出阻抗包括第一电阻,所述第一消除阻抗包括第二电阻,所述反馈阻抗包括第一电容器,以及所述第二消除阻抗包括第二电容器。
4.根据权利要求1所述的集成电路,其中,所述输出阻抗包括第一切换电容电路,所述第一消除阻抗包括第二切换电容电路,所述反馈阻抗包括第一电容器,以及所述第二消除阻抗包括第二电容器。
5.根据权利要求1所述的集成电路,其中所述第一和第二消除信号从所述第一积分器的输入端前馈。
6.根据权利要求1所述的集成电路,进一步包括耦合到所述第二消除阻抗的缓冲器。
7.一种方法,用于在环路滤波器中使用级联配置的一对积分器,其中,输出阻抗耦合在第一积分器的输出端和第二积分器的输入端之间,包括: 将第一消除信号注入到耦合到所述第二积分器的输入端的第一消除路径,所述第一消除路径包含和所述输出阻抗具有相同类型的第一阻抗;以及 将第二消除信号注入到耦合到所述第一积分器的反馈路径的第二消除路径,所述第二消除路径包含和所述反馈路径的反馈阻抗具有相同类型的第二阻抗。
8.根据权利要求7所述的方法,其中,所述第一阻抗包括电阻,以及第二阻抗包括电容器。
9.根据权利要求7所述的方法,其中,所述第一阻抗包括切换电容电路,以及所述第二阻抗包括电容器。
10.根据权利要求7所述的方法,其中所述第一和第二消除信号从所述第一积分器的输入端前馈。
11.根据权利要求7所述的方法,其中,所述第一消除信号降低所述第一积分器的输出摆动。
12.根据权利要求11所述的方法,其中,所述第二消除信号减小由所述第一消除信号引起的第一积分器的信号传递功能的变化。
13.根据权利要求7所述的方法,进一步包括将所述第一输入信号注入到耦合到所述第一消除路径的缓冲器。
14.一种多级环路滤波器,包括: 以级联结构连接的多个积分器,每个积分器包括: 用于接收输入信号的输入端以及包括在所述积分器的输出端和所述积分器的输入端之间的反馈阻抗的反馈路径; 在从积分器的输出端到随后积分器的输入端的输出路径中提供的输出阻抗; 数字到模拟转换器,耦合到所述随后积分器的输入端; 耦合到随后积分器的输入端并由第一消除信号驱动的第一消除阻抗,其中,所述第一消除阻抗具有和所述输出阻抗的相同类型;以及 耦合到第一积分器的反馈路径并由第二消除信号驱动的第二消除阻抗,其中,所述第二消除阻抗具有和反馈阻抗的相同类型。
15.根据权利要求14所述的环路滤波器,其中: 所述第一消除信号向着所述随后积分器的输入端被注入到所述第一消除阻抗,以减少所述积分器的输出摆动;和 所述第二消除信号向着所述第一积分器的反馈路径被注入到所述第二消除阻抗,以减少由所述第一消除信号引起的积分器的信号传递功能的变化。
16.根据权利要求14所述的环路滤波器,其中,输出阻抗包括第一电阻,所述第一消除阻抗包括第二电阻,所述反馈路径包括第一电容器,以及所述第二消除阻抗包括第二电容。
17.根据权利要求14所述的环路滤波器,其中,所述输出阻抗包括第一切换电容电路,所述第一消除阻抗包括第二切换电容电路,所述反馈路径包括第一电容器,以及所述第二消除阻抗包括第二电容器。
18.根据权利要求14所述的环路滤波器,其中,所述第一和第二消除信号从积分器的输入端前馈。
19.根据权利要求14所述的环路滤波器,进一步包括耦合到所述第二消除阻抗的缓冲器。
【文档编号】H03M1/52GK104283564SQ201410324552
【公开日】2015年1月14日 申请日期:2014年7月9日 优先权日:2013年7月9日
【发明者】李纪鹏 申请人:美国亚德诺半导体公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1