时间交织Pipeline-SAR型ADC电路的制作方法

文档序号:9276365阅读:1748来源:国知局
时间交织Pipeline-SAR型ADC电路的制作方法
【技术领域】
[0001]本发明涉及集成电路技术领域,尤其涉及一种时间交织Pipeline-SAR型ADC电路。
【背景技术】
[0002]随着集成电路技术的飞速发展,全球高新技术领域数字化的程度在不断加深。如今电子产业己经形成了以数字技术为主体的格局,半导体技术的数字化和集成化的日益提高推动了微控制器(MCU)、数字信号处理器(DSP)、微机械电子系统(MEMS)的不断发展,也推动模数转换技术朝着高精度、高速度的发展方向前进。近年来,由于数字信号处理技术的迅速发展,新理论、新算法的不断涌现,数字信号处理器件性能得到了全面提高,相应的使得实际系统对模数转换器的要求越来越高。在实际的应用中,诸如雷达、声纳、高分辨率视频和图像显示、医疗成像、高性能控制器和传动器,以及包括无线电话和基站接收机在内的现代数字通讯系统等应用,一般都要求模数转换器必须同时具备很高的采样率和转换精度且相对较低的功耗。
[0003]在传统应用中,流水线(Pipeline)类型ADC因其较高的精度以及较高的转换速率而在这些应用场合占据主导地位。然而随着工艺节点的不断进步,电源电压的不断降低,作为Pipeline类型ADC的核心元件,高性能放大器的实现难度却在不断增加。传统Pipeline类型ADC较低的功耗效率也变得越发的明显,进而限制了其在现代诸多领域的应用。
[0004]逐次逼近型(SAR)模数转换器作为奈奎斯特模数转换器的一大分支,具有电路结构简单,功耗小,且易于集成的特点,而被广泛应用于移动便携设备、电池供电仪表、工业控制、数据采集系统等领域。尽管其应用领域广泛,但是传统的SAR ADC因其逐次逼近的工作逻辑而被局限于中低速的应用场合,高速的应用领域则主要由Flash和流水线类型的ADC所占据。可是随着现代工艺节点的不断进步,SAR ADC因其独特的电路结构使得其性能在不断的攀升,更小的功耗,更小的芯片面积,以及更高的转换速率。未来逐次逼近类型的ADC大有统领整个奈奎斯特类型ADC应用领域的趋势。
[0005]其中时间交织Pipeline-SAR ADC即为现代高速、高精度SAR ADC的一种实现方式。图1为现有技术时间交织Pipeline-SAR ADC的电路原理图。如图1所示。它结合了Pipeline类型ADC高速的特点,同时也兼容了 SAR ADC的低功耗特性,形成了一种具有较高功耗效率的高速、高精度ADC类型。然而由于时间交织Pipeline-SAR ADC由两个通道组成,其通道间的失配,包括采样时间的失配、失调电压的失配以及增益失配等,都会导致系统性能的下降。为了避免这些问题,人们通常会采用各种复杂的校正电路去校正这些误差,这些校正电路通常会需要额外的硬件资源和时钟相,进而增加系统功耗,降低转换速率。
[0006]在实现本发明的过程中,申请人发现上述时间交织Pipeline-SAR ADC电路中,较多的比较器数目以及时钟控制电路导致较大的数字功耗以及硬件资源。同时,采用校正的方式处理两通道间的失调电压的失配,增加了电路的复杂程度和功耗。

【发明内容】

[0007](一)要解决的技术问题
[0008]鉴于上述技术问题,本发明提供了一种共享比较器的时间交织Pipeline-SAR型ADC电路。
[0009]( 二 )技术方案
[0010]本发明时间交织Pipeline-SAR型ADC电路包括两个相同的通道,两个通道间以二分之一的采样速率进行交替流水工作,两个通道输出的结果由二选一选择器(Mux)选择输出,进而得到模数转换结果;其中,两个通道共享比较器。
[0011](三)有益效果
[0012]本发明时间交织Pipeline-SAR型ADC电路通过两通道间共享比较器来减小两通道之间失调电压的失配;通过共享比较器的方式减少了电路所需要的硬件资源和时钟信号驱动电路,进而降低了系统的功耗和面积。
【附图说明】
[0013]图1为现有技术时间交织Pipeline-SAR ADC的电路原理图;
[0014]图2为根据本发明实施例时间交织Pipeline-SAR型ADC电路的电路原理图;
[0015]图3为图2所示时间交织Pipeline-SAR型ADC电路的工作时序图;
[0016]图4为图2所示时间交织Pipeline-SAR型ADC电路中第一共享比较器的结构示意图;
[0017]图5为图2所示时间交织Pipeline-SAR型ADC电路中第二共享比较器的结构示意图。
【具体实施方式】
[0018]本发明时间交织Pipeline-SAR型ADC电路通过两通道间共享比较器来减小两通道之间失调电压的失配。
[0019]为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明进一步详细说明。
[0020]在本发明的一个示例性实施例中,提供了一种时间交织Pipeline-SAR型ADC电路。图2为根据本发明实施例时间交织Pipeline-SAR型ADC电路的电路原理图。
[0021]请参照图1和图2,本实施例时间交织Pipeline-SAR型ADC电路与图1所示时间交织Pipeline-SAR型ADC电路结构类似,均由上下两个相同的通道组成,两个通道间以二分之一的采样速率进行交替流水工作,两个通道输出的结果由二选一选择器Mux选择输出,进而得到模数转换结果。
[0022]每个通道又分为一个第一级的M位的粗量化ADC和一个第二级的(N-M+1)位的精量化ADC。该粗量化ADC和精量化ADC均为SAR ADC类型,多出的一位用作冗余来实现误差的校正工作。
[0023]对于第一通道和第二通道而言,其数字控制与冗余校正逻辑与现有技术中的相同,不再详细描述。
[0024]由于上下两通道间采用交替流水的工作方式,即当第一通道的M位粗量化ADC采样和转换时,第二通道的M位粗量化ADC进行余差放大工作,由于余差放大不需要比较器的参与,因而两粗量化ADC的比较器(CMl)可以共享,比较器(CMl)的输入端通过开关分别连接到两粗量化ADC的电容阵列,输出则分别连接到两粗量化ADC的控制逻辑(SARController)上,交替工作时再由该控制逻辑产生相应的控制信号以控制M位的电容阵列(M-bit CDAC),同时也产生相应的高M位的数字转换结果送给数字控制和冗余校正逻辑。
[0025]同样两通道第二级精量化ADC也复用了比较器(CM2),来产生相应的控制信号和低位的数字输出送给数字控制和冗余校正逻辑以产生最终的N位数字输出。
[0026]请参照图2,在第一通道中,粗量化ADC包括:M位的电容阵列(M_bit CDAC),其输入端通过采样开关输入待转换的模拟信号;控制逻辑(SAR Controller),其输入端连接至第一共享比较器CMl的输出端,其第一输出端将粗量化后的数字信号输出,其第二输出端向所述M位的电容阵列反馈控制逻辑。精量化ADC包括:N-M+1位的电容阵列((N-M+l)-bitCDAC);控制逻辑(SAR Controller),其输入端连接至第二共享比较器的输出端,其第一输出端将粗量化后的数字信号输出,其第二输出端向所述N-M+1位的电容阵列反馈控制逻辑。
[0027]其中,粗量化ADC中,M位的电容阵列的输出端通过第一组开关SI连接至第一共享比较器CMl的输入端。精量化ADC中,N-M+1位的电容阵列的输出端通过第三组开关S3连接至第二共享比较器CM2的输入端。该第一组开关SI和第三组开关S3和在时钟信号φ ω I的控制下导通和关闭。
[0028]请参照图2,在第二通道中,粗量化ADC包括:M位的电容阵列(M-bit CDAC),其输入端通过采样开关输入待转换的模拟信号;控制逻辑(SAR Controller),其输入端连接至第一共享比较器CMl的输出端,其第一输出端将粗量化后的数字信号输出,其第二输出端向所述M位的电容阵列反馈控制逻辑。精量化ADC包括:N-M+1位的电容阵列(M-bitCDAC);控制逻辑(SAR Controller),其输入端连接至第二共享比较器的输出端,其第一输出端将粗量化后的数字信号输出,其第二输出端向所述N-M+1位的电容阵列反馈控制逻辑。
[0029]其中,粗量化ADC中,M位的电容阵列的输出端通过第二组开关S2连接至第一共享比较器CMl的输入端。精量化ADC中,N-M+1位的电容阵列的输出端通过第四组开关S4连接至第二共享比较器CM2的输入端。该第一组开
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1