可重构多路灯光控制装置的制造方法

文档序号:9108634阅读:310来源:国知局
可重构多路灯光控制装置的制造方法
【技术领域】
[0001]本实用新型涉及一种灯光控制装置,具体涉及可重构多路灯光控制装置,属于灯光控制技术领域。
【背景技术】
[0002]市场现有灯光控制器均采用以单片机为核心的微处理器控制结构,对于多路灯光控制,采用多个单片机联合控制,或一个单片机外加多组组合逻辑电路控制方案。系统集成度低,稳定性差。
【实用新型内容】
[0003]本实用新型的目的是为了解决现有灯光控制电路设计不合理,系统集成度低,稳定性差的问题。
[0004]本实用新型的技术方案是:可重构多路灯光控制装置,包括FPGA芯片、U盘读写控制电路、通信电路、时钟电路、数据缓冲电路和若干驱动电路,所述FPGA芯片包括数据处理IP核、SDRAM控制电路、数据接收控制电路、时钟控制电路、文件管理IP核、第一多路选通器、第二多路选通器和若干灯控信号发生器,灯控信号发生器的数量与驱动电路的数量对应,所述U盘读写控制电路通过文件管理IP核与数据处理IP核建立连接,通信电路通过数据接收控制电路与数据处理IP核建立连接,时钟电路通过时钟控制电路与数据处理IP核建立双向数据传输连接,数据缓冲电路通过SDRAM控制电路与数据处理IP核建立双向数据传输连接,所述数据处理IP核通过第一数据引脚和第一地址引脚与第一多路选通器的输入端建立连接,第一多路选通器的输出端分别连接多路灯控信号发生器的输入端,多路灯控信号发生器的输出端均与第二多路选通器的输入端建立连接,第二多路选通器的地址输入端连接数据处理IP核的第二地址引脚,第二多路选通器的数据输出端与数据处理IP核的第二数据引脚建立连接,每个灯控信号发生器分别与对应的驱动电路输入端建立连接。
[0005]所述FPGA芯片包括锁相环电路和声音控制电路,所述锁相环电路的输出端分别连接SDRAM控制电路、第一多路选通器、第二多路选通器、声音控制电路和每个灯控信号发生器。
[0006]所述可重构多路灯光控制装置包括数据接收提示电路,数据接收提示电路通过声音控制电路与数据处理IP核建立连接,所述数据接收提示电路包括第四电阻、第五电阻、三极管、二极管和蜂鸣器,所述三极管的基极通过第四电阻与声音控制电路的输出端建立连接,第五电阻并接在三极管的发射极和基极之间,二极管串接在三极管的集电极上,蜂鸣器并接在二极管的两端,二极管用于泄流保护,第四电阻为限流电阻,第五电路为泄流电阻,三极管起到将声音信号放大的作用。
[0007]所述可重构多路灯光控制装置包括供电电路,所述供电电路包括第一稳压芯片、第二稳压芯片和第三稳压芯片,第一稳压芯片和第二稳压芯片的输入端与连接第一电压输出端,第二电压输出端设在第一稳压芯片的输出端与第三稳压芯片的输入端之间的连线上,第二稳压芯片的输出端为第三电压出输出端,第三稳压芯片的输出端为第四电压输出端,所述第一电压输出端连接通信电路和数据接收提示电路,第二电压输出端分别连接FPGA芯片、时钟电路和U盘读写控制电路,第三电压输出端和第四电压输出端均与FPGA芯片建立连接。为FPGA芯片内的各个功能模块提供不同标准供电电压。
[0008]所述时钟电路包括时钟管理芯片、第一电容、晶振、第一电阻、第二电阻、第三电阻和双向二极管,时钟管理芯片的振荡输入端和振荡输出端之间并接晶振后通过第一电容接地,第二电阻和第三电阻分别并接在时钟管理芯片的数据引脚和时钟引脚上,时钟管理芯片的电源引脚通过双向二极管与电源建立连接,时钟管理芯片的时钟输出引脚与时钟控制电路建立连接,当数据处理IP核需要读取时钟信息时,向该电路发出请求信号,该电路将当前时间数据发送至数据处理IP核,电容和晶振为芯片提供时钟输入,第一电阻、第二电阻和第三电阻增强驱动强度,双向二极管为时钟系统电源提供保护。
[0009]所述数据缓冲电路包括SDRAM芯片、滤波电容网络CP和限流排阻,电源输入端分别通过通过限流排阻和电容网路与SDRAM芯片建立连接,SDRAM芯片的输出端通过SDRAM控制电路与数据处理IP核建立连接,数据缓冲电路将主控电路内部待处理的低速数据进行缓存,一段时间后统一高速读取,加快数据处理速度。
[0010]所述U盘读写控制电路包括文件管理芯片和供电指示电路,供电指示电路包括发光二极管和第六电阻,电源输入端通过依次连接第六电阻二极管与文件管理芯片的输入端建立连接,文件管理芯片的输出端与文件管理IP核建立连接,当数据处理IP核需要读取U盘数据时,向该电路发出请求信号,该电路将连接的U盘内部数据读取,并发送至数据处理IP核。
[0011]所述通信电路包括依次串联的USB串口和信号处理电路,信号处理电路的输出端与数据接收控制电路建立连接。
[0012]每个灯控信号发生器与其对应的驱动电路输入端之间均设有保护电阻。
[0013]所述可重构多路灯光控制装置包括主控电路板和驱动电路板,所述FPGA芯片、U盘读写控制电路、通信电路和时钟电路集成在主控电路板上,若干驱动电路集成在驱动电路板上,主控电路板和驱动电路板通过排针和插座嵌插连接。本发明所术灯光控制器采用控制板插接驱动电路板的组合结构,用户可根据控制光源种类选择对应驱动电路板,拼装简单方便,能够适用各种灯光控制场所。
[0014]本实用新型与现有技术相比具有以下效果:本发明所述灯光控制装置通过在FPGA芯片内部搭建专用逻辑电路实现可编程多路控制功能,所述FPGA芯片内部合理采用并行结构设计,使大量数据能够并行处理,彻底解决了 MU控制无法避免的多通道数据同步问题,提高了输出信号控制精度,FPGA芯片内部合理设计多个功能模块电路,通过逻辑复用设计,将大量功能逻辑电路进行合理分类,结构相似电路通过一组控制逻辑电路重复多次使用,大大降低了逻辑资源消耗,显著降低了系统设计成本;FPGA芯片内部专用逻辑电路可通过向FPGA内部烧写配置数据随时修改,在不改变外围硬件电路情况下,能够轻松实现系统的升级。本发明只需按规定数据格式通过USB端口向控制器发送相应配置数据,相对市场现有同类产品,大大简化了控制步骤,降低了数据量。因此,数据传输速度,以及系统响应速度得以大幅提高。
【附图说明】
[0015]图1,本实用新型的FPGA芯片内部结构框图;
[0016]图2,本实用新型的U盘读写控制电路图;
[0017]图3,本实用新型的时钟电路图;
[0018]图4,本实用新型的数据接收提示电路图;
[0019]图5,本实用新型的供电电路图;
[0020]图6,本实用新型的数据缓冲电路图;
[0021]图7,本实用新型的主控电路板和驱动电路板的插接不意图;
【具体实施方式】
[0022]具结合【附图说明】本实用新型的【具体实施方式】,本实施方式的可重构多路灯光控制装置,包括FPGA芯片、U盘读写控制电路、通信电路、时钟电路、数据缓冲电路和若干驱动电路,所述FPGA芯片包括数据处理IP核、SDRAM控制电路、数据接收控制电路、时钟控制电路、文件管理IP核、第一多路选通器、第二多路选通器和若干灯控信号发生器,灯控信号发生器的数量与驱动电路的数量对应,所述U盘读写控制电路通过文件管理IP核与数据处理IP核建立连接,通信电路通过数据接收控制电路与数据处理IP核建立连接,时钟电路通过时钟控制电路与数据处理IP核建立双向数据传输连接,数据缓冲电路通过SDRAM控制电路与数据处理IP核建立双向数据传输连接,所述数据处理IP核通过第一数据引脚和第一地址引脚与第一多路选通器的输入端建立连接,第一多路选通器的输出端分别连接多路灯控信号发生器的输入端,多路灯控信号发生器的输出端均与第二多路选通器的输入端建立连接,第二多路选通器的地址输入端连接数据处理IP核的第二地址引脚,第二多路选通器的数据输出端与数据处理IP核的第二数据引脚建立连接,每个灯控信号发生器分别与对应的驱动电路输入端建立连接。
[0023]所述FPGA芯片包括锁相环电路和声音控制电路,所述锁相环电路的输出端分别连接SDRAM控制电路、第一多路选通器、第二多路选通器、声音控制电路和每个灯控信号发生器。
[0024]本实施方式的锁相环电路产生4个时钟信号,分别为75M(相位0)、75M(相位-1/3 31)、0.40961(相位0)、51((相位0)四个时钟输出信号。向芯片内部其他逻辑电路提供时钟。
[0025]75M(相位-Ji /3)时钟信号输出端连接SDRAM芯片;
[0026]75M(相位O)时钟信号输出端连接数据处理IP核,带保护的第一多路选通器和第二多路选通器;
[0027]0.4096M(相位O)时钟信号输出端连接所有灯控信号发生器;
[0028]5K (相位O)时钟信号输出端连接声音控制电路;
[0029]所述可重构多路灯光控制装置包括数据接收提示电路,数据接收提示电路的BEEP端口连接主控电路的声音控制电路的输出端口,所述数据接收提示电路包括第四电阻R4、第五电阻R5、三极管Q、二极管D2和蜂鸣器,所述三极管Q的基极通过第四电阻R4与声音控制电路的输出端建立连接,第五电阻R5并接在三极管的发射极和基极之间,二极管D2串接在三极管Q的集电极上,蜂鸣器并接在二极管D2的两端。
[0030]所述可重构多路灯光控制装置包括供电电路,所述供电电路包括第一稳压芯片Wl、第二稳压芯片W2和第三稳压芯片,第一稳压芯片Wl和第二稳压芯片W2的输入端与连接第一电压输出端,第二电压输出端设在第一稳压芯片Wl的输出端与第三稳压芯片的输入端之间的连线上,第二稳压芯片W2的输出端为第三电压出输出端,第三稳压芯片的输出端为第四电压输出端,所述第一电压输出端连接通信电路和数据接收提示电路,第二电压输出端分别连接FPGA芯片、时钟电路和U盘读写控制电路,第三电压输出端和第四电压输出端均与FPGA芯片建立连接。
[0031]所述供电电路的+5V输出端口连接数据接收提示电路和通信电路;+3.3V输出端口分别连接主控电路,实时时钟电路,U盘读写电路;+2.5V输出端口连接主控电路;+l.2V输出端口连接主控电路。
[0032]所述U盘读写控制电路包括文件管理芯片和供电指示电路,供电指示电路包括发光二极管LED和第六电阻R6,电源输入端通过依次连接第六电阻R6 二极管LED与文件管理芯片的输入端建立连接,文件管理芯片的输出端与文件管理IP核建立连接,本实施方式的文件管理IP核为CH376芯片。
[0033]所述时钟电路包括时钟管理芯片、第一电容Cl、晶振Y1、第一电阻R1、第二电
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1