一种集成控制电路及串口屏的制作方法

文档序号:12655929阅读:432来源:国知局
一种集成控制电路及串口屏的制作方法与工艺

本实用新型属于集成电路技术领域,具体涉及一种集成控制电路及串口屏。



背景技术:

随着工农业和科技的发展,人民生活水平的不断提高,各种电子设备越来越多的进入了人们的生活,在给人们带来便捷的同时,人们也对其提出了更高的要求,例如,在安全、便捷、智能和多功能等方面提出了更高的要求。其中,对串口屏也不例外,目前的串口屏只能显示预先存储到存储器里面中的图片,并不能显示外部视频源的图片,例如,显示外部监控摄像头的监控画面。随着人们对串口屏的要求越来越高,这一类串口屏已经无法满足既能显示本地存储的图片,又能显示外部视频源的图片的需求,急需更新换代,而串口屏的性能往往取决于串口屏中的集成电路,因此,如何在保证串口屏的整体框架的基础上,使其满足更多需求,成为了行业界关注的焦点。



技术实现要素:

鉴于此,本实用新型的目的在于提供一种集成控制电路及串口屏,以有效地改善上述问题。

本实用新型的实施例是这样实现的:

本实用新型实施例提供了一种集成控制电路,应用于串口屏中,所述串口屏包括:存储模块、显示屏和AV视频输入接口,所述集成控制电路包括:接收电路、解码电路和匹配模块。所述接收电路分别与所述AV视频输入接口和所述解码电路耦合,用于接收外部设备经所述AV视频输入接口输入的动态视频信号,并传输给所述解码电路;所述解码电路与所述匹配模块耦合,用于对所述动态视频信号进行解码,转换成RGB信号传输给所述匹配模块;所述匹配模块分别与所述显示屏和所述存储模块耦合,用于将接收到的所述RGB信号和/或存储于所述存储模块中的本体图像传输给所述显示屏进行显示。

在本实用新型较佳的实施例中,所述匹配模块包括:集成有多路选择器的FPGA芯片,所述FPGA芯片能将接收到的所述RGB信号和/或存储于所述存储模块中的本体图像进行处理,并将处理后的结果发送给所述显示屏进行显示。

在本实用新型较佳的实施例中,所述接收电路包括:第一电感、第二电感、第一电阻、第二电阻、第三电阻、第一电容、第二电容、第三电容和第四电容,所述第一电感的一端与所述AV视频输入接口连接,所述第一电感的另一端分别与所述第一电阻的一端和所述第二电阻的一端连接,所述第一电阻的另一端分别与所述第一电容的一端和所述第二电感的一端连接,所述第二电感的另一端与所述第二电容的一端连接,所述第二电感的另一端还通过第三电容与所述解码电路连接;所述第二电阻的另一端与所述第三电阻的一端连接,所述第三电阻的另一端接地,所述第三电阻的一端还分别与所述第一电容的另一端和所述第二电容的另一端连接,所述第二电容的另一端还通过第四电容与所述解码电路连接。

在本实用新型较佳的实施例中,所述解码电路包括:程序存储电路、振荡电路和解码器,所述程序存储电路和所述振荡电路均与所述解码器耦合,所述接收电路与所述解码器耦合,所述解码器与所述匹配模块耦合。

在本实用新型较佳的实施例中,所述程序存储电路包括:程序存储器、第四电阻和第五电容,所述程序存储器包括:信号端、输入端、输出端、启动端、写保护端、总线保持端、电源端和接地端,所述总线保持端和所述电源端均与电源连接,所述第四电阻的一端与电源连接,所述第四电阻的另一端与所述写保护端连接,所述第五电容的一端与所述电源连接,所述第五电容的另一端接地,所述接地端接地,所述信号端、所述输入端、所述输出端和所述启动端均与所述解码器连接。

在本实用新型较佳的实施例中,所述振荡电路包括:晶振、第六电容和第七电容,所述晶振的一端通过所述第六电容接地,所述晶振的另一端通过所述第七电容接地,所述晶振的一端还与所述解码器的信号输入端连接,所述晶振的另一端还与所述解码器的信号输出端连接。

在本实用新型较佳的实施例中,所述振荡电路还包括:第五电阻和第六电阻,所述晶振的一端通过所述第六电阻与所述解码器的信号输入端连接,所述晶振的一端还与所述第五电阻的一端连接,所述晶振的另一端还与所述第五电阻的另一端连接。

在本实用新型较佳的实施例中,所述解码器包括:电源44端、接地端、数据输入端和数据输出端,所述电源端与电源连接,所述接地端接地,所述数据输入端与所述接收电路连接,所述数据输出端与所述匹配模块耦合。

本实用新型实施例还提供了一种串口屏,包括:存储模块、显示屏、AV视频输入接口和上述的集成控制电路,所述AV视频输入接口与所述集成控制电路的接收电路耦合,所述存储模块与所述集成控制电路的匹配模块耦合,所述匹配模块与所述显示屏耦合。

在本实用新型较佳的实施例中,还包括:电源,所述电源分别与所述存储模块、所述显示屏和所述集成控制电路耦合。

本实用新型实施例提供了一种集成控制电路及串口屏。该集成控制电路应用于串口屏中,包括:接收电路、解码电路和匹配模块,该接收电路能将外部设备(例如监控摄像头)输入的动态视频信号传输给解码电路进行解码,该解码电路能将不同输入格式的动态视频信号解码转换成RGB信号输出,该匹配模块将接收到的RGB信号进行处理,识别出该RGB信号中的图像流,并传输给显示设备进行显示。该集成控制电路,不仅能显示存储于本地的图片,而且还能显示外部视频源的图片,在保证串口屏的整体框架的基础上,使其满足更多需求,具备结构简单、低成本和高效率等优点。

本实用新型的其他特征和优点将在随后的说明书阐述,并且,部分地从说明书中变得显而易见,或者通过实施本实用新型实施例而了解。本实用新型的目的和其他优点可通过在所写的说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

附图说明

为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。通过附图所示,本实用新型的上述及其它目的、特征和优势将更加清晰。在全部附图中相同的附图标记指示相同的部分。并未刻意按实际尺寸等比例缩放绘制附图,重点在于示出本实用新型的主旨。

图1示出了本实用新型实施例提供的一种串口屏的结构框图。

图2示出了本实用新型实施例提供的图1中的集成控制电路的结构框图。

图3示出了本实用新型实施例提供的图2中的接收电路的电路原理图。

图4示出了本实用新型实施例提供的图2中的解码电路的结构框图。

图5示出了本实用新型实施例提供的图4中的程序存储电路的电路原理图。

图6示出了本实用新型实施例提供的图4中的振荡电路与解码器连接的电路原理图。

图标:10-集成控制电路;11-接收电路;20-解码电路;21-程序存储电路;22-振荡电路;23-解码器;30-匹配模块;40-串口屏;41-AV视频输入接口;42-存储模块;43-显示屏;44-电源。

具体实施方式

为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本实用新型实施例的组件可以以各种不同的配置来布置和设计。

因此,以下对在附图中提供的本实用新型的实施例的详细描述并非旨在限制要求保护的本实用新型的范围,而是仅仅表示本实用新型的选定实施例。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。

在本实用新型的描述中,需要说明的是,术语“上”、“下”、“左”、“右”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该实用新型产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本实用新型和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本实用新型的限制。此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。

在本实用新型的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”、“耦合”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本实用新型中的具体含义。

本实用新型提供了一种串口屏40,如图1所示。该串口屏40包括:电源44,存储模块42、显示屏43、AV视频输入接口41和集成控制电路10。

由于现有的串口屏,只能显示存储于本体中的图片,无法显示外部视频源的图片,因此要想显示外部视频源的图片,例如显示摄像头的监控画面,就需要有带AV视频输入的视频接口,即AV视频输入接口41。

该集成控制电路10分别与所述AV视频输入接口41、所述电源44,所述存储模块42和所述显示屏43耦合,用于将外部设备经所述AV视频输入接口41输入的动态视频信号进行解码。该集成控制电路10可以将PAL或NTSC制式的动态视频信号转换成RGB信号,并对其RGB信号进行处理,识别出该图像流,并将处理得到的图像流传输给显示屏43进行显示;同时该集成控制电路10,还能选择播放存储于本地存储模块42中的图片,还是播放外部视频源的图片。

所述电源44为串口屏40提供电力,使其能正常工作,进一步地,该电源44为存储模块42、显示屏43和集成控制电路10提供电力。其中,该电源44可以是可充电电池,例如可充电电池采用有线方式充电,比如:供电电池设置有有线充电接口,充电线连接有线充电接口和充电器,为供电电池供电;可充电电池也可以采用无线方式充电,比如:采用电磁感应方式、磁共振方式或者微波方式。

所述存储模块42可以是但不限于随机存取存储器(Random Access Memory,RAM),只读存储器(Read Only Memory,ROM),可编程只读存储器(Programmable Read-Only Memory,PROM),可擦除只读存储器(Erasable Programmable Read-Only Memory,EPROM),电可擦除只读存储器(Electric Erasable Programmable Read-Only Memory,EEPROM),闪存(Flash Memory)等。

其中,应用于串口屏40中的上述集成控制电路10,如图2所示。该集成控制电路10包括:接收电路11、解码电路20和匹配模块30。

所述接收电路11用于接收外被设备经AV视频输入接口41输入的动态视频信号,并对将动态视频信号传输给所述解码电路20。进一步地,所述接收电路11分别与所述AV视频输入接口41和所述解码电路20连接。于本实施例中,如图3所示,优选所述接收电路11包括:第一电感L1、第二电感L2、第一电阻R1、第二电阻R2、第三电阻R3、第一电容C1、第二电容C2、第三电容C3和第四电容C4。所述第一电感L1的一端与所述AV视频输入接口41连接,所述第一电感L1的另一端分别与所述第一电阻R1的一端和所述第二电阻R2的一端连接;所述第一电阻R1的另一端分别与所述第一电容C1的一端和所述第二电感L2的一端连接;所述第二电感L2的另一端与所述第二电容C2的一端连接,所述第二电感L2的另一端还通过第三电容C3与所述解码电路20连接;述第二电阻R2的另一端与所述第三电阻R3的一端连接,所述第三电阻R3的另一端接地,所述第三电阻R3的一端还分别与所述第一电容C1的另一端和所述第二电容C2的另一端连接,所述第二电容C2的另一端还通过第四电容C4与所述解码电路20连接。

该接收电路11不仅可以将外部设备经该AV视频输入接口41输入的动态视频信号传输给解码电路20,而且还能滤除接收到的动态视频信号中的杂波和纹波等,消除冗余信息的干扰。

所述解码电路20用于对接收电路11传输的动态视频信号进行解码,转换成RGB信号输出给匹配模块30。进一步地,所述解码电路20分别与所述接收电路11和所述匹配模块30耦合。于本实施例中,如图4所示,优选所述解码电路20包括:程序存储电路21、振荡电路22和解码器23。

所述程序存储电路21用于存储解码器23解码时所需的解码程序,进一步地,所述程序存储电路21与所述解码器23耦合,于本实施例中,如图5所述,优选,所述程序存储电路21包括:程序存储器U2、第四电阻R4和第五电容C5。所述程序存储器U2包括:信号端(SCK)、输入端(SI)、输出端(SO)、启动端(CE)、写保护端(WP)、总线保持端(HOLD)、电源端(VCC)和接地端(GND)。所述总线保持端(HOLD)和所述电源端(VCC)均与电源44连接,所述第四电阻R4的一端与电源44连接,所述第四电阻R4的另一端与所述写保护端(WP)连接,所述第五电容C5的一端与所述电源44连接,所述第五电容C5的另一端接地,所述接地端(GND)接地,所述信号端(SCK)、所述输入端(SI)、所述输出端(SO)和所述启动端(CE)均与所述解码器23连接。

所述振荡电路22,用于为所述解码器23提供脉冲信号,以使所述解码器23能正常工作。于本实施例中,如图6中的左下方虚线框所示,优选地所述振荡电路22包括:晶振Y1、第六电容、第七电容、第五电阻和第六电阻。所述晶振Y1的一端通过所述第六电容C6接地,所述晶振Y1的另一端通过所述第七电容C7接地,所述晶振Y1的一端还与所述解码器23的信号输入端连接,优选地,所述晶振Y1的一端通过所述第六电阻R6与所述解码器23的信号输入端连接;所述晶振Y1的另一端还与所述解码器23的信号输出端连接。所述晶振Y1的一端还与所述第五电阻R5的一端连接,所述晶振Y1的另一端还与所述第五电阻R5的另一端连接。

所述解码器23用于对接收电路11传输的动态视频信号进行解码,转换成RGB信号输出给匹配模块30,其中解码时,该解码器23调用存储于程序存储器U2中的解码程序对动态视频信号进行解码。于本实施例中,如图6所示,优选,所述解码器23包括:信号输入端(XI)、信号输出端(XO)、复位端(RESETB)、电源端(VCCK)、启动端(CEB)、输入端(SI)、输出端(SO)、时钟信号端(SPI_SCK)、接地端(PGND)、电源端(PVCC)、电源端(TMDS_VDD)、基准端(TMDS_REXT)、接地端(TMDS_GND)、数据输入端(V8_2/VIN-2)、数据输入端(V8_3/VIN+2)、电源端(VADC_ADD)、数据输出端(ABLUE7-ABLUE0)、电源端(ADC_VDD)、接地端(ADC_GND)、数据输出端(AGRN7-AGRN0)、数据输出端(ARED7-ARED0)、数据传送端(DENA)和时钟信号端(DCLK)。所述信号输入端(XI)和信号输出端(XO)与振荡电路22连接,进一步地,所述振荡电路22中的晶振Y1的一端通过所述第六电阻R6与所述信号输入端(XI)连接,所述晶振Y1另的一端与信号输出端(XO)连接。该复位端(RESETB)通过第七电阻R7与电源44连接。该解码器23与程序存储电路21连接,进一步地,该程序存储器U2的信号端(SCK)、输入端(SI)、输出端(SO)和启动端(CE)分别与解码器23的时钟信号端(SPI_SCK)、输入端(SI)、输出端(SO)和启动端(CEB)一一对应连接。所述基准端(TMDS_REXT)通过第八电阻R8与电源44连接。所述数据输入端(V8_2/VIN-2)和所述数据输入端(V8_3/VIN+2)与所述接收电路11连接,进一步地,所述接收电路11中的所述第二电感L2的另一端通过第三电容C3与所述数据输入端(V8_3/VIN+2)连接,该接收电路11中的所述第二电容C2的另一端通过第四电容C4与所述数据输入端(V8_2/VIN-2)连接。所述数据输出端与所述匹配模块30连接,进一步地,数据输出端(ABLUE7-ABLUE0)、数据输出端(AGRN7-AGRN0)和数据输出端(ARED7-ARED0)均与匹配模块30的数据输入端连接。所述数据传送端(DENA)和所述时钟信号端(DCLK)均与所述匹配模块30连接。所述电源端与电源44连接,所述接地端接地。其中,所述电源端还通过电容接地,在电源44通电时,可以对电容进行充电,当电源44不工作时,或者发生故障时,存储与电容中的电能可以为电源端供电,保证匹配模块30正常运行。

其中,解码器23可以将PAL或NTSC制式的视频信号转换为RGB格式的视频信号,例如,上述中的数据输出端(AGRN7-AGRN0)输出的是绿色系的视频流信号,所述数据输出端(ARED7-ARED0)输出的是红色系的视频流信号,所述数据输出端(ABLUE7-ABLUE0)输出的是蓝色系的视频流信号。其中,所述解码器23即为图6中的集成芯片U3。

所述匹配模块30分别与所述显示屏43和所述存储模块42耦合,用于将接收到的所述RGB信号和/或存储于所述存储模块42中的本体图像传输给所述显示屏43进行显示。进一步地,于本实施例中,所述匹配模块30包括:集成有多路选择器的现场可编程逻辑门阵列(Field-Programmable Gate Array,FPGA)芯片。该FPGA芯片能将接收到的所述RGB信号和/或存储于所述存储模块42中的本体图像进行处理,并将处理后的结果发送给所述显示屏43进行显示。其中,数据输出端(ABLUE7-ABLUE0)、数据输出端(AGRN7-AGRN0)和数据输出端(ARED7-ARED0)均与FPGA芯片的数据输入端连接。所述数据传送端(DENA)和所述时钟信号端(DCLK)均与FPGA芯片连接。该FPGA芯片不仅能将存储于本地的图片进行处理并传送给显示屏43显示,而且还能将外部视频源的图片进行处理并传送给显示屏43显示。

综上所述,本实用新型实施例提供了一种集成控制电路及串口屏。该集成电路应用于串口屏中,集成了接收电路、解码电路和匹配模块于一体,能将外部设备(例如监控摄像头)输入的动态视频信号进行解码,即将不同输入格式的动态视频信号解码转换成RGB信号,并对该RGB信号进行处理,识别出该RGB信号中的图像流,并传输给显示设备进行显示。该集成控制电路,不仅能显示存储于本地的图片,而且还能显示外部视频源的图片,在保证串口屏的整体框架的基础上,使其满足更多需求,具备结构简单、低成本和高效率等优点。

以上所述仅为本实用新型的优选实施例而已,并不用于限制本实用新型,对于本领域的技术人员来说,本实用新型可以有各种更改和变化。凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1