用于双斜坡模/数转换器的斜坡信号发生器的制作方法

文档序号:14125100阅读:743来源:国知局
用于双斜坡模/数转换器的斜坡信号发生器的制作方法

本发明大体上涉及图像传感器,且更特定来说但不排它地,涉及图像传感器的增加的模/数转换范围。



背景技术:

图像传感器已变得无所不在。图像传感器在数码静态相机、蜂窝式电话、安全摄像机、以及医疗、汽车及其它应用中广泛使用。用以制造图像传感器的技术已经快速地持续发展。例如,针对更高分辨率及更低电力消耗的要求已经促进这些装置的进一步微型化及集成。

图像传感器常规上在像素阵列上接收光,其在像素中产生电荷。光的强度可能影响每一像素中产生的电荷量,其中较高强度产生较高电荷量。基于与参考电压信号的比较,可由图像传感器中的模/数转换器(adc)电路将电荷转换成电荷的数字表示。然而,如果产生的电荷量大于adc电路的电压范围,那么电荷的数字表示可能不正确。

已经采用了许多技术来增加adc电路的电压范围。然而,此类技术中的一些可能不能提供期望的范围。



技术实现要素:

在一方面中,本发明涉及一种方法。所述方法包括:禁用比较器的第一自动调零开关,所述第一自动调零开关耦合到所述比较器的斜坡电压输入;由斜坡发生器增加被提供给所述比较器的所述斜坡电压输入的斜坡电压的自动调零电压电平;及禁用所述比较器的第二自动调零开关,所述第二自动调零开关耦合到所述比较器的位线输入。

在另一方面中,本发明涉及一种方法。所述方法包括:由斜坡发生器将基极参考电压提供给比较器的参考电压输入,所述参考电压输入包含具有栅极的nmos晶体管,其中所述基极参考电压耦合到所述nmos晶体管的所述栅极;禁用耦合到所述比较器的所述参考电压输入的第一自动调零开关;由所述斜坡发生器将自动调零偏移电压加到所述基极参考电压;及禁用耦合到所述比较器的位线输入的第二自动调零开关。

在又一方面中,本发明涉及一种成像系统。所述系统包括:像素阵列,其用于捕获图像光并产生图像电荷;读出电路,其经耦合以读出所述图像电荷且响应于所述图像电荷与斜坡电压的比较而将所述图像电荷转换成对应于所述图像电荷的一或多个数字信号,所述读出电路包含:比较器,其经耦合以接收参考信号输入处的所述斜坡电压及位线输入处的所述图像电荷,其中所述参考信号输入及所述位线输入在所述图像电荷与所述斜坡电压的所述比较之前通过启用各自的参考输入自动调零开关及位线输入自动调零开关进行自动调零;及斜坡发生器,其经耦合以将所述斜坡电压提供给所述读出电路,其中在所述参考输入自动调零开关被禁用之后但在所述位线输入自动调零开关被禁用之前,将所述斜坡电压增加自动调零偏移电压。

附图说明

参考以下图式描述本发明的非限制及非详尽实例,其中相同参考数字贯穿各个视图指代相同部分,除非另有说明。

图1说明根据本发明的实施例的成像系统的一个实例。

图2是根据本发明的实施例的比较器。

图3a是根据本发明的实施例的斜坡发生器的说明性框图。

图3b是根据本发明的实施例的实例时序图。

图4a是根据本发明的实施例的参考电压发生器的实例示意图。

图4b是根据本发明的实施例的实例时序图。

图4c是根据本发明的实施例的实例时序图。

图5是根据本发明的实施例的实例时序图。

图6a是根据本发明的实施例的斜坡发生器的示意图。

图6b是根据本发明的实施例的说明性时序图。

图7a是根据本发明的实施例的斜坡发生器的实例示意图。

图7b是根据本发明的实施例的实例时序图。

图7c是根据本发明的实施例的实例时序图。

对应的参考字符贯穿图式的若干视图指示对应组件。所属领域的技术人员应了解,图中的元件是出于简单且清楚的目的而说明,且不一定是按比例绘制。例如,图中一些元件的尺寸可能相对于其它元件而被夸大以帮助改进对本发明的各种实施例的理解。此外,为了更清楚地了解本发明的这些各种实施例,通常不描绘在商业可行的实施例中有用或必要的常见但好理解的元件。

具体实施方式

本文中描述了用于具有增加的模/数转换范围的图像传感器的设备及方法的实例。在以下描述中,陈述众多特定细节以提供对实例的详尽理解。然而,所属领域的技术人员将认识到,可在没有所述特定细节中的一或多个的情况下实践或以其它方法、组件、材料等等实践本文中描述的技术。在其它实例中,未展示或详细描述众所周知的结构、材料或操作以避免模糊某些方面。

贯穿此说明书对“一个实例”、或“一个实施例”的参考意味着结合实例描述的特定特征、结构或特性包含于本发明的至少一个实例中。因此,在贯穿本说明书的各种地方出现短语“在一个实例中”或“在一个实施例中”不一定均指代同一实例。此外,特定特征、结构或特性可在一或多个实例中以任何合适方式组合。

观察本说明书,使用若干术语。此类术语具有其所来源于的领域中的一般含义,除非本文中具体定义或其使用背景清楚地以其它方式指示。应注意,贯穿此文档,元件名称及符号可互换使用(例如,si相对于硅);然而,这两个均具有相同意义。

图1说明根据本发明的实施例的成像系统100的一个实例。成像系统100包含像素阵列102、控制电路104、读出电路108及功能逻辑106。在一个实例中,像素阵列102是光二极管或图像传感器像素(例如,像素p1、p2……pn)的二维(2d)阵列。如所说明,光二极管被布置成行(例如,行r1到ry)及列(例如,列c1到cx)以获取人、地方、物体等的图像数据,接着可用于呈现人、地方、物体等的2d图像。然而,光二极管不必布置成行及列且可采取其它配置。

在一个实例中,在像素阵列102中的每一图像传感器光二极管/像素已获取其图像数据或图像电荷之后,图像数据接着由读出电路108读出且接着被转移到功能逻辑106。读出电路108可经耦合以从像素阵列102中的多个光二极管读出图像数据。在各种实例中,读出电路108可包含放大电路、模/数转换(adc)电路或其它。在一些实施例中,对于读出列中的每一个,可包含一或多个比较器112。功能逻辑106可简单地存储图像数据或甚至可通过施加后期图像效果(例如,剪裁、旋转、移除红眼、调整亮度、调整对比度或其它)来操纵图像数据。在一个实例中,读出电路108可沿着读出列线(已说明)一次性读出一行图像数据,或可使用例如串行读出或同时全并行读出所有像素的多种其它技术(未说明)来读出所述图像数据。

为了执行adc,例如,读出电路108可从斜坡发生器电路110接收参考电压vramp。比较器112可接收vramp,所述比较器还可从像素阵列102的像素接收图像电荷。比较器112可基于vramp与图像电荷电压电平的比较来确定图像电荷的数字表示。取决于adc操作的时序,信号vramp可处于不同的电压电平,且可用于在由读出电路108接收(例如,读取)图像电荷之前对比较器112的输入进行自动调零。在一些实施例中,例如,当输入自动调零时,vramp可增加,这可提供在信号比较期间使用的电压范围的增加。虽然斜坡发生器110被示为成像系统100的单独块,但是斜坡发生器110也可包含在例如列读出电路108或电压发生器块(未展示)的其它块中。

在一个实例中,控制电路104耦合到像素阵列102以控制像素阵列102中的多个光二极管的操作。例如,控制电路104可产生用于控制图像获取的快门信号。在一个实例中,所述快门信号为全局快门信号,其用于同时启用像素阵列102内的所有像素以在单个获取窗期间同时俘获其各自的图像数据。在另一实例中,所述快门信号为滚动快门信号,使得在连续获取窗期间循序地启用像素的每一行、列或群组。在另一实例中,图像获取与光照效果(例如闪光)同步。

在一个实例中,成像系统100可包含于数码相机、手机、膝上型计算机或类似物中。另外,成像系统100可耦合到其它硬件,例如处理器(通用处理器或其它处理器)、存储器元件、输出(usb端口、无线发射器、hdmi端口等)、照明/闪光、电输入(键盘、触摸显示器、跟踪垫、鼠标、麦克风等等)和/或显示器。其它硬件可将指令传送到成像系统100,从成像系统100提取图像数据或操纵由成像系统100供应的图像数据。

图2是根据本发明的实施例的比较器212。比较器212可为比较器112的实例。比较器212可响应于在位线输入上接收到的图像电荷信号与在vramp输入上接收到的参考电压信号vramp的比较而提供输出信号。例如,输出信号可提供接收到的图像电荷信号的数字表示。

比较器212的所说明实施例包含耦合在参考电压(在一些实例中,接地)与两个nmos输入晶体管之间的nmos尾晶体管。两个nmos输入晶体管可并联耦合在nmos尾晶体管与两个各自的pmos晶体管之间。两个pmos晶体管可并联耦合在两个nmos输入晶体管与参考电压(例如,vdd)之间。两个pmos晶体管可进一步通过其栅极耦合在一起。另外,比较器212可包含耦合在两个nmos输入晶体管中的各自nmos输入晶体管的栅极与相同的nmos输入晶体管的漏极侧之间的两个自动调零开关azq1及azq2。在一些实施例中,可包含两个噪声滤波电容器cinref及cinbl以将其各自的输入电容性地耦合到两个nmos输入晶体管的栅极。

比较器212可被描述为具有参考电压输入侧及位线(例如,图像电荷)输入侧。参考电压输入侧可接收参考电压vramp,且位线输入侧可接收图像电荷电压信号。参考电压输入侧可包含nmos输入晶体管中的一个、自动调零开关azq1以及pmos晶体管中的一个。参考电压输入侧的pmos晶体管的栅极可耦合到同一晶体管的漏极,这可导致两个pmos晶体管的栅极耦合到漏极。图像电荷输入侧可包含nmos晶体管中的一个、自动调零开关azq2以及pmos晶体管中的一个。

nmos尾晶体管可经耦合以在栅极处接收tailbias信号,其可启用/禁用nmos尾晶体管且进而启用/禁用比较器212。

在操作中,比较器212可在adc操作期间将位线输入上的图像电荷信号的电压电平与vramp参考信号的电压电平进行比较。图3b提供vramp参考信号的实例。例如,adc期间(例如,图3b的t6与t7之间)的vramp信号的电压范围可用于确定图像电荷电平。然而,在adc之前,比较器的输入(例如,vramp及位线)可被归一化(例如,自动调零)到pmos晶体管的基极电压电平vdd-vds,这可在本文中被称为自动调零电压电平。分别被提供给azq1及azq2的栅极的控制信号a及b可在执行adc操作之前将nmos输入晶体管的栅极与其各自的源极耦合/去耦。归一化nmos输入晶体管的栅极上的电压可强制输入达到相同的电压电平,以便消除adc操作中的任何误差或噪声。

在一些实施例中,增加自动调零电压电平可允许比较器212确定较大的图像电荷值。增加自动调零电压电平的一种技术可为在比较器212的自动调零操作期间增加vramp的电压。例如,当比较器212被归一化时,例如在azq1被禁用之后但在azq2被禁用之前,可增加vramp的电压电平,其实例在图3b中提供。增加自动调零电压可导致比较器212的电压范围的增加,因为自动调零电压电平与最小输入电压电平之间的电压差可能增加,这可导致比较器212的电压范围的增加。

图3a是根据本发明的实施例的斜坡发生器310的说明性框图。斜坡发生器310可为斜坡发生器电路110的实例。斜坡发生器310可产生参考电压信号vramp,其可被提供给例如读出电路108的成像系统读出电路。例如比较器112及/或212的比较器可接收参考电压信号vramp,所述比较器中的一个可与成像系统的每一读出列(例如,位线)相关联。比较器可将读出列上的图像电荷信号与vramp信号进行比较,且因此输出数字信号。

斜坡发生器310的所说明实施例包含参考电压发生器314、斜坡偏移发生器316、电压取样保持(vsh)电路318、电流源320及积分器322。参考电压发生器314将参考电压vref提供给vsh电路318的输入。斜坡偏移发生器316产生偏移电压rampoffset,且经由电容器voffcap334将其提供给vsh电路318。vsh电路318将vref及各种偏移电压提供给积分器322,其提供电压信号vramp。例如,取决于斜坡发生器310的操作,vramp可基于vref及由电流源320提供的电流。如下文将更详细地论述,vramp响应于斜坡发生器310的各种电路而随时间变化,所述各种电路响应于一或多个控制信号而操作。控制信号可由例如(例如)控制电路104的成像系统控制电路提供。

斜坡偏移发生器322的所说明实施例包含放大器330及开关332。斜坡偏移发生器322可响应于控制信号而将偏移电压rampoffset提供给vsh电路318。放大器330可在非反相输入处接收电压信号voffset,且可在反相输入处接收放大器330的输出。放大器330的输出可进一步耦合到开关332的一个端子。开关332可为第二端子耦合到接地且第三端子耦合到vsh电路318电容器voffcap334的一侧的三端开关。开关332可由控制信号offset_en来控制,所述控制信号可使得开关响应于offset_en转变为或处于高逻辑电平(例如,高)而将放大器330的输出耦合到voffcap334。当offset_en转变为或处于低逻辑电平(例如,低)时,作为响应,开关332可将接地耦合到voffcap334。voffset的电压可为与rampoffset的电压电平成比例的电压电平。

vsh电路318的所说明实施例包含开关360、电压偏移电容器voffcap334及取样保持电容器shcap336。vsh电路318可取样及保持由参考电压发生器314及斜坡偏移发生器316提供的电压并将其提供给积分器322。vsh电路310可提供参考电压(其可为如下文将更详细论述的电压的组合),同时与各种参考电压发生器隔离以便防止参考电压发生器314及斜坡偏移发生器316中产生的噪声(例如)被提供给积分器322及提供到比较器212上。当开关360响应于控制信号ref_sh为高而闭合时,vsh318可对vref取样。当ref_sh转变为低逻辑电平后,开关360即断开,导致vsh电路318与参考电压发生器314隔离。如上文所论述,rampoffset电压可基于开关332的控制被加到vref。电容器shcap336可保持vref(其可包含rampoffset电压),并将其提供给积分器322。

积分器322的所说明实施例包含放大器324、反馈电容器326及开关328。积分器322可基于vref及由电流源320提供的电流产生vramp。放大器324可具有经耦合以从vsh电路318接收vref的非反相输入,及经耦合以从电流源320接收电流及/或从放大器322的输出接收反馈信号的反相输入。反馈信号可取决于控制信号integ_en的状态而改变。例如,当开关328由于integ_en为低而断开时,也可为vramp的放大器322的输出可由于反馈电容器326对放大器322的反相输入提供反馈而基于由电流源320提供的电流的电平从vsh减小到低电压。相反,当开关328闭合时,反馈电容器326可被放大器322的输出旁通,且vramp可等于vsh。

图3b是根据本发明的实施例的实例时序图300。时序图300将用于说明斜坡发生器310的操作。另外,时序图300说明了斜坡发生器310的相对时序及接收vramp的adc比较器(例如比较器212)的操作。因而,图2中所示的控制信号包含在时序图300中。一般来说,斜坡发生器310可增加例如比较器212的adc比较器的自动调零电压。可在整个发明中提及比较器212,但不应认为有限制。

在时间t1之前,例如控制自动调零开关azq1及azq2的控制信号a及b可处于低电平,由此启用azq1及azq2。结果,nmos输入晶体管的栅极可耦合到自动调零电压,其可为vdd-vds(如上文所论述)。另外且也在时间t1之前,斜坡发生器310可由于开关360闭合而将vref提供给vsh电路318,所述开关可响应于ref_sh处于高电平而闭合。

在时间t1处,控制信号a转变为高逻辑电平,从而禁用azq1。结果,经耦合以接收vramp的比较器212的nmos输入晶体管的栅极与其漏极断开。

在时间t2处,vref的电压电平可增加与比较器212的nmos输入晶体管的阈值电压(vth)成比例的量。vref的增加量在本文中可被称为azoffset。通过将azoffset加到vref,vramp按比例增加。

在时间t3处,控制信号ref_sh可转变为低,这可导致开关360断开以便将参考电压发生器314与vsh电路318隔离,且进而与积分器322隔离。在时间t3之后,包含自动调零增加azoffset的vref由vsh电路318保持。

在时间t4处,控制信号b可转变为高,从而禁用azq2。结果,比较器212的位线输入现在可准备好接收图像电荷信号。

在时间t5之前,控制信号offset_en可为低,这可导致开关332将接地耦合到电容器voffcap334。然而,在时间t5处,offset_en可转变为高,这可导致开关332耦合到斜坡偏移发生器316的放大器330的输出,而不是接地。结果,voffcap334可被充电到与基于voffset的rampoffset成比例的电压,这可导致vref及最终vramp增加等于rampoffset电压的电压量。

在时间t6之前,开关328可闭合,这可导致放大器324的输出将电容器326充电到与vsh相当的电平。因而,vramp可能与vsh的电压相同。然而,在时间t6处,控制信号integ_en可转变为高,这可断开开关328。结果,放大器324的输出可经由反馈电容器326耦合到放大器324的反相输入,且来自电流源320的大部分电流对反馈电容进行充电。由于从放大器的输出到负输入的反馈,负输入的电压可保持在与vsh几乎相同的电压,因此放大器324的输出的电压可开始下降。因此,在时间t6处,vramp可开始与来自电流源320的电流相当地降低。vramp可以负斜坡下降例如直到时间t7。在时间t7处,integ_en转变为低,导致断开开关328并使vramp回到vsh=vref+azoffset+rampoffset。在t7之后,可能会发生后续积分。

当adc的模拟增益例如为低时,可发生azoffset加到vref。可通过改变斜坡信号的斜率来改变adc的增益。可通过改变反馈电容326的大小或来自电流源320的电流来改变斜坡信号的斜率。或比较器可具有衰减器(例如,电容分压器)以减小斜坡信号的幅度,且在改变衰减器的增益的情况下,可改变adc的增益。然而,如果接收vramp的adc的模拟增益为高(例如为模拟增益的2倍),那么可省略azoffset的添加。

图4a是根据本发明的实施例的参考电压发生器414的实例示意图。参考电压发生器414可为参考电压发生器314的实例。例如,参考电压源414可产生vref及azoffset,并将其提供给电压取样保持电路,例如vsh电路318。另外,参考电压发生器414可针对工艺变化进行调整以确保例如azoffset与比较器212的nmos输入晶体管的vth成比例。

参考电压发生器414的所说明实施例包含放大器438、分压器440、自动调零偏移电压发生器482、放大器448、反馈电容器cfb450、开关452及输入电容器cin484。放大器438可经耦合以在非反相输入处接收参考电压vbgr,且经耦合以通过分压器440在反相输入处接收反馈。放大器438的输出耦合到晶体管的栅极,其可耦合在vdd与分压器440之间。分压器440包含串联耦合在晶体管的源极与接地之间的多个电阻器。可在电阻器中的每一个之间形成节点,且每一节点可通过各自的开关耦合到分压器440的输出节点。确定开关中的每一个的状态(例如,断开或闭合)的控制信号sel_vref可由分压器440接收。结果,可响应于控制信号sel_vref及vbgr的值来确定输出电压vref_bgr。

放大器448可在非反相输入处接收参考电压vref_bgr,且可在反相输入处接收节点d上的电压。将如下文所论述的vref的电压电平可取决于开关452的状态及开关486的状态。例如,如果开关452闭合,那么放大器448的输出可将反馈提供给放大器448的反相输入。结果,vref_bgr可被提供为vref。然而,当开关452断开时,电容器cin484及cfb450上的电压可确定vref的电压电平。

自动调零偏移电压发生器482的所说明实施例包含pmos晶体管442、nmos晶体管444、nmos晶体管446及开关486。为了解决工艺变化,晶体管442到446可类似于比较器212的相似晶体管,但是经缩放以减小其各自的变化及随机噪声。晶体管444被进一步缩放以减小其过驱动电压。例如,pmos晶体管442可具有较大的“m”,其可等于比较器212的pmos晶体管的an倍。nmos晶体管444的大小也可较大,且可具有m=16an以减小其过驱动电压,且nmos晶体管446可具有an/2的m。nmos晶体管444可与nmos输入晶体管相关联,且nmos晶体管446可与两个比较器212的nmos尾晶体管相关联。

三个晶体管442到446可串联耦合在vdd与接地之间,且例如可仿真比较器212的参考电压侧。pmos晶体管442可经耦合以与耦合到vdd的源极及耦合到nmos晶体管444的漏极的漏极进行二极管耦合。nmos晶体管也可与耦合到nmos晶体管446的漏极的源极进行二极管耦合,所述nmos晶体管446的漏极可在源极处耦合到接地。nmos晶体管446的栅极可经耦合以接收tailbias信号,其可启用自动调零偏移电压发生器482。tailbias信号可与由比较器212接收的tailbias信号相同或类似。

开关486可为三端开关,且可具有耦合到节点voff_h的一个端子及耦合到节点voff_l的第二端子。开关486的第三端子可耦合到电容器cin484的第一侧。节点voff_h可为其中pmos晶体管442耦合到nmos晶体管444的节点,而节点voff_l可为其中nmos晶体管444耦合到nmos晶体管446的节点。一般来说,晶体管442到446可充当分压器,其中节点voff_h及voff_l处的电压之间的电压差几乎与比较器212的nmos输入晶体管的vth成比例。

当开关452处于断开位置中时,节点d处的电压可等于vref_bgr的电压。

图4b是根据本发明的实施例的实例时序图400。时序图将用于说明参考电压发生器414的实例操作。

在时间t1之前,vref_bgr可被提供给放大器448的非反相输入,且控制信号az_vref可处于高电平,这可导致开关452闭合。因而,放大器448的输出可耦合到放大器448的反相输入。因此,vref可处于vref_bgr。然而,在时间t1处,az_ref可转变为低,这可导致开关452断开。断开开关452可使得放大器448的输出通过cfb450电容性地耦合到负输入。

在时间t2之前,vrefoffset_en可为低,这可导致节点voff_h上的电压耦合到cin484。然而,在时间t2处,vrefoffset_en可转变为高,这可导致开关486将节点voff_l上的电压耦合到电容器cin484。结果,可将电压δvref加到vref_bgr。δvref可与(voff_h-voff_l)*cin/cfb成比例,所述(voff_h-voff_l)*cin/cfb可与比较器212的nmos晶体管的vth成比例。

图4c是根据本发明的实施例的实例时序图405。时序图405将用于说明参考电压发生器414的实例操作。时序图405可类似于时序图400,除了在时间t2处可发生vref_bgr的电压电平的降低之外。在时间t2处,分压器440可接收信号sel_vref,其可改变分压器440的设置。结果,vref_bgr可减少量δvref_bgr。δvref_bgr可为确保获得关于比较器212的nmos输入晶体管的vth的电压裕度的量。例如,δvref_bgr可为大约100mv。

图5是根据本发明的实施例的实例时序图500。将参考斜坡发生器310、参考电压发生器414及比较器212来论述时序图500。时序图500可类似于图300,除了vref的取样保持操作发生在施加rampoffset(例如,加到vref)之后,而不是之前。

在时间t0处,控制信号az_ref转变为低,这可导致开关452断开。断开开关452可使节点d浮动,但是经由反馈电容cfb450与vref耦合。

在时间t1处,控制信号a可转变为高,这可禁用比较器212的自动调零开关azq1。禁用azq1可使斜坡参考侧nmos晶体管的栅极去耦。

在时间t2处,控制信号vrefoffset_en可转变为高,这导致自动调零偏移发生器482的开关486将节点voff_l耦合到电容器cin484,电容器cin484在时间t2之前耦合到节点voff_h。如图4b中所示,例如,将开关486从voff_h移动到voff_l可使得δvref加到vref_bgr,其中δvref与(voff_h-voff_l)*cin/cfb成比例。在图5中,δvref被称为δvramp_ref。结果,vref增加了δvref。

在时间t4处,控制信号b转变为高,这使自动调零开关azq2去耦。结果,比较器212的位线输入nmos晶体管准备好接收图像电荷。应注意,vsh电路318的开关360处于闭合位置中,使得vref继续由参考电压发生器414提供给vsh电路318。

在时间t5处,改变控制信号sel_vref,且将vref_bgr增加与rampoffset成比例的电压。因为开关360在时间t5之前闭合,所以将rampoffset加到vref,vref进而被加到vramp。

在时间t6处,控制信号ref_sh转变为低,这断开vsh电路318的开关360。在时间t6之前,向vsh电路318提供来自参考电压发生器314的vref,这包含azoffset电压增加。可断开开关360以将参考电压发生器314中产生的噪声与积分器322隔离。另外,在开关360断开之后,vsh电路318可继续保持vref(包含azoffset及rampoffset)到积分器322。

在时间t7处,控制信号integ_en转变为高,这导致积分器322将来自电流源320的电流与vref进行积分。积分可导致积分时间期间vramp的线性降低,当integ_en转变为低时,积分可在时间t8处结束。在时间t8之后,vramp将由于vref被vsh电路318保持而增加回到vref。随后可能发生额外的积分。

图6a是根据本发明的实施例的斜坡发生器610的示意图。斜坡发生器610可为斜坡发生器电路110的实例。斜坡发生器610可将电压信号vramp提供给例如比较器212的比较器的参考电压输入。斜坡发生器610可将各种偏移电压加到vramp以增加例如可用于比较器212的电压范围。在一些实施例中,斜坡发生器610可为参考电压发生器314与斜坡偏移发生器316的组合。

斜坡发生器610的所说明实施例包含电压发生器688、积分器622、电容器cref654、电容器coff634及电容器cgnd636。电容器654、634及636可耦合在电压发生器688与积分器622之间。积分器622可类似于积分器322,且因而可不关于图6a进行详细论述。另外,电容器634及636可类似于vsh电路318的电容器voffcap334及shcap336,且可不关于图6a进行详细论述。

电压发生器688可产生δvramp_ref(例如,azoffset)及δvramp_voff(例如,rampoffset)。azoffset及rampoffset均可被加到vreg_bgr,这可能分别是由于开关656及658的状态而引起的。azoffset及rampoffset可由电压voffset及电容器cref654、coff634及cgnd636的并联组合来确定,所述电容器可进行大小调整以提供期望的电压azoffset及rampoffset。在一些实施例中,vref_bgr可由参考电压发生器414的放大器438及分压器440的组合提供。

图6b是根据本发明的实施例的说明性时序图600。例如,时序图600将用于说明斜坡发生器610的与将vramp提供给比较器212相关的操作。例如,比较器212可使用参考电压信号vramp进行adc操作。

在时间t1之前,控制信号ref_sh可转变为低,这可导致开关660断开。结果,vref_bgr可与积分器322的输入断开,但是vref_bgr可保持在电容器cgnd636、coff634及cref654上。在时间t1处,控制信号a可转变为高,这可禁用自动调零开关azq1。结果,比较器212的vramp输入可准备好接收参考信号vramp。

在时间t2之前,开关658可耦合到接地,且电容coff634可被放电。然而,在时间t2处,控制信号vrefoffset_en可转变为高,这可导致开关658耦合到放大器630,从而可将电压voffset提供给电容器coff634的一侧,而不是接地。将开关658耦合到放大器630可将coff634的一侧充电到voffset,这可导致电压δvramp_ref加到存在于电容器cgnd636上的vref_bgr。也可称为“azoffset”的δvramp_ref可与voffset*(coff/(creff+coff+cgnd))成比例。另外,δvramp_ref也可与比较器212的nmos输入晶体管的vth成比例。

在时间t4处,控制信号b可转变为高,这可禁用自动调零开关azq2。结果,比较器212的位线输入可准备好接收图像电荷信号。

在时间t5之前,开关654可耦合到接地,这可使电容器cref654放电。然而,在时间t5处,控制信号offset_en可转变为高,这可导致开关656耦合到放大器630,从而可将电压voffset提供给电容器cref654而不是接地。将开关656耦合到放大器630可对cref654的一侧充电,这可导致电压δvramp_voff加到存在于电容器cgnd636上的vref_bgr。也可称为rampoffset的δvramp_voff可与voffset*(cref/(cref+coff+cgnd))成比例。

在时间t6处,控制信号integ_en转变为高,这导致积分器622将来自电流源620的电流与vramp(包含azoffset及rampoffset)进行积分。积分可导致积分时间期间vramp的线性降低,当integ_en转变为低时,积分可在时间t7处结束。在时间t7之后,由于vref_bgr(包含azoffset及rampoffset)被电容器cgnd636保持,vramp可增加回到vref_bgr(包含azoffset及rampoffset)。随后可能发生额外的积分。

图7a是根据本发明的实施例的斜坡发生器710的实例示意图。斜坡发生器710可为斜坡发生器110的实例。例如,斜坡发生器710可将参考电压信号vramp提供给比较器212用于adc操作。

斜坡发生器710的所说明实施例包含参考电流发生器782及电流换向数/模转换器(dac)790。电流换向dac790可产生电流iref_sig,其可被提供给电阻器rout以产生电压信号vramp。参考电流发生器782可产生电流iref_offset,其可基于开关766的状态而被提供给rout。例如,从iref_sig中减去iref_offset可将azoffset电压加到vramp。

电流换向dac790的所说明实施例可包含并联耦合在参考电压vdd与多个开关764中的各自开关之间的多个电流源762。多个开关764可并联耦合在其各自的电流源与共同节点g之间。多个电流源762中的电流源的组合基于其各自的开关处于闭合状态而可产生电流iref_sig。iref_sig可被提供给节点g,且可流动通过电阻器rout。跨越rout的电压降可在斜坡发生器710的输出上产生电压信号vramp。

参考电流发生器782的所说明实施例可包含pmos晶体管776、nmos晶体管778、nmos晶体管780、放大器774、放大器772、晶体管770、晶体管768及开关766。为了解决工艺变化,晶体管776到780可类似于比较器212的相似晶体管,但是经缩放以减小其各自的过驱动电压,从而可解决工艺变化。例如,pmos晶体管776可具有较大的“m”,其可等于比较器212的pmos晶体管的面积的an倍。nmos晶体管778的大小也可较大,且可具有m=16an,且nmos晶体管780可具有an/2的m。nmos晶体管778可对应于比较器212的nmos输入晶体管,且nmos晶体管780可对应于两个比较器212的nmos尾晶体管。

三个晶体管776到780可例如串联耦合在vdd与接地之间。pmos晶体管776可与耦合到vdd的源极及耦合到nmos晶体管778的漏极的漏极进行二极管耦合。nmos晶体管778也可与耦合到nmos晶体管780的漏极的源极进行二极管耦合,所述nmos晶体管780的漏极可在源极处耦合到接地。nmos晶体管780的栅极可经耦合以接收tailbias信号,其可启用参考电流发生器782。

放大器774可具有耦合到节点voff_h的非反相输入,及经耦合以从放大器774的输出接收反馈的反相输入。放大器772可具有耦合到节点voff_l的非反相输入,及经耦合以经由电阻器rref接收放大器774的输出的反相输入。放大器772的输出可耦合到晶体管792的栅极。晶体管792可具有耦合到电阻器rref的源极及耦合到晶体管770的漏极的漏极。晶体管770可与其栅极进行二极管耦合,所述栅极也耦合到晶体管768的栅极。晶体管770及768的源极可耦合在一起且耦合到接地。另外,电流换向dac790的电阻器rout的一侧也可耦合到晶体管770及760的源极且耦合到接地。晶体管768的漏极可耦合到开关766的一侧,所述一侧可耦合到另一侧上的节点g。开关766可接收控制信号irefoffset_en。

参考电流发生器782可产生iref_offset,使得由于iref_offset引起的跨越rout的电压降产生δvramp_ref,例如azoffset。iref_offset可基于由放大器774及772提供的电压(例如voff_h_o及voff_l_o)差而产生。voff_h_o及voff_l_o可分别与voff_h及voff_l几乎相同。此外,voff_h_o与voff_l_o之间的差可与比较器212的nmos晶体管的vth加上其过电压的四分之一(例如,(vth+vov/4))成比例。晶体管768及770以及rref的m个因子的比率也可确定iref_offset。iref_offset可通过rout转换为电压以产生δvramp_ref。因此,δvramp_ref可与(vth+vov/4)*(y/x)*(rout/rref)成比例。因而,当开关766闭合时,iref_offset可从iref_sig中减去,这可将流动通过rout的电流的量降低iref_offset,导致从vramp中减去δvramp_ref,例如azoffset。然而,断开开关766可将iref_sig增加与iref_offset成比例的量,这可导致vramp增加与δvramp_ref(例如azoffset)成比例的量。

图7b是根据本发明的实施例的实例时序图700。时序图700将用于说明斜坡发生器710的一个实例操作。

在时间t1处,控制信号a转变为高,这导致自动调零开关azq1被禁用,且进而导致比较器212的vramp输入nmos晶体管的栅极与其漏极去耦。

在时间t2之前,开关766处于闭合状态使得iref_offset被提供给δvramp_ref。具体来说,参考电流发生器782可通过rref产生与可产生跨越rout的δvramp_ref的电流成比例的电流iref_offset。因为iref_offset流动通过晶体管792及770,所以由于电流镜像,相同的或成比例的电流可能流动通过晶体管768。此外,因为开关766闭合,所以从iref_sig中减去iref_offset,使得iref_sig-iref_offset正流动通过rout。结果,vramp处于不包含δvramp_ref(例如azoffset)的电压。

然而,在时间t2处,控制信号irefoffset_en转变为低,这导致开关766断开。结果,iref_offset可能不再从iref_sig中减去,这可导致额外的电流流动通过rout,且因此vramp可增加iref_offset*rout,其可与δvramp_ref(例如azoffset)成比例。一般来说,断开开关766可将iref_offset加回到流动通过rout的电流,使得vramp增加δvramp_ref。

在时间t2之后,时序图700可类似于(例如)时序图300,且将不会进行完整地论述。然而,在时间t5与t6之间的adc期间,电流换向dac790可线性地降低iref_sig以提供如时序图700中所示的vramp的形状。

图7c是根据本发明的实施例的实例时序图705。时序图705将用于说明斜坡发生器710的实例操作。由于iref_sig在时间t2处降低,因此时序图705与时序图700不同,这可导致在相同时间期间vramp稍微降低。当将δvramp_ref(例如azoffset)与比较器212的nmos晶体管的vth进行比较时,iref_sig的降低可提供一定裕度。实例裕度量可为大约100mv。例如,可通过电流换向dac790的多个开关764中的改变来提供iref_sig的降低。

对本发明的所说明的实例的以上描述(包含在说明书摘要中描述的内容)不希望为穷举性的或将本发明限于所公开的精确形式。如所属领域的技术人员将认识到,虽然出于说明性目的在本文中描述了本发明的特定实例,但各种修改在本发明的范围内是可能的。

鉴于以上详细描述可对本发明做出这些修改。以下权利要求书中使用的术语不应被解释为将本发明限于说明书中公开的特定实例。而是,本发明的范围将完全由根据已制定的权利要求解释规则来解释的以下权利要求书确定。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1