一种通道校准的方法及装置与流程

文档序号:14178772阅读:275来源:国知局
一种通道校准的方法及装置与流程

本发明涉及通信技术领域,特别涉及一种通道校准的方法及装置。



背景技术:

智能多天线技术中发送与接收环路的系统中,不同天线在发送与接收过程中会产生一定的时延误差,以八通道的射频拉远单元rru(radioremoteunit)为例,该rru的八根天线中不同天线在发送与接收过程中会产生一定的时延误差。且由于时间、温度、环境的改变及器件的老化会引起各天线通道幅度和相位特性不一致。

现有通道校准技术中采用各个通道加入校准滤波器的方式来消除通道间的差异。然而,信号通过滤波器仍会产生一定的时延。校准滤波器的时延补偿法采用0时刻的时域冲击响应搬移时延,对通过校准滤波器的信号进行时延补偿。在实际应用中,0时刻的时域冲击响应搬移时延,并不能完全匹配校准滤波器所产生的时延,也就是说,仍存在时延调整误差。

可见,现有技术中的多通道的rru校准精度低。



技术实现要素:

本发明实施例提供一种通道校准的方法及装置,用于解决现有技术中的多通道的rru校准精度低的技术问题,提高了多通道的rru的校准精度。

一方面,本发明实施例提供了一种通道校准的方法,应用于多通道的射频拉远单元rru,所述多通道包括待校准通道和参考通道,包括:

获取所述待校准通道的校准序列,以及所述参考通道的校准序列;

利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;

利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值;

利用所述待校准通道的校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值;

基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。

可选地,所述利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,具体包括:

对所述待校准通道的校准序列进行频域变换,以及对所述参考通道的校准序列进行频域变换;

获得所述参考通道的频域变换,与所述待校准通道的频域变换间的比值,其中,所述比值为所述参考通道与所述待校准通道间的频域响应;

对所述频域响应进行傅里叶反变换得到所述参考通道与所述待校准通道间的校准因子;

基于所述校准因子,获得所述待校准通道的校准滤波器系数。

可选地,所述基于所述校准因子,获得所述待校准通道的校准滤波器系数,具体包括:

确定所述校准因子对应m个最大冲击响应点,其中,m个最大冲击响应点具体为所述校准滤波器系数,m为正整数;

所述利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值,具体包括:

基于所述m个最大冲击响应点,获得m阶抽头时延值;

对所述m阶抽头时延值进行求和,获得所述校准滤波器的所述时延补偿值。

可选地,在所述基于所述校准因子,获得所述待校准通道的校准滤波器系数之后,所述方法还包括:

获得相关性信号;

将所述相关性信号与所述校准因子做卷积相乘,获得卷积结果;

对所述卷积结果与所述相关性信号进行共轭相关;

确定共轭相关的最高高峰值点所在的位置信息;

基于所述位置信息,获得所述校准滤波器的时延补偿值。

可选地,所述利用所述校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值,具体包括:

获得本地序列;

将所述待校准通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第一位置信息,以及,将所述参考通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第二位置信息;

基于所述第一位置信息获得所述待校准通道的所述第一时延值,以及,基于所述第二位置信息获得所述参考通道的所述第二时延值。

可选地,在所述基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差之后,所述方法还包括:

基于所述时延差,对所述待校准通道进行校准,以使信号经所述待校准通道校准后的时延值和所述参考通道的所述第二时延值相同。

另一方面,本发明实施例还提供了一种通道校准的装置,应用于多通道的射频拉远单元rru,所述多通道包括待校准通道和参考通道,包括:

校准序列收发装置,用于获取所述待校准通道的校准序列,以及所述参考通道的校准序列;

校准装置,与所述校准序列收发装置连接,具体用于:

利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;

利用所述校准滤波器系数,获得校准滤波器的时延补偿值;

利用所述待校准通道的校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值;

基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。

可选地,所述校准装置具体用于:

对所述待校准通道的校准序列进行频域变换,以及对所述参考通道的校准序列进行频域变换;

获得所述参考通道的频域变换,与所述待校准通道的频域变换间的比值,其中,所述比值为所述参考通道与所述待校准通道间的频域响应;

对所述频域响应进行傅里叶反变换得到所述参考通道与所述待校准通道间的校准因子;

基于所述校准因子,获得所述待校准通道的校准滤波器系数。

可选地,所述校准装置具体用于:

确定所述校准因子对应m个最大冲击响应点,其中,m个最大冲击响应点具体为所述校准滤波器系数,m为正整数;

所述利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值,具体包括:

基于所述m个最大冲击响应点,获得m阶抽头时延值;

对所述m阶抽头时延值进行求和,获得所述校准滤波器的时延补偿值。

可选地,在所述基于所述校准因子,获得所述待校准通道的校准滤波器系数之后,所述校准装置还用于:

获得相关性信号;

将所述相关性信号与所述校准因子做卷积相乘,获得卷积结果;

对所述卷积结果与所述相关性信号进行共轭相关;

确定共轭相关的最高高峰值点所在的位置信息;

基于所述位置信息,获得所述校准滤波器的时延补偿值。

可选地,所述校准装置具体用于:

获得本地序列;

将所述待校准通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第一位置信息,以及,将所述参考通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第二位置信息;

基于所述第一位置信息获得所述待校准通道的所述第一时延值,以及,基于所述第二位置信息获得所述参考通道的所述第二时延值。

可选地,在所述基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差之后,所述校准装置还用于:

基于所述时延差,对所述待校准通道进行校准,以使信号经所述待校准通道校准后的时延值和所述参考通道的所述第二时延值相同。

另一方面,本发明实施例还提供了一种计算机装置,包括存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如上所述的通道校准的方法的步骤。

另一方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述的通道校准的方法的步骤。

本发明实施例中的上述一个或多个技术方案,至少具有如下一种或多种技术效果:

在本发明实施例的技术方案中,通过获取所述待校准通道的校准序列,以及所述参考通道的校准序列;利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值;利用所述校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值;基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。也就是说,直接利用通道间校准序列的频域响应进而获得待校准通道的校准滤波器系数,进一步,获得校准滤波器的时延补偿值;然后,利用校准序列自相关性与校准滤波器的时延补偿值,进而求得待校准通道和参考通道间的时延差,从而对所述待校准通道的时延进行补偿,进一步使得信号经所述待校准通道校准后的时延值和所述参考通道的时延值相同,有效解决了现有技术中的多通道的rru校准精度低的技术问题,提高了多通道的rru的校准精度。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例。

图1为本发明实施例一中提供的一种通道校准的方法的步骤流程图;

图2为本发明实施例一中提供的一种通道校准时延补偿的方法中八通道的rru环路的组成示意图;

图3为本发明实施例一中提供的一种通道校准的方法中步骤s102的步骤流程图;

图4为本发明实施例一中提供的一种通道校准的方法中步骤s103的步骤流程图;

图5为本发明实施例一中提供的一种通道校准的方法中在步骤s304之后的步骤流程图;

图6为本发明实施例一中提供的一种通道校准时延补偿的方法中步骤s104的步骤流程图;

图7为本发明实施例二中提供的一种通道校准的装置的结构示意图;

图8为本发明实施例三中提供的一种通道校准的装置的结构示意图。

具体实施方式

本发明实施例提供一种通道校准的方法及装置,用于解决现有技术中的多通道的rru校准精度低的技术问题,提高了多通道的rru的校准精度。

本发明实施例中的技术方案为解决上述的技术问题,总体思路如下:

一种通道校准的方法,应用于多通道的射频拉远单元rru,所述多通道包括待校准通道和参考通道,包括:

获取所述待校准通道的校准序列,以及所述参考通道的校准序列;

利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;

利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值;

利用所述待校准通道的校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值;

基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。

在本发明实施例的技术方案中,通过获取所述待校准通道的校准序列,以及所述参考通道的校准序列;利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值;利用所述校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的的第二时延值;基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。也就是说,直接利用通道间校准序列的频域响应进而获得待校准通道的校准滤波器系数,进一步,获得校准滤波器的时延补偿值;然后,利用校准序列自相关性与校准滤波器的时延补偿值,进而求得待校准通道和参考通道间的时延差,从而对所述待校准通道的时延进行补偿,进一步使得信号经所述待校准通道校准后的时延值和所述参考通道的时延值相同,有效解决了现有技术中的多通道的rru校准精度低的技术问题,提高了多通道的rru的校准精度。

为了更好的理解上述技术方案,下面通过附图以及具体实施例对本发明技术方案做详细的说明,应当理解本发明实施例以及实施例中的具体特征是对本发明技术方案的详细的说明,而不是对本发明技术方案的限定,在不冲突的情况下,本发明实施例以及实施例中的技术特征可以相互结合。

实施例一

请参考图1,本发明实施例一提供了一种通道校准的方法,应用于多通道射频拉远单元rru,所述多通道包括待校准通道和参考通道,所述参考通道为从所述多通道中选取的任意一通道,包括:

s101:获取所述待校准通道的校准序列,以及所述参考通道的校准序列;

s102:利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;

s103:利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值;

s104:利用所述待校准通道的校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值;

s105:基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。

在具体实施过程中,步骤s101至步骤s105的具体实现过程如下:

首先,步骤s103与步骤s104无执行的先后顺序,本领域的技术人员可以根据需要来执行相应的步骤。图1中仅示出了执行完步骤s103之后执行步骤s104的情况。具体来讲,所述校准序列具体可以为zc(zadoff-chu)序列,还可以是pn序列,等等。在具体实施过程中,利用pn序列和zc序列的特性可以将其中的任意一种序列作为所述校准序列。以八通道rru为例,所述校准序列长度为n,每个通道接收的所述校准序列为xi,i∈[1,8],其中,下标i表示第i个通道。

然后,利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数。具体来讲,利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器。然后,分别利用所述参考通道和所述待校准通道间的频域响应确定出所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器。进一步地,利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值,也就是说,获得信号经所述校准滤波器后所产生的时延值。进一步地,利用所述校准序列的自相关性,分别获得所述待校准通道和所述参考通道的时延值。进一步地,获得所述待校准通道和所述参考通道间的时延差,进而对所述待校准通道进行时延补偿,从而补偿了所述校准滤波器所产生的时延,有效提高了多通道的rru的校准精度。

请参考图2,八通道的rru环路的组成示意图,其中,rx/tx表示rru的射频收发端,共有rx1/tx1、rx2/tx2、rx3/tx3、rx4/tx4、rx5/tx5、rx6/tx6、rx7/tx7、rx8/tx8八个射频收发端,rx对应射频接收端,tx对应射频发射端,所述八通道的rru环路中有八个收发通道,每个收发通道上至少设置一诸如低噪声放大器(lownoiseamplifier,即lna)或者功率放大器(poweramplifier,即pa)的功放模块,其中,所述低噪声放大器可用于对上行信号进行放大,所述功率放大器可用于对下行信号进行放大。经每个收发通道将信号经对应通道上的功放模块将其发送至耦合器,所述耦合器可以对多通道发送过来的信号经同一校准通道发送至对应的射频接收端。

在本发明实施例中,所述rru的每个通道的校准序列的传输过程如下:

首先,每个射频收发通道中的所述rru的射频发射端发送校准序列;然后,所述校准序列经由功放模块后至所述耦合器,在经所述耦合器后由同一校准通道对应的射频接收端接收所述校准序列。也就是说,分别经所述待校准通道和所述参考通道的校准序列,在经所述耦合器后由同一校准通道传输至所述射频接收端。

举个具体的例子来说,在所述rru的下行链路中,射频发射端tx1~tx8均发送校准序列,每个校准序列经所述耦合器均通过同一校准通道,由同一校准通道的射频接收端rx1接收。还可以是每个校准序列经所述耦合器通过所述校准通道,由射频接收端rx2接收,当然,该校准序列经所述耦合器通过所述校准通道,还可以由除射频接收端rx1和rx2外的射频接收端rx3~rx8中的任一个射频接收端接收,在此就不一一赘述了。再比如,在所述rru的上行链路中,射频发射端tx1发送校准序列x1,该校准序列经所述耦合器通过所述校准通道后,经由射频接收端rx1~rx8接收。还可以是射频发射端tx2发送该校准序列,该校准序列经由所述耦合器通过所述校准通道后,经由射频接收端rx1~rx8接收。当然,还可以是除射频发射端tx1和tx2之外的其它的tx3~tx8中的任一个射频发射端发送该校准序列。当然,本领域的技术人员可以根据实际需要来选用射频接收端以及射频发射端,在此就不一一举例说明了。

此外,对于本领域技术人员来说,还可以根据实际需要对除校准序列外的其它信号的传输过程进行控制,比如,经所述待校准通道的lte信号,和经所述参考通道的另一lte信号,在经所述耦合器后可以由同一校准通道传输至所述射频接收端。当然,还可以是其它的信号,在此就不一一赘述了。

在本发明实施例中,请参考图3,步骤s102:利用通道间校准序列的频域响应计算所述待校准通道的校准滤波器系数,具体包括:

s301:对所述待校准通道的校准序列进行频域变换,以及对所述参考通道的校准序列进行频域变换;

s302:获得所述参考通道的频域变换,与所述待校准通道的频域变换间的比值,其中,所述比值为所述参考通道与所述待校准通道间的频域响应;

s303:对所述频域响应进行傅里叶反变换得到所述参考通道与所述待校准通道间的校准因子;

s304:基于所述校准因子,获得所述待校准通道的校准滤波器系数。

在具体实施过程中,所述步骤s301至步骤s304的具体实现过程如下:

以八通道的rru为例,首先,分别对所述待校准通道和所述参考通道的校准序列进行频域变换。具体来讲,对通道i的校准序列进行n点dft(discretefouriertransform,离散傅里叶变换),获得

选取任意通道作为参考通道,参考通道的频域变换表示为xref,待校准通道的频域变换表示为xi。

然后,基于所述参考通道的频域变换,与所述待校准通道的频域变换间的比值,获得所述参考通道与所述待校准通道间的频域响应,即求取所述参考通道与所述待校准通道间的频域响应h,

对参考通道与待校准通道i的频域响应h,进行傅里叶反变换得到所述参考通道与所述待校准通道间校准因子hti

ht(n)前一半rb采样点中有a个最大冲击响应点分别为[h(0),h(1),…h(a-1)],抽头时延为[ta(0),ta(1),...,ta(a-1)];后一半br采样点中有b个最大冲击响应点分别为[h(n-b+1),h(n-b+2),...,h(n)],a+b=m,抽头时延为[tb(0),tb(1),...,tb(b-1)]。构成[h(n-b+1),h(n-b+2),...,h(n),h(0),h(1),...,h(a-1)]滤波器,即为所述待校准滤波器的校准滤波器系数。m阶抽头系数可以根据系统资源情况,自适应选择。

步骤s304:基于所述校准因子,获得所述待校准通道的校准滤波器系数,具体包括:确定所述校准因子对应m个最大冲击响应点,其中,m个最大冲击响应点具体为所述校准滤波器系数,m为正整数,以上已进行了详述,这里就不在赘述了。

在具体实施过程中,请参考图4,步骤s103:利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值,具体包括:

s401:基于所述m个最大冲击响应点,获得m阶抽头时延值;

s402:对所述m阶抽头时延值进行求和,获得所述校准滤波器的所述时延补偿值。

在具体实施过程中,步骤s401至步骤s402的具体实现过程如下:

在确定上述的m个最大冲击响应点后,获得m阶抽头时延值,具体为tcoe=[tb(0),tb(1),…tb(b-1),ta(0),ta(1),…ta(a-1)]。然后,对所述m阶抽头时延值进行求和,获得所述校准滤波器的所述时延补偿值。具体来讲,所述校准滤波器的所述时延补偿值为:

在本发明实施例中,除了上述使用的基于抽头系数法求和来获得所述校准滤波器的所述时延补偿值外,还可以根据信号相关法来求取,具体来讲,请参考图5,在步骤s304:基于所述校准因子,获得所述待校准通道的校准滤波器系数之后,所述方法还包括:

s501:获得相关性信号;

s502:将所述相关性信号与所述校准因子做卷积相乘,获得卷积结果;

s503:对所述卷积结果与所述相关性信号进行共轭相关;

s504:确定共轭相关的最高高峰值点所在的位置信息;

s505:基于所述位置信息,获得所述校准滤波器的所述时延补偿值。

在具体实施过程中,步骤s501至步骤s505的具体实现过程如下:

为了确定信号经所述校准滤波器后,会有多少的时延偏移,首先,生成一段与校准序列xi符号长度n相同或者不同的相关性信号l(n),其中,l(n)可以是所述校准序列,也可以是lte信号,等等。在具体实施过程中,将l(n)与h(n)做卷积相乘,获得卷积结果y(n):

y(n)=l(n)*h(n)

将卷积结果y(n)与信号l(n)共轭相关:

求取相关的高峰值点所在的位置信息:

(tfil,value)=max(rly)

进一步确定共轭相关的最高高峰值点所在的位置信息,基于所述位置信息,获得所述校准滤波器的所述时延补偿值tfil。当然,对于本领域的技术人员来说,除了上述两种求取所述校准滤波器的所述时延补偿值外,还可以根据需要采用其它方式来求取所述校准滤波器的所述时延补偿值,在此就不一一举例说明了。

在本发明实施例中,请参考图6,步骤s104:利用所述待校准通道的校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值,具体包括:

s601:获得本地序列;

s602:将所述待校准通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第一位置信息,以及,将所述参考通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第二位置信息;

s603:分别确定共轭相关的最高高峰值点所在的位置信息;

s604:获得所述待校准通道的所述第一时延值以及所述参考通道的所述第二时延值。

在具体实施过程中,步骤s601至步骤s604的具体实现过程如下:

首先,生成一段与校准序列xi符号长度相同的本地序列z(n),进行时延校准。校准序列xi,i∈[1,8]分别与本地序列z(n)进行共轭相关:

求取相关的高峰值点所在的位置信息:

(ti,value)=max(rzx)

进一步确定共轭相关的最高高峰值点所在的位置信息,基于所述位置信息,获得所述校准滤波器的所述时延补偿值。具体来讲,ti即为当前待校准通道i时延值,基于同样的实现过程,确定出所述参考通道的时延值为tref。

在本发明实施例中,在步骤s104:利用所述待校准通道的校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值之后,所述方法还包括:基于所述时延差,对所述待校准通道进行校准,以使信号经所述待校准通道校准后的时延值和所述参考通道的所述第二时延值相同。具体来讲,基于上述的方法获得所述校准滤波器的所述时延补偿值,所述第一时延值,和所述第二时延值之后,基于上述两种对所述校准滤波器的所述时延补偿值的获得方式,对应的在第一种获得方式中,所述待校准通道与所述参考通道间的时延差为:delay=retf-i-ttf;在第二种获得方式中,所述待校准通道与所述参考通道间的时延差为:delay=tref-ti-tfil。然后,基于所述时延差,对所述待校准通道进行校准,最终使得信号经所述待校准通道校准后的时延值和所述参考通道的所述第二时延值相同,从而实现了多通道间的时延补偿,并有效提高了多通道间时延校准的精度。

在本发明实施例中,在步骤s102:利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数之后,还可以对所述待校准通道进行幅度、相位的补偿,且使所有待校准通道校准成同一个通道(参考通道)的幅度相位,也就是说,所述待校准通道经校准后的幅度相位与所述参考通道的幅度相位趋于一致。进一步地,在本发明发明实施例中,利用通道间的校准序列不仅补偿了通道间的时延,而且还补偿了通道间的幅度与相位差异,提高了rru环路的精度。

实施例二

基于与本申请实施例一同样的发明构思,请参考图7,本发明实施例二还提供了一种通道校准的装置,应用于多通道射频拉远单元rru,所述多通道包括待校准通道和参考通道,包括:

校准序列收发装置10,用于获取所述待校准通道的校准序列,以及所述参考通道的校准序列;

校准装置20,与校准序列收发装置10连接,具体用于:

利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;

利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值;

利用所述校准序列自相关性,获得所述待校准通道的第一时延值以及所述参考通道的第二时延值;

基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。

在本发明实施例中,校准装置20具体用于:

对所述待校准通道的校准序列进行频域变换,以及对所述参考通道的校准序列进行频域变换;

获得所述参考通道的频域变换,与所述待校准通道的频域变换间的比值,其中,所述比值为所述参考通道与所述待校准通道间的频域响应;

对所述频域响应进行傅里叶反变换得到所述参考通道与所述待校准通道间的校准因子;

基于所述校准因子,获得所述待校准通道的校准滤波器系数。

在本发明实施例中,校准装置20具体用于:

确定所述校准因子对应m个最大冲击响应点,其中,m个最大冲击响应点具体为所述校准滤波器系数,m为正整数;

所述利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值,具体包括:

基于所述m个最大冲击响应点,获得m阶抽头时延值;

对所述m阶抽头时延值进行求和,获得所述校准滤波器的所述时延补偿值。

在本发明实施例中,在所述基于所述校准因子,获得所述待校准通道的校准滤波器系数之后,所述校准装置还用于:

获得相关性信号;

将所述相关性信号与所述校准因子做卷积相乘,获得卷积结果;

对所述卷积结果与所述相关性信号进行共轭相关;

确定共轭相关的最高高峰值点所在的位置信息;

基于所述位置信息,获得所述校准滤波器的所述时延补偿值。

在本发明实施例中,校准装置20具体用于:

获得本地序列;

将所述待校准通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第一位置信息,以及,将所述参考通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第二位置信息;

基于所述第一位置信息获得所述待校准通道的所述第一时延值,以及,基于所述第二位置信息获得所述参考通道的所述第二时延值。

在本发明实施例中,在所述基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差之后,校准装置20还用于:

基于所述时延差,对所述待校准通道进行校准,以使信号经所述待校准通道校准后的时延值和所述参考通道的所述第二时延值相同。

实施例三

基于与本发明实施例一同样的发明构思,请参考图8,本发明实施例还提供了一种通道校准的装置,应用于多通道的射频拉远单元rru,所述多通道包括待校准通道和与参考通道,包括:

获取单元30,用于获取所述待校准通道的校准序列,以及所述参考通道的校准序列;

计算单元40,利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;

第一获得单元50,利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值;

第二获得单元60,利用所述待校准通道的校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值;

第三获得单元70,基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。

在本发明实施例中,计算单元40具体用于:

对所述待校准通道的校准序列进行频域变换,以及对所述参考通道的校准序列进行频域变换;

获得所述参考通道的频域变换,与所述待校准通道的频域变换间的比值,其中,所述比值为所述参考通道与所述待校准通道间的频域响应;

对所述频域响应进行傅里叶反变换得到所述参考通道与所述待校准通道间的校准因子;

基于所述校准因子,获得所述待校准通道的校准滤波器系数。

在本发明实施例中,在计算单元40具体用于:

确定所述校准因子对应m个最大冲击响应点,其中,m个最大冲击响应点具体为所述校准滤波器系数,m为正整数;

第一获得单元50具体用于:

基于所述m个最大冲击响应点,获得m阶抽头时延值;

对所述m阶抽头时延值进行求和,获得所述校准滤波器的所述时延补偿值。

在本发明实施例中,所述装置还包括:

第四获得单元,用于获得相关性信号;

第一处理单元,具体用于:

将所述相关性信号与所述校准因子做卷积相乘,获得卷积结果;

对所述卷积结果与所述相关性信号进行共轭相关;

确定共轭相关的最高高峰值点所在的位置信息;

基于所述位置信息,获得所述校准滤波器的所述时延补偿值。

在本发明实施例中,第二获得单元60具体用于:

获得本地序列;

将所述待校准通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第一位置信息,以及,将所述参考通道的校准序列与所述本地序列进行共轭相关,确定共轭相关的最高高峰值点所在的第二位置信息;

基于所述第一位置信息获得所述待校准通道的所述第一时延值,以及,基于所述第二位置信息获得所述参考通道的所述第二时延值。

在本发明实施例中,在所述基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差之后,所述装置还包括:

校准单元,基于所述时延差,对所述待校准通道进行校准,以使信号经所述待校准通道校准后的时延值和所述参考通道的所述第二时延值相同。

本发明实施例的又一方面提供了一种计算机装置,在具体实施过程中,所述计算机装置包括存储器、处理器及存储在所述存储器上并可在所述处理器上运行的计算机程序,所述处理器执行所述计算机程序时实现如上所述各方面所述的方法。

本发明实施例的又一方面提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如上所述各方面所述的方法。

本发明实施例中的上述一个或多个技术方案,至少具有如下一种或多种技术效果:

在本发明实施例的技术方案中,通过获取校准序列;所述待校准通道的校准序列,以及所述参考通道的校准序列;利用所述参考通道的校准序列与所述待校准通道的校准序列间的频域响应计算所述待校准通道的校准滤波器系数,其中,所述校准滤波器系数用于表征所述待校准通道的校准滤波器;利用所述校准滤波器系数,获得所述校准滤波器的时延补偿值;利用所述校准序列自相关性,获得所述待校准通道的第一时延值,以及,利用所述参考通道的校准序列的自相关性,获得所述参考通道的第二时延值;基于所述校准滤波器的时延补偿值,所述第一时延值,和所述第二时延值,获得所述待校准通道与所述参考通道间的时延差,对所述待校准通道进行时延补偿。也就是说,直接利用通道间校准序列的频域响应进而获得待校准通道的校准滤波器系数,进一步,获得校准滤波器的时延补偿值;然后,利用校准序列自相关性与校准滤波器的时延补偿值,进而求得待校准通道和参考通道间的时延差,从而对所述待校准通道的时延进行补偿,进一步使得信号经所述待校准通道校准后的时延值和所述参考通道的时延值相同,有效解决了现有技术中的多通道的rru校准精度低的技术问题,提高了多通道的rru的校准精度。

尽管已描述了本发明的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本发明范围的所有变更和修改。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1