数字-模拟转换器系统的制作方法

文档序号:2616365阅读:236来源:国知局
专利名称:数字-模拟转换器系统的制作方法
技术领域
本发明涉及数字-模拟转换器系统、将数字输入信号(IS)转化为
模拟输出信号的方法、用于向矩阵显示器的数据电极提供模拟数据信 号的数据驱动器、显示装置以及包括所述显示装置的显示设备。
背景技术
US2004/0032637公开了一种驱动电光显示器的电光元件的电路。 像素驱动芯片包括多个像素电路;每一个像素电路驱动相应的有机 EL元件。数字-模拟转换电路又称为D/A转换电路,其具有对应于沿 列方向延伸的数据线的数量的D/A转换器。将参考该现有技术的图 13说明这些D/A转换器。可以从该现有技术的图13中找到以下参考 标记。D/A转换器包括产生电流Ia到If的电流镜Trcl到Trc6,所述 电流的比率为1:2:4:8:16:32。这些电流的绝对值取决于参考电流Ir。 向开关Tsl到Ts6提供数字输入数据Xd。根据数字输入数据Xd的字 的位值使开关Tsl到Ts6打开或闭合。将所述字的最低位提供给与最 小电流Ia相关的开关,将所述字的最高位提供给与最大电流If相关 的开关。在开关Tsl到Ts6闭合的情况下,电流Ia到If被提供给数 据线DL。因此,提供给数据线的总电流取决于所述字的位值。这种 D/A转换器又称为DAC,其将n位字转化为2n个模拟电平。

发明内容
本发明的目的是提供一种D/A转换器系统,其能够将p位数字字 转化为具有相应的所需数量的模拟电平的模拟输出信号,尽管DAC 是用于将位数小于p位的字转化为相应数量的模拟电平,该数量小于 DAC系统的模拟输出信号的模拟电平的数量。
本发明的第一方案提供根据权利要求1所述的数字-模拟转换器
系统。本发明的第二方案提供根据权利要求13所述的将数字输入信 号(IS)转化为模拟输出信号的方法。本发明的第三方案提供根据权 利要求14所述的用于向矩阵显示器的数据电极提供模拟数据信号的 数据驱动器。本发明的第四方案提供根据权利要求15所述的显示装 置。本发明的第五方案提供根据权利要求16所述的包括显示装置的 显示设备。在从属权利要求中定义了有利实施例。
数字-模拟转换器系统将包括p位字的输入数字信号转化为模拟 输出信号。DAC系统包括DAC,其将具有位数小于p位的字的数字 输入子信号转化为模拟输出子信号。如果DAC能够转化n位字,其 中n小于p,则模拟输出子信号具有2"个模拟电平。控制器控制输入 电路,从而将p位数字输入信号转化为n位数字输入子信号序列,将 所述n位数字输入子信号依次提供给DAC,以在相应时间段序列内 获得模拟输出子信号序列。信号存储电路存储模拟输出子信号,直到 最后一个时间段为止,以获得作为模拟输出子信号的组合的模拟输出 电压。
因此,现在是将输入信号转换成代表数字输入子信号的n位字序 列,而不是将单个p位字提供给模拟转换器。存储所得到的模拟输出 子电压序列,直至最后一个时间段为止,从而使所述序列的所有模拟 输出子电压都可用来确定系统的输出电压。
在根据权利要求2所述的本发明的实施例中,DAC在每一时间 段内具有相同的输出信号范围。DAC的输出信号范围是具有最小值 的数字输入信号(数字字的所有位均为零)和具有最大值的数字输入 信号(数字字的所有位均为l)的模拟输出电压之间的差值。因此, 仅出于举例的目的,如果将p位数字输入信号分为两个各自为n位的 数字输入子信号,则在施加相同数字子信号的情况下将获得两个各自 具有相同模拟电平的模拟输出子信号。存储在第一时间段内产生的第 一模拟输出子信号,直到产生第二模拟输出子信号的第二时间段为 止。可以通过将第一和第二模拟输出子信号相加而获得模拟输出信 号。现在,通过采用相同的单个p位DAC产成具有2P+'个电平的模 拟输出信号。因此不需要DAC系统提供2n个电平。或者,在将数字
输入信号分为两个以上的数字输入子信号的情况下,有可能使两个以 上的模拟输出子信号相加。或者,可以在对模拟信号执行加法或减法 操作之前,将所述模拟信号乘以一个因子。
在如权利要求3所述的本发明的实施例中,数字-模拟转换器系 统还包括向DAC的范围输入提供范围信号的范围电路。范围信号决 定模拟输出子信号的信号范围。控制器控制范围电路,以向DAC提 供范围信号序列,其中在每一个时间段内提供一个范围信号。现在, 范围信号在不同的时间段内可以是不同的。这为达到所要求的模拟子 电平间隔提供了更大的灵活性。
在如权利要求4所述的本发明的实施例中,所述序列的信号范围 确定信号中的至少一个与另一个不同,以获得至少两个不同的不同时 间段内的模拟输出子信号的信号范围。例如,如果只存在两个时间段, 则可以将一个时间段内的范围选择为小于另一个时间段内的范围。现 在,在第一时间段内,可以利用具有p位字的最低有效位,而在第二 时间段内可以利用最高有效位。当两个范围的比率为211,并且p等于 2n时,将在第一和第二时间段内生成的两个模拟输出子信号相加提 供了具有22"个电平的模拟输出信号。
在如权利要求5所述的本发明的实施例中,DAC为乘法DAC, 所述乘法DAC是众所周知的,其具有乘法器输入,所述乘法器输入 为范围确定输入。
在如权利要求6所述的本发明的实施例中,信号存储电路包括至
少一个用于存储模拟输出子信号的电容器。
在如权利要求7所述的本发明的实施例中,模拟输出子信号是在 所述时间段内依次产生的电流。可以将电流中的每一个提供给相同的 电容器,优选在其相应时间段内的相同的预定时间段内提供每一电 流。最后一个时间段之后的电容器两端的电压为系统的输出信号。或 者,可以为不同段内产生的电流选择不同的积分时间,以引入不同的 加权因子。
在如权利要求8所述的本发明的实施例中,模拟输出子信号为电 压,可以将每一电压存储在单独的电容器上。通过电路将电容器上的
电压结合起来,例如,所述电路可以包括运算放大器,或者可以包括 使电容器串联设置的开关。或者,可以将相同电容器两端的输出子电 压相加。
在如权利要求9所述的本发明的实施例中,数字-模拟转换器系 统分两个步骤将数字输入信号转化为模拟输出信号。因此,时间段序 列包括第一和第二时间段。信号存储电路包括开关和电容器。设置开 关和电容器使得在第一时间段内产生的第一模拟输出子信号存储在 电容器中。现在,在第二时间段内,第一模拟输出子信号和第二模拟 输出子信号均可用来产生模拟输出信号。
这种两步法是相对有效的,因为只需存储单个信号,并且只是最 低限度地增加了将数字输入信号转化为模拟输出信号所需的时间。
在如权利要求12所述的本发明的实施例中,第一输出信号范围 和第二输出信号范围之间的比率位2n。这一选择允许采用n位DAC 将2n位数字输入字转化为22n个模拟电平。
根据下述实施例本发明的这些和其它方案是显而易见的,将参考 下述实施例对其进行说明。


在附图中
图1示出根据本发明的数字-模拟转换器系统的方框图, 图2A、 2B和2C示出用于说明图1中的数字-模拟转换器系统的 操作的信号,
图3示出数字-模拟转换器系统的实施例的电路图, 图4示出数字-模拟转换器系统的实施例的电路图, 图5示出数字-模拟转换器系统的实施例的电路图, 图6示出(聚合物)OLED显示器的一部分,以及 图7A到7D示出用于说明图6所示的(聚合物)OLED显示器 的操作的波形。
具体实施例方式
图1示出根据本发明的数字-模拟转换器系统的方框图。数字-模
拟转换器系统包括输入电路3、 n位DAC、信号存储电路2和控制器
输入电路3接收数字输入信号IS,所述数字输入信号IS的字的 位数超过n位。DAC 1无法将数字输入信号IS转化为具有由数字输 入信号IS表示的所有可能的模拟信号电平的模拟信号。例如,图1 示出具有(n+i)位字的数字输入信号IS。由dil到din+i表示(n+i) 位字的位。输入电路3将数字输入信号IS转化为n位字序列,在时 间段Ti序列(参考图2A到图2C)内将所述n位字提供给DAC 1 。 将这些n位字称为数字输入子信号DS。由dl到dn表示数字输入子 信号DS的位。序列中的数字输入子信号DS的数量取决于数字输入 信号IS和数字输入子信号DS的字的位数差,以及在序列的不同时 间段Ti内提供给DAC 1的信号VR的选择。例如,如果在不同时间 段中的每一个时间段内VR是相同的,则模拟输出电平的数量将变成 时间段数乘以211。
通过具有全分辨率的DAC 1将每一n位字转化为模拟信号序列, 所述模拟信号被称为模拟输出字信号VD。由信号VR确定DAC 1的 输出电压范围,所述信号VR又被称为范围信号VR。 DAC1的输出 电压范围是模拟输出子信号VD的电平的范围。通过选择数字输入子 信号DS的最小和最大值确定该范围的这些极值。例如,如果使用8 位DAC,则数字输入子信号DS的最小值为0,最大值为255。范围 信号VR决定模拟输出子信号VD的下限和上限。范围信号VR可以 是控制模拟输出子信号VD的幅度的单个基准信号,或者可以包括分 别表示低电平和高电平的两个电平。如果D/A转换器包括梯形电阻 器网络(resistor ladder),这两个电平可以是提供给梯形电阻器网络 的输入端的电压电平。在序列中的不同时间段内,范围信号VR可以 是不同的。例如,在序列包括两个时间段的情况下,如果将DAC 1 的输出电压范围的比率选择为2",则可以利用n位DAC l转化具有 2n位字的数字输入信号IS。实际上,现在选择最小的范围,从而将 具有较大范围的单个位电平细分为2"个电平。
信号存储电路2接收模拟输出子信号VD序列,并且存储在序列 的时间段内产生的值至少到序列的最后一个时间段为止。现在,所有 的模拟输出子信号VD都是可用的,并且可以将其结合起来以获得模 拟输出信号VO。例如,可以直接或利用加权因子加上或减去模拟输 出子信号VD。优选使用至少一个电容存储模拟输出子信号。
控制器4向输入电路3提供控制信号CS1,向DAC 1提供范围 信号VR,并且任选地向信号存储电路2提供控制信号CS2。当用于 转换下一数字输入信号IS的序列开始时,以及当其间必须向DAC 1 提供数字输入子信号DS的时间段开始时,控制信号CS1对输入3发 出指示。控制范围信号VR使其在每一时间段内具有期望值,以在每 一时间段内获得所期望的DAC l的输出范围。当可获得模拟输出子 信号VD并应当存储该信号时,以及当所有值可用而被结合起来时, 控制信号CS2对信号存储电路发出指示。
图2A、 2B和2C示出用于针对两步序列说明图1中的数字-模拟 转换器系统的操作的信号。
图2A示出数字输入子信号DS。在时刻t0,可以得到数字输入 信号IS。在从t0持续到tl的时间段Tl内,输入电路3将ii位第一 数字输入子信号DS1提供给n位DAC 1 。在从tl持续到t2的时间段 T2内,输入电路3将n位第二输入子信号DS2提供给DACl。也可 以将时间段T1和T2称为Ti。在该例中,假设在所有的时间段Ti内 范围信号VR是相同的,并且使用8位DAC1。在这种系统中,所产 生的电平数量可以是常规8位DAC所产生的电平数量的两倍。在该 例中,通过首先在第一时间段T1内转换值255,随后在第二时间段 T2内转换值50,而由8位DAC 1将数字值305准确地转化为模拟电 平。
图2B示出模拟输出子信号VD,其在第一时间段T1内具有对应 于数字值255的电平VD1,并且在第二时间段T2内具有对应于数字 值50的电平VD2。当将数字值255提供给DAC 1时,模拟输出子电 压VD1的电平具有最大电平MAX。如果将数字值0提供给DAC1, 则模拟输出子电压VD1的电平将具有最小值MIN。最小值MIN和最
大值MAX之间的差为DAC1的输出范围SR。
图2C示出模拟输出电压VO,在该例中,其为模拟输出子信号 VD1和VD2的电平之和。
许多可选方案都是可行的。例如,为了提高模拟输出信号VO的 电平的数量,在不同的时间段T1和T2内,范围信号VR可以不同。 如果甚至需要更多的模拟电平,则将数字输入信号IS转换为模拟输 出信号VO的序列可以包括两个以上的时间段Ti。为了在DAC l的 线性度不理想的情况下确保单调的数值范围,即使位发生了变化,也 优选始终遵循相同的策略来确定数字输入子信号DS。例如,如果在 两个时间段T1和T2内,范围信号是相同的,则只要数字输入信号 IS的电平不超过255,就在第二时间段T2内转化值0。优选地,选 择信号DS,使得仅在两个时间段中的一个时间段内,信号IS中的一 个电平的差异导致DS中的一个电平的差异。
图3示出数字-模拟转换器系统的实施例的电路图。图3示出信 号存储电路2的实施例。与图1所示相同的DAC l接收数字输入子 信号DS、范围信号VR,并且提供作为电流的模拟输出子信号VD。 控制器4通过与图1所示相同的方式产生控制信号CS1和范围信号 VR。信号存储电路2包括电容器C,其设置在DAC1的输出和可以 是地的基准电平之间。输出电压VO存在于电容器C的两端。尽管现 在控制器4未示出控制信号CS2,但实际上每个时间段都必须将电容 器C两端的电压复位,从而以电容器两端的适当限定的电压开始充 电。因此,可以将开关设置成与电容器C并联。
仅出于举例的目的,在转换序列中只存在两个时间段Ti的情况 下,对该系统进行说明。在第一时间段T1内,数字输入子信号DS 具有值DS1,范围信号VR具有值或电平VR1。模拟输出子信号VD 是在预定时间段内提供给电容器C的电流VD1的量。该预定时间段 可以是第一时间段Tl或其子时间段。通过电容器C对电流VD1积 分,并引起电容器C两端的相应电压变化。由值DS1以及范围信号 VR1确定电流VD1的量。在第二时间段T2内,数字输入子信号DS 具有值DS2,范围信号VR具有值或电平VR2。模拟输出子信号VD
是在预定时间段内提供给电容器C的电流VD2的量。该预定时间段 可以是第二时间段T2或其子时间段。通过电容器C对电流VD2积 分,并引起电容器C两端的相应电压变化。通过值DS2以及范围信 号VR2确定电流VD2的量。在第二时间段T2的结尾,电容器C两 端的电压直接提供输出电压VO。
图4示出数字-模拟转换器系统的实施例的电路图。图4示出信 号存储电路2的实施例。与图1所示相同的DAC l接收数字输入子 信号DS、范围信号VR,并且提供作为电压的模拟输出子信号VD。 控制器4通过与图1所示相同的方式产生控制信号CS1、 CS2和范围 信号VR。信号存储电路2包括电容器C,其设置在DAC1的输出和 提供模拟输出电压VO的系统输出之间。将开关S设置在系统输出和 可以是地的基准电平之间。通过控制信号CS2控制开关S。输出电压 VO存在于开关S的两端。
仅出于举例的目的,在转换序列中只存在两个时间段Ti的情况 下,对该系统进行说明。在第一时间段T1内,开关S闭合,并且数 字输入子信号DS具有值DS1,范围信号VR具有值或电平VR1。模 拟输出子信号VD为存储在电容器C上的电压电平VD1 。由值DS1 以及范围信号VR1确定电压VD1的电平。在第二时间段T2内,幵 关S打开,并且数字输入子信号DS具有值DS2,范围信号VR具有 值或电平VR2。模拟输出子信号VD是提供给电容器C的电压电平 VD2,所述电容器C设置在DAC 1的输出和系统输出之间。输出电 压VO现在是DAC 1的输出上的电压电平VD2和存储在电容器C上 的电压电平VD1之和。通过值DS2以及范围信号VR2确定电压VD2 的电平。
图5示出数字-模拟转换器系统的实施例的电路图。图5示出信 号存储电路2的实施例。与图1所示相同的DAC 1接收数字输入子 信号DS、范围信号VR,并且提供作为电压的模拟输出子信号VD。 控制器4通过与图1所示相同的方式产生控制信号CS1 、 CS2和范围 信号VR。信号存储电路2包括设置在DAC 1的输出和节点Nl之间 的开关S。通过控制信号CS2控制开关S。电容器C设置在节点N1
和可以是地的基准电平之间。将DAC 1的输出连接到系统的输出端 之一。输出电压VO存在于开关S的两端。
仅出于举例的目的,在转换序列中只存在两个时间段Ti的情况 下,对该系统进行说明。在第一时间段T1内,开关S闭合,并且数 字输入子信号DS具有值DS1,范围信号VR具有值或电平VR1。模 拟输出子信号VD为存储在电容器C上的电压电平VD1。由值DS1 以及范围信号VR1确定电压VD1的电平。在第二时间段T2内,开 关S打开,并且数字输入子信号DS具有值DS2,范围信号VR具有 值或电平VR2。模拟输出子信号VD是提供给系统的输出端之一的电 压电平VD2。通过值DS2以及范围信号VR2确定电压VD2的电平。 将系统的另一输出端连接到节点Nl,电压电平VD1存在于该节点上。 输出电压VO现在是DAC 1的输出上的电压电平VD2与存储在电容 器C上的电压电平VD1的差。
图6示出(聚合物)OLED显示器的一部分。OLED显示器MD 包括数据驱动器DD、选择驱动器(未示出)、以及多个像素P1,图 中只示出了一个像素Pl。数据驱动器DD为每一数字输入字接收数 字输入子信号DS序列。数据驱动器DD包括DAC,其将该序列的数 字输入子信号DS转化为相应序列的至数据线DA的模拟输出电压 VD。电源线PO提供电源电压。选择或地址线A1、 A2、 A3控制像 素的寻址序列。像素包括阳极连接到节点N2且阴极连接到地的(聚 合物)OLED Dl。晶体管T4具有设置在节点N2和节点N3之间的 主电流路径以及连接到地址线A3的控制输入。晶体管T3具有设置 在电源线PO和节点N3之间的主电流路径以及连接到节点N4的控 制输入。晶体管T2具有设置在节点N3和N4之间的主电流路径和连 接到地址线A2的控制输入。电容器CC设置在节点N4和N5之间。 电容器CD设置在电源线PO和节点N5之间。晶体管Tl具有设置在 数据线DA和节点N5之间的主电流路径以及连接到地址线Al的控 制输入。将参考图7对该像素电路的操作进行说明。必须注意的是, 该像素电路在现有技术中是公知的,只是其操作不同,因为可以在不 同的时间段Ti内提供不同的信号。还必须注意的是,图6所示的电
容器CC对应于图3到5所示的电容器C,并且晶体管T2和T3 —起 形成开关S。
图7A到7D示出用于说明图6所示的像素结构的操作的波形。 图7A示出地址线Al上的电压。图7B示出地址线A2上的电压。图 7C示出地址线A3上的电压。图7D示出数据线DA上的电压VD。 在行周期TR内对像素行寻址。将数据电压VD并行提供给所选行的 像素。帧周期TF是可用来对应当更新的所有像素行寻址的时间段。 通常,帧周期是对所有像素行进行寻址所需的时间段。在每一行周期 TR内产生五个连续时间段过驱动时间段TA、校正时间段TB、预 寻址时间段TC、寻址时间段TD、以及寻址后时间段(post address period) TE。
在过驱动时间段TA内,所有的地址线Al、 A2和A3为高,晶 体管Tl 、T2和T4分别导通。施加作为动态基准的第一数据信号VD1 。 现在,该基准电平(作为第一数据信号VD1)存在于节点N5,而LED Dl两端的相对低的电压则存在于节点N4。由于节点N4处的低电平, 驱动晶体管T3也导通。
在校正时间段TB内,使地址线A3为低,所有其它信号不变。 使节点N5保持在基准电平VD1上,而节点N4上的电平由于向电容 器CC提供电流的导通晶体管T3和T2而升高。在节点N4上的电压 达到电源线上的电压减去驱动晶体管T3的阈值电压时,驱动晶体管 T3停止导通。因此现在,存储在电容器CC上的电压等于节点N5处 的基准电压VD1减去节点N4处的电压。在预寻址时间段TC内,地 址线A2获得低电平,并且晶体管T2截止。
在寻址时间段TD内,在数据线DA上施加第二数据信号VD2。 将该数据电平传送到节点N5。因此,节点N4上的电压是电源电压 减去阈值电压加上数据电压VD2和VD1之间的差。因而,由于驱动 晶体管T3的阈值电压而对驱动晶体管T3的驱动电压VD2-VD1进行 补偿。在寻址后时间段TE内,地址线A1获得低电平,并且晶体管 Tl将像素与数据线DA断开。将第二数据电压VD2存储在电容器 CD上。在发光时间段TO内使地址线A3为高,以产生通过LEDD1
的电流,所述电流由存储在电容器CC和CD上的数据电压VD1和 VD2确定,并且对于驱动晶体管T3的阈值电压的变化补偿所述电流。 必须注意的确是,电容器CC在第一时间段(图2A中的T1)中 存储节点N5处的第一模拟输出子信号VD1作为黑色电平,并且在 第二时间段(图2A中的T2)中将第二模拟输出子信号VD2提供给 电容器CC和CD的一端(位于节点N5处),使得电容器CC的另一 端处(位于节点N4处)的有效驱动电压将变为等于VD2-VD1。将 该电压差提供给T3,其将设定通过OLED的电流,以确定OLED的 亮度。
应当注意的是,上述实施例对本发明进行了举例说明而不是对其 加以限制,并且在不背离所附权利要求书范围的情况下本领域技术人 员能够设计出很多种可选实施例。
在权利要求书中,不应该把放在括号之间的任何参考标记认作是 对权利要求的限制。动词"包括"及其变形的使用不排除还存在权利 要求中所列之外的其他元件或步骤。在元件前面的冠词"一个"不排 除多个这种元件的存在。可以通过包括几种不同元件的硬件,以及通 过适当编程的计算机来实施本发明。在列举几个装置的器件权利要求 中,这些装置中的几个可以由一个且同类的硬件来实施。在相互不同 的从属权利要求中列举特定措施的简单事实并不表示这些措施的组 合使用不能带来优点。
权利要求
1、一种数字-模拟转换器系统,其包括-输入电路(3),其用于在相应时间段(Ti)序列内将p位数字输入信号(IS)转化为其位数少于p位的数字输入子信号(DS)序列,-数字-模拟转换器(1),其用于将所述数字输入子信号(DS)依次转化为模拟输出子信号(VD)序列,以及-信号存储电路(2),其用于存储所述模拟输出子信号(VD)序列中的模拟输出子信号,以获得作为所述模拟输出信号(VD)序列的组合的模拟输出电压(VO)。
2、 根据权利要求1所述的数字-模拟转换器系统,其中,所述数 字-模拟转换器(1)在所述时间段(Ti)中的每一个时间段内具有相 同的输出信号范围(SR)。
3、 根据权利要求1所述的数字-模拟转换器系统,还包括控制器 (4),其用于将范围信号(VR)序列提供给所述数字-模拟转换器(1),以确定所述模拟输出子信号(VD)的相应信号范围,其中对于所述 时间段(Ti)中的每一个时间段提供一个所述范围信号。
4、 根据权利要求3所述的数字-模拟转换器系统,其中,所述范 围信号(VR)序列中的至少两个范围信号是不同的,以获得至少两 个不同的相应模拟输出子信号(VD)的信号范围。
5、 根据权利要求1所述的数字-模拟转换器系统,其中,所述数 字-模拟转换器(1)为乘法数字-模拟转换器,其具有用于接收所述 范围信号(VR)的乘法器输入。
6、 根据权利要求1所述的数字-模拟转换器系统,其中,所述信 号存储电路(2)包括至少一个用于存储所述模拟输出子信号(VD) 的电容器(C)。
7、 根据权利要求1所述的数字-模拟转换器系统,其中,所述输 出子信号(VD)为输出电流,并且所述信号存储电路(2)在电容器(C)中对所述输出电流(10)进行积分。
8、 根据权利要求1所述的数字-模拟转换器系统,其中,所述输 出子信号(VD)为输出电压,并且所述信号存储电路(2)存储所述 输出电压(VD)中的至少一个。
9、 根据权利要求1所述的数字-模拟转换器系统,其中-所述时间段(Ti)序列包括第一时间段(Tl )和第二时间段(T2), 从而在两个步骤中将所述数字输入信号(IS)转化为所述模拟输出信 号(VO),-将所述输入电路(3)设置为将所述数字输入信号(IS)转化 为第一数字输入子信号(DS1)和第二数字输入子信号(DS2),在所 述第一时间段(Tl)内,将所述第一数字输入子信号(DS1)提供给 所述数字-模拟转换器(1),以获得第一模拟输出子信号(VD1),并 且在所述第二时间段(T2)内,将所述第二数字输入子信号(DS2) 提供给所述数字-模拟转换器(1),以获得第二模拟输出子信号 (VD2),其中在所述第一时间段(T1)内,所述数字-模拟转换器(1) 具有第一输出信号范围,并且在所述第二时间段(T2)内,所述数字 -模拟转换器(1)具有第二输出信号范围,以及-所述信号存储电路(2)包括电容器(C)和开关(S),用于在 所述第一时间段内在所述电容器(C)内存储所述第一模拟输出子信 号(VD1)。
10、 根据权利要求9所述的数字-模拟转换器系统,其中,将所 述电容器(C)设置在所述数字-模拟转换器(1)的输出和所述数字- 模拟转换器系统的输出之间,所述模拟输出子信号(VD)存在于所 述数字-模拟转换器(1)的输出上,而所述模拟输出信号(VO)存 在于所述数字-模拟转换器系统的输出上,并且将所述开关(S)设置 在所述数字-模拟转换器系统的所述输出和基准电压之间,其中将所 述控制器(4)设置为在所述第一时间段(Tl)内使所述开关(S) 闭合,在所述第二时间段(T2)内使所述开关(S)打开。
11、 根据权利要求9所述的数字-模拟转换器系统,其中将所述 开关(S)和所述电容器(C)的串连配置设置在所述数字-模拟转换 器(1)的输出和基准电压之间,所述模拟输出子信号(VD)存在于 所述数字-模拟转换器(1)的输出上,其中将所述控制器(4)设置 为在所述第一时间段(Tl)内使所述开关(S)闭合,在所述第二时 间段(T2)内使所述开关(S)打开,所述模拟输出电压(VO)是在 所述第二时间段内的所述开关(S)两端的电压。
12、 根据权利要求9所述的数字-模拟转换器系统,其中,所述 数字输入子信号(DS)为p/2位字,并且所述第一输出信号范围和所 述第二输出信号范围之间的比值为211,其中,p=2n。
13、 一种用于将数字输入信号(IS)转化为模拟输出信号的方法, 该方法包括-在相应时间段(Ti)序列内,将n位数字输入信号(IS)转化 (3)为其位数小于n位的数字输入子信号(DS)序列,-将所述数字输入子信号(DS)依次转化(1)为模拟输出子信 号(VD)序列,-存储(2)所述模拟输出子信号(VD)序列中的模拟输出子信 号,以及-获得(2)作为所述模拟输出子信号(VD)序列的组合的模拟 输出电压(VO)。
14、 一种数据驱动器(DD)和矩阵显示器(MD)的系统,其中, 所述数据驱动器(DD)包括n位数字-模拟转换器(1),其用于在相 应时间段(Ti)序列内接收n位数字输入信号(DS)序列,以向包括 像素(Pl)的所述矩阵显示器(MD)的数据电极提供相应模拟数据 信号(VD)序列,其中所述像素(Pl)包括信号存储电路(CC、 CD、 T2、 T3),其用于存储所述模拟数据信号(VD),以获得作为模拟输 出子信号(VD)序列的组合的模拟输出电压(VO)。
15、 一种包括根据权利要求14所述的数据驱动器的显示装置。
16、 一种包括根据权利要求15所述的显示装置的显示设备。
全文摘要
一种数字-模拟转换器系统,其包括输入电路(3),所述输入电路(3)在相应时间段(Ti)序列内将位数超过n位的数字输入信号(IS)转化为n位数字输入子信号(DS)序列。n位数字-模拟转换器(1)将数字输入子信号(DS)依次转化为模拟输出子信号(VD)序列。信号存储电路(2)存储模拟输出子信号(VD)序列的模拟输出子信号,以获得作为模拟输出信号(VD)序列的组合的模拟输出电压(VO)。
文档编号G09G3/36GK101107780SQ200680003186
公开日2008年1月16日 申请日期2006年1月20日 优先权日2005年1月26日
发明者M·海丁克 申请人:皇家飞利浦电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1