驱动设备、具有其的显示装置及驱动显示装置的方法

文档序号:2540799阅读:160来源:国知局
专利名称:驱动设备、具有其的显示装置及驱动显示装置的方法
技术领域
本发明涉及驱动设备、具有该驱动设备的显示装置以及驱动该显示装置 的方法。更具体地,本发明涉及防止驱动设备中的数据驱动器的损坏的驱动 设备、具有该驱动设备的显示装置、以及驱动该显示装置的方法。
背景技术
液晶显示器包括显示图像的液晶显示面板和驱动该液晶显示面板的驱 动设备。该驱动设备包括向液晶显示面板提供栅极信号的栅极驱动器和向液 晶显示面板提供数据信号的数据驱动器。而且,该驱动设备还包括向栅极驱
动器和数据驱动器施加驱动电压的电压发生器以及产生伽马(gamma)电压 的伽马电压发生器。
当液晶显示面板的尺寸变得更大时,驱动电压的输出电压不足以驱动大 规模的液晶显示面板。因此,驱动设备采用多个电压发生器。当驱动设备包 括两个电压发生器时,数据驱动器被分成两组安排在液晶显示面板的左侧 的左驱动芯片和安排在液晶显示面板的右侧的右驱动芯片。左驱动芯片和右 驱动芯片分别从两个电压发生器接收不同的驱动电压。
但是,在从两个电压发生器输出的驱动电压之间产生了时间间隔。也就 是说,当具有该时间间隔的驱动电压被分别施加到左驱动芯片和右驱动芯片 时,左驱动芯片和右驱动芯片以不同的时序(timing)工作。结果,在液晶 显示面板上显示的左图像和右图像之间产生了时间间隔,从而引起液晶显示 面板的显示质量的劣化。
同时,伽马电压发生器从两个电压发生器之一接收驱动电压并且产生伽 马电压,以将该伽马电压提供给左驱动芯片和右驱动芯片。
当在从这两个电压发生器输出的驱动电压之间产生时间间隔时,在驱动 电压施加到其之前,该左驱动芯片或右驱动芯片接收伽马电压。但是,由于 该驱动电压一皮-没计为具有比驱动芯片中的伽马电压的电势更高的电势,因此 伽马电压具有比驱动电压的电势更高的电势,并且驱动芯片由于逆(reverse)电势而被损坏。

发明内容
本发明努力解决上述问题,并且本发明的各方面提供一种能够防止数据 驱动器的损坏的驱动设备、能够改善显示质量并且防止数据驱动器的损坏的 显示装置、以及驱动该显示装置的方法。
本发明的一个示范性实施例提供一种驱动设备,其包括第一电压发生 器,从外部电源接收电力(power),并输出第一驱动电压;第二电压发生器, 接收该电力并输出第二驱动电压;输出时序控制器,分别从该第一和第二电 压发生器接收该第一和第二驱动电压,并以预定时序输出第三驱动电压;伽 马电压发生器,从该输出时序控制器接收该第三驱动电压并输出多个伽马电 压;第一数据驱动器,响应于来自该输出时序控制器的第三驱动电压而工作, 并基于从该伽马电压发生器提供的伽马电压将第一图像信号变为第一数据 信号;以及第二数据驱动器,响应于来自该输出时序控制器的第三驱动电压 而工作,并基于从该伽马电压发生器提供的伽马电压将第二图像数据变为第 二数据信号。
在另一个示范性实施例中,本发明提供一种驱动设备,其包括多个电 压发生器,从外部电源接收电源电压,并输出多个驱动电压;输出时序控制 器,从该电压发生器接收该驱动电压,并响应于时序控制信号在预定时间输 出公共驱动电压;伽马电压发生器,从该输出时序控制器接收该公共电压并 输出多个伽马电压;多个数据驱动器,响应于来自该输出时序控制器的公共 驱动电压而工作,并基于从该伽马电压发生器提供的伽马电压将第一图像信 号变为第一数据信号。
根据另一方面,本发明提供一种显示装置,其包括第一电压发生器, 从外部电源接收电源电压,并输出第一驱动电压;第二电压发生器,接收该 电源电压并输出第二驱动电压;输出时序控制器,分別从该第一和第二电压 发生器接收该第一和第二驱动电压,并在预定时间输出第三驱动电压;伽马 电压发生器,从该输出时序控制器接收该第三驱动电压并输出多个伽马电 压;第一数据驱动器,响应于来自该输出时序控制器的第三驱动电压而工作, 并基于从该伽马电压发生器提供的伽马电压将第一图像信号变为第一数据 信号;第二数据驱动器,响应于来自该输出时序控制器的第三驱动电压而工 作,并基于从该伽马电压发生器提供的伽马电压将第二图像信号变为第二数
据信号;栅极驱动器,接收从该第一电压发生器或该第二电压发生器输出的 栅极导通电压或栅极截止电压,并依次输出栅极信号;以及显示面板,响应 于该栅极信号接收该第一和第二数据信号,以显示图像。
在另一个示范性实施例中,本发明提供了一种驱动显示装置的方法,其 包括当接收到电源电压时输出第一驱动电压和第二驱动电压;当该第一和 第二驱动电压处于高状态时输出第三驱动电压;响应于该第三驱动电压输出 多个伽马电压;响应于该第三驱动电压,基于该伽马电压,分别将第一图像 信号和第二图像信号变为第一数据信号和第二数据信号;依次输出栅极信 号;以及响应于该栅极信号,显示与该第一和第二数据信号对应的图像。
根据上述示范性实施例,当驱动设备包括两个或多个电压发生器时,输 出时序控制器去除从该两个或多个电压发生器输出的驱动电压之间的时间 间隔。因而,可以防止数据驱动器损坏,并且可以去除显示面板的左侧和右 侧中显示的图像之间的时间间隔,因此改善了图像的显示质量。


通过下面结合附图进行的详细描述,本发明的上述和/或其它方面、特 征和优点将变得明显,在附图中
图1是示出根据本发明的驱动设备的示范性实施例的框图2是示出根据本发明的、图1的输出时序控制器的示范性实施例的电
路图3是示出根据本发明的、图2的输出时序控制器的输入和输出的示范 性实施例的波形图4是示出根据本发明的、图1的第二数据驱动器的示范性实施例的示 意性剖面图5是示出根据本发明的、驱动设备的另一个示范性实施例的框图; 图6是示出根据本发明的、图5的输出时序控制器的电路图; 图7是示出根据本发明的、输出时序控制器的输入和输出的示范性实施 例的波形图;以及
图8是示出根据本发明的显示装置的示范性实施例的框图。
具体实施例方式
下面将参照其中示出了本发明的示范性实施例的附图更完整地描述本 发明。但是,本发明可以以多种不同的形式来实现,而不应当理解为局限于 这里阐述的实施例。相反,提供这些实施例使得本公开对本领域技术人员来 说是彻底的并且完整的,并将完全传达本发明的范围。相同的参考标号始终 指相同的元件。
将理解的是,当称一个元件或层"在…上"、"连接到"、"耦接到"另一 个元件或层时,其可以直接在另一元件或层上、连接到或耦接到另一个元件 或层上,或者可以存在中间元件或层。相反,当称一个元件"直接在…上"、 "直接连接到"、或"直接耦接到"另一元件或层时,则不存在中间元件或 层。相同的参考标号始终指相同的元件。如这里所用的,术语"和/或"包括 一个或多个相关列出条目的任何和所有组合。
将理解的是,尽管这里可能使用术语第一、第二等来描述各种元件、组 件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应当 被这些术语所限制。这些术语仅用于将一个元件、组件、区域、层和部分和 另一个区域、层或部分区分开来。因此,在不脱离本发明的教导的情况下, 下面讨论的第一元件、组件、区域、层或部分可以被称为第二元件、组件、 区域、层或部分。
这里可能使用空间相对术语,如"在…之下"、"在…下面"、"低于"、 "在…之上"、"在…上面,,等等来简化描述,以描述图中所示的一个元件或 特征对另一个元件或特征的关系。应当理解,空间相对术语意欲包括使用中 的或操作中的设备的除了图中描述的方位之外的不同的方位。例如,如果在 图中的设备被翻转,则用在其它元件或特征"之下"或"下面"描述的元件 将被用在其它元件或特征"之上"来定位。因此,示范性术语"在…之下" 能够包括"在…之上,,和"在…之下,,两种方位。设备可以以其它方式定位
(旋转90度或在其它方位),相应地翻译这里所用的空间相对描述语。
这里所用的术语仅仅是为了描述具体的实施例,不意欲限制本发明。正
如这里所用的,单数形式"一个(a)"、"一个(an)"和"该(the)"旨在也 包括复数形式,除非上下文清楚地指示。还将理解的是,当在本说明书中使 用时,术语"包括(include)"和/或"包括(including )"指定了说明的特征、 整体、步骤、操作、元件和/或组件的存在,但是不排除一个或更多的其它特征、整体、步骤、梯:作、元件、組件、和/或它们的组合的存在或增加。
除非另有定义,这里所用的所有术语(包括技术和科学术语)具有和本 发明所属领域普通技术人员通常理解的相同的意思。还将理解的是,如在通 常使用的词典中定义的那些术语应当被理解为具有和在相关技术的上下文 中的意思一致的意思,而不应当被解释为理想化的或过于正规认识的,除非 在此明确如此定义。
下面将参照附图来详细描述本发明。
图1是示出根据本发明的驱动设备的示范性实施例的框图。
参照图I,驱动设备IOO包括第一电压发生器110、第二电压发生器120、 输出时序控制器130、伽马电压发生器140、第一数据驱动器150和第二数 据驱动器160。
第一和第二电压发生器IIO和120从外部电源(未示出)接收电源电压 Vpower,并且第一和第二电压发生器110和120的每个分别输出第一驱动电 压AVDD1和第二驱动电压AVDD2。根据一个示范性实施例,由于第一和第 二驱动电压AVDD1和AVDD2是从不同的电压发生器中产生的,因此随着 时间流逝,该第一和第二驱动电压AVDD1和AVDD2包括彼此不同的电压 电平。冲艮据本实施例的另一个示范性实施例,第二驱动电压AVDD2晚于第 一驱动电压AVDD1产生。
分别从第一和第二电压发生器110和120输出的第一和第二驱动电压 AVDD1和AVDD2被提供给输出时序控制器130。输出时序控制器130接收 用时间间隔产生的第 一和第二驱动电压AVDD1和AVDD2,并且在预定的时 间^:通过其第一和第二输出端0T1和OT2同时输出第三驱动电压AVDD3。 也就是说,输出时序控制器130将用时间间隔产生的第一和第二驱动电压 AVDD1和AVDD2同步。
伽马电压发生器140电连接到输出时序控制器130的第一输出端OTl, 并且从第一输出端0T1接收第三驱动电压AVDD3。根据一个示范性实施例, 伽马电压发生器140基于来自第一输出端0T1的第三驱动电压AVDD3,输 出具有不同电压电平的多个伽马电压VGAMMA。在当前示范性实施例中,伽 马电压发生器140包括连接在第三驱动电压AVDD3和源电压(未示出)之 间的电阻串。此外,在当前示范性实施例中,源电压包括等于或低于接地电 压的电压电平。
伽马电压发生器140输出伽马电压VGAMMA,其每个都具有在第三驱动 电压AVDD3到源电压(未示出)的范围内的电压电平。也就是说,当包括 在电阻串中的电阻数量为R时,伽马电压发生器140可以输出由R个电阻 分压的R-l个伽马电压VGAMMA。
第一数据驱动器150电连接到输出时序控制器130的第一输出端0T1, 并且响应于来自第一输出端0T1的第三驱动电压AVDD3而工作,而第二数 据驱动器160电连接到输出时序控制器130的第二输出端0T2,并且响应于 来自第二输出端OT2的第三驱动电压AVDD3而工作。
而且,第一和第二数据驱动器150和160接收来自于伽马电压发生器140 的伽马电压VGAMMA。伽马电压发生器140基于从输出时序控制器130的第 一输出端OTl输出的第三驱动电压AVDD3产生伽马电压VGAMMA,使得伽 马电压VcjAMMA晚于第三驱动电压AVDD3提供给第一和第二数据驱动器150 和160。当第三驱动电压AVDD3的电压电平低于伽马电压VGAMMA的电压电 平时,产生逆电势,因此,第一和第二数据驱动器150和160的PN结区域 可能会损坏。
但是,在本发明中,根据示范性实施例,由于伽马电压Vgamma晩于第
三驱动电压AVDD3产生,所以在第一和第二数据驱动器150和160中都不 产生其中第三驱动电压AVDD3的电压电平低于伽马电压VcAMMA的电压电 平的逆电势。因而,防止了第一和第二数据驱动器150和160的PN结区域 被损坏。
第一数据驱动器150基于伽马电压Vgamma将从外部提供的第一困像信 号变为第一数据信号D1-Dm,以输出第一数据信号D1-Dm,而第二数据
驱动器160基于伽马电压VGA画A将从外部提供的第二图像信号变为第二数
据信号Dm+1 ~ D2m,以输出第二数据信号Dm+1 ~ D2m。
图2是示出图1的输出时序控制器130的电路图,图3是示出图2的输 出时序控制器130的输入和输出的波形图。
参照图2和3,输出时序控制器130包括从第一电压发生器110 (图1 所示)接收第一驱动电压AVDD1的第一输入端IT1、从第二电压发生器120 (图1所示)接收第二驱动电压AVDD2的第二输入端IT2、以及同时输出 第三驱动电压AVDD3的第一和第二输出端OTl和OT2。而且,输出时序控 制器130包括安排在第一输入端IT1和第一输出端0T1之间的第一晶体管
Trl和安排在第二输入端IT2与第二输出端OT2之间的第二晶体管Tr2。
根据示范性实施例,第一晶体管Trl包括连接到第一输入端IT1的输入 电极、连接到第二输入端IT2的控制电极、和连接到第一输出端OT1的输出 电极,而第二晶体管Tr2包括连接到第二输入端IT2的输入电极、连接到第 一输入端IT1的控制电极、和连接到第二输出端OT2的输出电极。
因而,第一晶体管Trl响应于第二驱动电压AVDD2输出第三驱动电压 AVDD3,而第二晶体管Tr2响应于第一驱动电压AVDD1输出第三驱动电压 AVDD3。也就是说,当第一和第二驱动电压AVDD1和AVDD2都处于高状 态时,第一和第二晶体管Trl和Tr2分别通过第一和第二输出端OT1和OT2 同时输出处于高状态的第三驱动电压AVDD3。但是,当第一和第二驱动电 压AVDD1和AVDD2中的任一个处于低状态时,第一和第二晶体管Trl和 Tr2不输出处于高状态的第三驱动电压AVDD3 。
结果,根据示范性实施例,输出时序控制器130仅在第一和第二驱动电 压AVDD1和AVDD2均#1产生为高状态时才通过第一和第二输出端OT1和 OT2同时输出第三驱动电压AVDD3,并且从输出时序控制器130输出的第 三驱动电压AVDD3被提供给伽马电压发生器140、第一数据驱动器150和 第二数据驱动器160。如前所述,由于伽马电压发生器140基于第三驱动电 压AVDD3产生伽马电压Vga画a,因此伽马电压VGA画A晚于第三驱动电压 AVDD3被施加到第一和第二数据驱动器150和160。因而,防止第一和第二
数据驱动器150和160由于其中伽马电压vgamma的电势高于第三驱动电压
AVDD3的电势的逆电势引起的损坏。
图4是示出图1的第二数据驱动器的示意性剖面图。
参照图4,第二数据驱动器160包括P型二极管P二极管。在该P型二 极管P二极管中,第三驱动电压AVDD3被施加到N型掺杂区N+,而伽马 电压Vgamma被施加到P型掺杂区P+。如果伽马电压Vgamma具有高于第三 驱动电压AVDD3的电势的电势,则在P型二极管P二极管中产生逆电势, 从而损坏PN结区域。但是,在本发明中,由于伽马电压Vgamma晩于第三 驱动电压AVDD3施加到第二数据驱动器160中,因此伽马电压VGAMMA包 括低于第三驱动电压AVDD3的电势的电势。因而,防止了第二数据驱动器 160的PN结区域被逆电势损坏。在本示范性实施例中,节点AVSS包括等 于或低于接地电压的电压电平。
图5是示出根据本发明的驱动设备的另一个示范性实施例的框图,图6 是示出图5的输出时序控制器的电路图,图7是示出输出时序控制器的输入 和输出的波形图。在图5中,相同的参考标号表示图1中相同的元件,因而 将略去相同的元件的详细描述。
参照图5,驱动设备190还包括时序控制器180,其向输出时序控制器 170输出时序控制信号CTL。
根据示范性实施例,时序控制器180从外部设备(未示出)接收各种控 制信号O-CS和图像信号I-DATA。时序控制器180基于该各种控制信号O-CS 产生第一数据控制信号CS1和第二数据控制信号CS2,并产生时序控制信号 CTL以便控制输出时序控制器170。
第一数据驱动器150响应于第一数据控制信号CS1接收第一图像信号 DATA1,并且基于伽马电压Vga廳a将第一圉像信号DATA1变为第一数据 信号D1-Dm,以输出第一数据信号Dl Dm。第二数据驱动器160响应于 第二数据控制信号CS2接收第二图像信号DATA2,并且基于伽马电压 VcjAMMA将第二图像信号DATA2变为第二数据信号Dm+1 ~D2m,以输出第 二数据信号Dm+1 ~ D2m。
根据示范性实施例,输出时序控制器170基于时序控制信号CTL,控制 从输出时序控制器170输出的第三驱动电压AVDD3的输出时序。
如图6和7所示,输出时序控制器170包括从第一电压发生器110 (图 5所示)接收第一驱动电压AVDD1的第一输入端1T1、从第二电压发生器 120 (图5所示)接收第二驱动电压AVDD2的第二输入端1T2、接收时序控 制信号CTL的第三输入端IT3、以及基本同时输出第三驱动电压AVDD3的 第一输出端0T1和第二输出端OT2。而且,输出时序控制器170包括安排 在第一输入端IT1和第一输出端0T1之间的第三晶体管Tr3、和安排在第二 输入端IT2与第二输出端OT2之间的第四晶体管Tr4。
根据示范性实施例,第三晶体管Tr3包括连接到第一输入端IT1的输入 电极、连接到第三输入端IT3的控制电极、和连接到第一输出端0T1的输出 电极,而第四晶体管Tr4包括连接到第二输入端IT2的输入电极、连接到第 三输入端IT3的控制电极、和连接到第二输出端OT2的输出电极。
因而,第三和第四晶体管Tr3和Tr4响应于时序控制信号CTL输出第三 驱动电压AVDD3。也就是说,当时序控制信号CTL被产生为处于高状态时,
第三和第四晶体管Tr3和Tr4分别通过第一和第二输出端OT1和OT2同时 输出处于高状态的第三驱动电压AVDD3。在第一和第二驱动电压AVDD1 和AVDD2都处于高状态的时段期间,产生处于高状态的时序控制信号CTL, 并且时序控制信号CTL的这样的状态由时序控制器180来控制。
结果,输出时序控制器170仅在第一和第二驱动电压AVDD1和AVDD2 均被产生为高状态时,才通过第一和第二输出端0T1和OT2同时输出第三 驱动电压AVDD3,并且从输出时序控制器170输出的第三驱动电压AVDD3 被提供给伽马电压发生器140、第一数据驱动器150和第二数据驱动器160。 由于伽马电压发生器140基于第三驱动电压AVDD3产生伽马电压VGAMMA, 因此伽马电压VGAMMA总是晚于第三驱动电压AVDD3被施加到第一和第二 数据驱动器150和160。因而,防止第一和第二数据驱动器150和160由于
其中伽马电压VGAMMA的电势高于第三驱动电压AVDD3的电势的逆电势引
起的损坏。
图8是示出根据本发明的显示装置的示范性实施例的框图。
参照图8,显示装置400包括显示面板300、主印刷电路板210、第一数 据印刷电路板220、第二数据印刷电路板230、第一数据驱动器261、第二数 据驱动器262、第一栅极驱动器271和第二栅极驱动器272。
根据示范性实施例,主印刷电路板210包括安排于其上的第一电压发生 器IIO、第二电压发生器120、输出时序控制器130和伽马电压发生器140。 根据示范性实施例,第一和第二电压发生器IIO和120、输出时序控制器130 和伽马电压发生器140分开形成于芯片中并且安装在主印刷电路板210上。 由于已经参照图1详细描述了第一和第二电压发生器IIO和120、输出时序 控制器130和伽马电压发生器140,因此略去对它们的详细描述。
主印刷电路板210通过柔性电路板240电连接到第 一和第二数据印刷电 路板220和230。因而,从输出时序控制器130输出的第三驱动电压AVDD3 和从伽马电压发生器140输出的多个伽马电压VGAMMA,通过柔性电路板240 被提供给第一和第二数据印刷电路板220和230。
第一数据印刷电路板220通过多个第一带状载体插件(tape carrier package) 251电连接到显示面板300,而第二数据印刷电路板230通过多个 第二带状载体插件252电连接到显示面板300。
第一和第二数据驱动器261和262分别包括多个第一驱动芯片261a和
多个第二驱动芯片262a,并且第一和第二驱动芯片261a和262a可以分别安 装在第一和第二带状载体插件251和252上。因而,第一和第二驱动芯片261a 和262a响应于从主印刷电路板210输出的第三驱动电压AVDD3和伽马电压 Vgamma而工作。
显示面板300包括多条栅极线GL1 ~GLn和多条数据线DL1 ~DLm。 栅极线GL1 GLn与数据线DLl -DL2m绝缘,并且在与数据线DLl ~DL2m 相交的方向延伸。数据线DLl~DL2m被分成安排在相对于穿过显示面板 300的中心的假想线CL的左侧的第一组数据线DL1 DLm、和安排在相对 于假想线CL的右侧的第二组数据线DLm+l~DL2m。第一驱动芯片261a 电连接到第一组数据线DL1 ~DLm,以将第一数据信号施加到第一组数据线 DL1 ~ DLm,而第二驱动芯片262a电连接到第二组数据线DLm+1 ~ DL2m, 以将第二数据信号施加到第二组数据线DLm+1 ~DL2m。
第 一和第二栅极驱动器271和272分别被安排为与栅极线GL1 ~ GLn的 两端相邻。第一和第二栅极驱动器271和272的每一个接收从主印刷电路板 210提供的4册极导通电压和栅极截止电压,以依次输出栅极信号。根据示范 性实施例,/人第一和第二栅极驱动器271和272输出的栅极信号通过栅极线 GL1 ~ GLn的两端依次被施加到栅极线GL1 ~ GLn。
在显示面板300中,多个像素区域由栅极线GL1 ~ GLn和数据线DL1 ~ DL2m定义为矩形配置,并且多个像素分别安排在像素区域中。每个像素包 括薄膜晶体管和液晶电容器。根据本发明的示范性实施例,第一像素PI的 薄膜晶体管TFT包括连接到第一栅极线GL1的栅电极、连接到第一数据线 DL1的源电极、和连接到液晶电容器Cu:的漏电极。因而,薄膜晶体管TFT 响应于栅极信号通过其漏电极输出第一数据信号。液晶电容器Clc包括連接 到漏电极的第一电极、接收公共电压的第二电极、和插入在第一电极和第二 电极之间的液晶层(未示出)。因而,等于施加到漏电极的第一数据信号与 公共电压之间的电势差的电压被充电到液晶电容器CLC,并且根据被充电的 电压强度来控制液晶层的透光率。
显示面板300使用液晶层控制从该显示面板的后方或前方提供的光的透 过率,以使得具有期望的灰度级的图像可以显示在显示面板300上。
当显示面板300的尺寸变大时,从电压发生器输出的驱动电压可能不足 以驱动大尺寸的显示面板300,因而,如上所述,主印刷电路板210包括第
一电压发生器110和第二电压发生器120。而且,根据示范性实施例,主印 刷电路板210还可以包括输出时序控制器130,以便防止分别从第一和第二 电压发生器110和120输出的第一驱动电压AVDD1和第二驱动电压AVDD2 之间发生时间间隔。
输出时序控制器130接收第一和第二驱动电压AVDD1和AVDD2,并且 基本同时将第三驱动电压AVDD3提供给第一和第二数据驱动器261和262。 因而,根据示范性实施例,通过第三驱动电压AVDD3,第一和第二数据驱 动器261和262的工作时序彼此同步,结果,图像同时显示在显示面板300 的相对于假想线CL的左区域和右区域。
根据本发明的示范性实施例,驱动设备100包括第一和第二电压发生器 110和120,输出时序控制器130去除了从第一和第二电压发生器110和120 输出的驱动电压AVDD1和AVDD2之间的时间间隔。因而,分别安排在显 示面板300 (例如,图8中所示的)的左侧和右侧的第一和第二数据驱动器 150和160的工作时序彼此同步。结果,去除了在显示面板300的左侧区域 和右侧区域中显示的图像之间的时间间隔,从而改善了图像的显示质量。
而且,伽马电压发生器140从输出时序控制器130接收第三驱动电压 AVDD3并且输出伽马电压VGAMMA,使得伽马电压Vgamma可以晩于第三驅 动电压AVDD3被施加到第一和第二数据驱动器150和160。因此,防止在
第一和第二数据驱动器150和160中产生伽马电压vgamma和第三驱动电压
AVDD3之间的逆电势,从而防止第一和第二数据驱动器150和160的损坏。 尽管参照本发明的某些示范性实施例对本发明进行了上迷图示和描述,
但本领域技术人员应当理解,在不脱离由所附权利要求书所限定的本发明的
精神和范围的情况下,可以对本发明进行形式和细节上的各种修改。
相关申请的交叉引用
本申请要求于2007年7月20日向韩国知识产权局提交的韩国专利申请
No. 2007-73094的优先权、以及在35 U.S.C. §119下从其产生的利益,在此
通过引用并入其全部内容。
权利要求
1、一种驱动设备,包括第一电压发生器,其从外部电源接收电源电压并输出第一驱动电压;第二电压发生器,其接收电源电压并输出第二驱动电压;输出时序控制器,其分别从该第一和第二电压发生器接收该第一和第二驱动电压,并在预定时间输出第三驱动电压;伽马电压发生器,其从该输出时序控制器接收该第三驱动电压并输出多个伽马电压;第一数据驱动器,其响应于来自该输出时序控制器的第三驱动电压而工作,以基于从该伽马电压发生器提供的伽马电压将第一图像信号变为第一数据信号;以及第二数据驱动器,其响应于来自该输出时序控制器的第三驱动电压而工作,以基于从该伽马电压发生器提供的伽马电压将第二图像数据变为第二数据信号。
2、 如权利要求1所述的驱动设备,其中,该输出时序控制器包括AND 门配置,其在该第一和第二驱动电压都处于高状态时输出该第三驱动电压。
3、 如权利要求2所述的驱动设备,其中,该输出时序控制器包括 第一晶体管,包括接收该第一驱动电压的输入电极、接收该第二驱动电压的控制电极、和连接到该输出时序控制器的第一输出端的输出电极,该第 一晶体管响应于该第二驱动电压将该第三驱动电压输出到该第 一输出端;以 及第二晶体管,包括接收该第二驱动电压的输入电极、接收该第一驱动电 压的控制电极、和连接到该输出时序控制器的第二端的输出电极,该第二晶 体管响应于该第一驱动电压将该第三驱动电压输出到该第二输出端。
4、 如权利要求3所述的驱动设备,其中,该第一数据驱动器连接到该 输出时序控制器的第 一输出端并接收该第三驱动电压,该第二数据驱动器连 接到该输出时序控制器的第二输出端并接收该第三驱动电压,以及该伽马电 压发生器连接到该输出时序控制器的第 一输出端或第二输出端,并接收该第 三驱动电压。
5、 一种驱动设备,包括 多个电压发生器,其从外部电源接收电源电压,并分别输出多个驱动电压;输出时序控制器,其从电压发生器接收驱动电压,并响应于时序控制信 号在预定时间输出公共驱动电压;伽马电压发生器,其从该输出时序控制器接收该公共电压以输出多个伽 马电压;以及多个数据驱动器,其响应于来自该输出时序控制器的公共驱动电压而工 作,并基于从该伽马电压发生器提供的伽马电压将图像信号变为数据信号。
6、 如权利要求5所述的驱动设备,其中,该输出时序控制器包括多个 晶体管,分别连接在接收驱动电压的多个输入端和输出公共驱动电压的多个 输出端之间,每个晶体管包括连接到所述输入端中相应输入端的输入电极、接收时序 控制信号的控制电极、和连接到所述输出端中相应输出端的输出电极,以及 每个晶体管响应于时序控制信号将公共驱动电压输出到相应输出端。
7、 如权利要求6所述的驱动设备,其中,该时序控制信号在所述驱动 电压以高状态产生的时段期间处于高状态,并且所述晶体管的每一个响应于 具有高状态的时序控制信号,输出具有高状态的公共驱动电压。
8、 如权利要求5所述的驱动设备,还包括时序控制器,其产生时序控 制信号,并将该时序控制信号提供给输出时序控制器。
9、 一种显示装置,包括第 一 电压发生器,其从外部接收电源电压以输出第 一驱动电压;第二电压发生器,其接收电源电压以输出第二驱动电压;输出时序控制器,其分别从该第 一和第二电压发生器接收该第 一和第二驱动电压,并在预定时间输出第三驱动电压;伽马电压发生器,其从该输出时序控制器接收该第三驱动电压,以输出多个伽马电压;第 一数据驱动器,其响应于来自该输出时序控制器的第三驱动电压而工 作,以基于从该伽马电压发生器提供的伽马电压将第一图像信号变为第一数 据信号;第二数据驱动器,其响应于来自该输出时序控制器的第三驱动电压而工 作,以基于从该伽马电压发生器提供的伽马电压将第二图像信号变为第二数 据信号;栅极驱动器,其接收从该第一电压发生器或该第二电压发生器输出的栅极导通电压或栅极截止电压,并依次输出栅极信号;以及显示面板,其响应于该栅极信号接收第一和第二数据信号,以显示图像。
10、 如权利要求9所述的显示装置,其中,该输出时序控制器包括AND 门配置,其在该第一和第二驱动电压都处于高状态时输出该第三驱动电压。
11、 如权利要求IO所述的显示装置,其中,该输出时序控制器包括 第一晶体管,包括接收该第一驱动电压的输入电极、接收该第二驱动电压的控制电极、和连接到该输出时序控制器的第一输出端的输出电极,该第 一晶体管响应于该第二驱动电压将第三驱动电压输出到第一输出端;以及第二晶体管,包括接收该第二驱动电压的输入电极、接收该第一驱动电 压的控制电极、和连接到该输出时序控制器的第二输出端的输出电极,该第 二晶体管响应于该第一驱动电压将第三驱动电压输出到第二输出端。
12、 如权利要求10所述的显示装置,其中,该第一数据驱动器连接到 该输出时序控制器的第 一输出端并接收该第三驱动电压,该第二数据驱动器 连接到该输出时序控制器的第二输出端并接收该第三驱动电压,以及该伽马 电压发生器连接到该输出时序控制器的第一和第二输出端之一,并接收该第 三驱动电压。
13、 如权利要求9所述的显示装置,还包括时序控制器,其产生时序控 制信号,并将该时序控制信号提供给该输出时序控制器。
14、 如权利要求13所述的显示装置,其中,该输出时序控制器包括 第三晶体管,包括接收该第一驱动电压的输入电极、接收该时序控制信号的控制电极、和连接到该输出时序控制器的第一输出端的输出电极,该第 三晶体管响应于该时序控制信号将第三驱动电压输出到第一输出端;以及 第四晶体管,包括接收该第二驱动电压的输入电极、接收该时序控制信号的控制电极、和连接到该输出时序控制器的第二输出端的输出电极,该第 四晶体管响应于该时序控制信号将第三驱动电压输出到第二输出端。
15、 如权利要求14所述的显示装置,其中,该时序控制信号在所述第 一和第二驱动电压都被产生为高状态的时段期间处于高状态,并且所述第一 和第二晶体管响应于该具有高状态的时序控制信号输出具有高状态的第三马区动电压。
16、 如权利要求9所述的显示装置,还包括主印刷电路板,其上安装有 该第一和第二电压发生器、该输出时序控制器和该伽马电压发生器。
17、 如权利要求16所述的显示装置,还包括第一和第二数据印刷电路板,其每一个从该主印刷电路板接收第三驱动 电压和伽马电压,并且分別电连接到该第一和第二数据驱动器;第一带状载体插件,插入到该第一印刷电路板和该显示面板之间;以及 第二带状载体插件,插入到该第二印刷电路板和该显示面板之间。
18、 如权利要求17所述的显示装置,其中,该第一和第二数据驱动器 分别包括多个第一数据驱动芯片和多个第二数据驱动芯片,并且该第一和第 二数据驱动芯片分别安装在该第 一和第二带状载体插件上。
19、 如权利要求18所述的显示装置,其中,该显示面板包括 多条栅极线,其依次从该栅极驱动器接收栅极信号; 多条第一数据线,其与该栅极线绝缘并相交,该第一数据线从该第一数据驱动芯片接收该第 一数据信号;多条第二数据线,其与该4册极线绝缘并相交,该第二数据线从该第二数 据驱动芯片接收该第二数据信号。
20、 如权利要求19所述的显示装置,其中,该第一数据线安排在相对 于穿过显示面板的中心的假想线的左侧,而该第二数据线安排在相对于该假 想线的右侧。
21、 如权利要求9所述的显示装置,其中,该第一和第二驱动电压包括 随着时间流逝而彼此不同的电压电平。
22、 如权利要求21所述的显示装置,其中,该第二驱动电压晚于该第 一驱动电压产生。
23、 一种驱动显示装置的方法,包括接收电源电压并输出第 一驱动电压和第二驱动电压;当该第一和第二驱动电压处于高状态时输出第三驱动电压;响应于该第三驱动电压输出多个伽马电压;响应于该第三驱动电压,基于该伽马电压,将第一图像信号变为第一数 据信号;响应于该第三驱动电压,基于该伽马电压,将第二图像信号变为第二数 据信号;依次输出栅极信号;以及响应于该栅极信号,显示与该第一和第二数据信号对应的图像,其中,该第 一驱动电压和第二驱动电压在不同的时间从低状态变为高状态。
24、如^l利要求23所述的方法,还包括响应于在该第一和第二驱动电 压都处于高状态时产生的时序控制信号,输出该第三驱动电压。
全文摘要
提供了一种驱动设备、具有其的显示装置及驱动显示装置的方法。该驱动设备包括输出时序控制器,其控制分别从第一电压发生器和第二电压发生器产生的第一驱动电压和第二驱动电压的输出时序。从该输出时序控制器输出的第三驱动电压被提供给第一数据驱动器和第二数据驱动器,并且也提供给伽马电压发生器以产生多个伽马电压。因而,防止在第一和第二数据驱动器中产生第三驱动电压和伽马电压之间的逆电势,因此防止第一和第二数据驱动器被损坏。
文档编号G09G3/36GK101350180SQ20081013384
公开日2009年1月21日 申请日期2008年7月17日 优先权日2007年7月20日
发明者李哲镐, 李相勋, 裵贤石, 金勋泰 申请人:三星电子株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1