显示系统、源极驱动装置及其画面插黑方法

文档序号:2566852阅读:140来源:国知局
专利名称:显示系统、源极驱动装置及其画面插黑方法
技术领域
本发明涉及一种画面插黑方法,特别是涉及一种使用行插黑的源极驱动装置及其
画面插黑方法。
背景技术
随着人类文明的进步,影像装置早已成为日常生活中随处可见的产品,其中显示 器更是所述影像装置中不可或缺的构件。使用者藉由显示器读取讯息,甚至通过显示器间 接控制装置的运作。近几年来,由于平面显示器(FPD)具有空间利用效率佳、高画质、低消 耗功率、无辐射等优越特性,使得平面显示器已逐渐取代传统阴极射线(CRT)显示器的趋 势。然而,由于平面显示器是采用保持模式(hold-type)的显示,亦即在下一笔数据未写入 像素之前,此像素即保持显示目前这笔数据。因此,这样的保持模式在用于显示动态画面上 时,会因为眼睛的残影现象,而造成动态画面的拖影现象。 为了改善液晶显示装置的动态影像品质,目前常见的作法是提高画面的更新频率 (Frame Rate),并且在两个正常显示画面的中间插入一个全黑画面,或者一个经过像素数 据运算的画面。换言之,若是要正常显示60Hz的影像,显示器的频率就要增加为120Hz,以 在两个正常显示画面间插入一个全黑画面或运算后的画面,其如图IA及图IB交替显示。 图1A及图1B为传统画面插黑方法的画面显示示意图。不管插入那一种画面,都会使得液 晶面板的驱动芯片所需要的数据频宽增加,因而增加显示系统控制板、时序控制器(T-C0N) 和驱动芯片(例如源极驱动芯片或栅极驱动芯片)的设计制作的难度与成本。
此外,传统的画面插黑方法亦会使用列插黑的方式来进行显示器的画面插黑。列 插黑可以为单列插黑或区域插黑(亦即两列以上包含两列)。在欲进行插黑的扫描线的像 素列传输插黑数据,以使单列或多列(亦即区域)的像素显示插黑数据。在下一个显示画 面中,正常显示的像素列被进行画面插黑,原本被插黑的像素列则正常显示,以此进行显示 器画面插黑。

发明内容
本发明提供一种源极驱动装置,可以减少数据传输的频宽。 本发明还提供一种画面插黑方法,可以利用行插黑的方式进行画面插黑。 本发明再提供一种画面显示系统,可以在一扫描线上同时显示像素数据与插黑数据。 本发明提出一种源极驱动装置,其包括第一数据通道、插黑数据线、第一选择器及 第二选择器。插黑数据线用以提供插黑数据。第一选择器的第一端耦接至显示面板中第一 数据线,其第二端耦接至显示面板中第二数据线,以及其第一共同端耦接至第一数据通道 输出端。第二选择器的第一端耦接至第一数据线,其第二端耦接至第二数据线,以及其共同 端耦接至插黑数据线。在第一期间中,第一选择器将其第一共同端电性连接至其第一端,第 二选择器将其共同端电性连接至其第二端。在第二期间中,第一选择器将其第一共同端电性连接至其第二端,第二选择器将其共同端电性连接至其第一端。 在本发明的一实施例中,上述的源极驱动装置还包括第二数据通道,且上述的第 一选择器还包括第二共同端及第三端,以及第二选择器还包括一第三端。第一选择器的第 三端耦接至显示面板中第三数据线,其第二共同端耦接至第二数据通道的输出端。第二选 择器的第三端电性连接第三数据线。在第一期间及第二期间中,第一选择器将其第二共同 端电性连接至其第三端。在第三期间中,第一选择器将其第一共同端电性连接至其第二端, 第一选择器将其第二共同端电性连接至其第一端,以及第二选择器将其共同端电性连接至
~hh々A" ~*丄山
其柬二顺。 在本发明的一实施例中,上述的第一期间为显示面板的第3i-l个帧期间,且第二 期间为显示面板的第3i-2个帧期间,以及第三期间为显示面板的第3i个帧期间,i为正整数。 在本发明的一实施例中,上述的第一期间为显示面板的奇数帧期间,且第二期间 为显示面板的偶数帧期间。 在本发明的一实施例中,上述的第一期间为显示面板的奇数帧期间中的第4i-3 条及第4i-2条扫描线的扫描期间,或显示面板的偶数帧期间中的第4i-l条及第4i条扫描 线的扫描期间;上述的第二期间为显示面板的奇数帧期间中的第4i-l条及第4i条扫描线 的扫描期间,或显示面板的偶数帧期间中的第4i-3条及第4i-2条扫描线的扫描期间。
在本发明的一实施例中,上述的第一数据通道包括第一锁存器、第二锁存器、数字 模拟转换器及放大器。第一锁存器的输入端接收像素数据,其触发端耦接控制信号。第二 锁存器的输入端耦接第一锁存器的输出端,其触发端耦接水平同步信号。数字模拟转换器 的输入端耦接第二锁存器的输出端。放大器的输入端耦接数字模拟转换器的输出端,其输 出端耦接至第一选择器的第一共同端。 本发明提出一种画面插黑方法,其包括下列步骤。首先,于水平扫描期间传送扫描 线中第一像素群的像素数据给源极驱动装置。接着,由源极驱动装置依据第一像素群的像 素数据驱动第一像素群。最后,由源极驱动装置依据插黑数据于水平扫描期间驱动扫描线 中第二像素群,其中第二像素群不同于第一像素群。 在本发明的一实施例中,上述的画面插黑方法还包括于水平扫描期间传送扫描
线中第三像素群的像素数据给源极驱动装置,以及由源极驱动装置依据第三像素群的像素
数据驱动第三像素群,其中第三像素群不同于第一像素群及第二像素群。 本发明提出一种显示系统,其包含有显示面板源极驱动电路。源极驱动电路耦接
至显示面板,用来同时输出插黑数据与像素数据至显示面板,以使显示面板于至少一扫描
线上同时显示像素数据与插黑数据。 在本发明的一实施例中,上述的源极驱动电路输出像素数据来驱动扫描线上第一 像素群,并输出插黑数据来驱动扫描线上第二像素群,以使第一像素群与第二像素群分别 显示像素数据与插黑数据。 在本发明的一实施例中,上述的所述第三像素群为互不相邻。 在本发明的一实施例中,上述的所述第一像素群为互不相邻,且上述的所述第二 像素群为互不相邻。 在本发明的一实施例中,上述的所述第一像素群为两两相邻,并且所述第二像素群亦为两两相邻。 基于上述,本发明的显示系统、源极驱动装置及其画面插黑方法,其传输在扫描线 中需要显示的像素数据,其余像素则利用插黑数据来驱动,使得在一扫描线上会同时显示 像素数据与插黑数据。藉此,可以利用行插黑的方式来进行画面插黑,以提高画面的动态显 示,还可以减少数据传输的频宽。 为使本发明的上述特征和优点能更明显易懂,下文特举实施例,并结合附图详细 说明如下。


图1A及图1B为传统画面插黑方法的画面显示示意图。图2A为根据本发明第一实施例的源极驱动装置耦接显示面板示意图。图2B、图2C、图2D及图2E为图2A显示面板部份像素显示示意图。图2F为图2A的数据通道210_1的系统方块示意图。图3A为根据本发明第二实施例的源极驱动装置耦接显示面板示意图。图3B、图3C、图3D及图3E为图3A显示面板部份像素显示示意图。图4A为根据本发明第三实施例的源极驱动装置耦接显示面板示意图。图4B、图4C及图4D为图4A显示面板部份像素显示示意图。图5为根据本发明一实施例的画面插黑方法流程图。图6为根据本发明另一实施例的画面插黑方法流程图。附图符号说明10 :显示面板SpS2、S3、S4、Ss、S6 :扫描线DLp DL2、 DL3、 DL4、 DL5、 DL6、 DL7、 DL8、 DL(n—3) 、 DL(n—2) 、 DL(n—1} 、 DLn :数据线200 、300 、400 :源极驱动装置210 1、210 2、210 3、210 4、210 m_l、210 m、210 P_l、210 P :数据通道211、212 :锁存器213 :数字模拟转换器214、 op 1 :放大器220 1、220 2、220 3、220 4、220 m_l、220 m、310 1、310 2、310 3、310 4、310
m-l、310_m、410_l、410_2、410_x :第一选择器 230_l、230_2、230_3、230_4、230_m-l、230_m、320_l、320_2、320_3、320_4、320_
m-l、320_m、420_l、420_2、420_x :第二选择器 240 :插黑数据线 DpiMl :像素数据 Dblack :插黑数据 Sh。r:水平同步信号 Sm :控制信号 S501、 S502、 S503、 S601、 S602、 S603、 S604、 S605 :本发明实施例的画面插黑方法的 步骤。
具体实施例方式[第一实施例] 图2A为根据本发明第一实施例的源极驱动装置耦接显示面板示意图。请参照图 2A,在本实施例中,源极驱动装置200耦接显示面板IO,其中显示面板10具有多条扫描线 (如S!及S2)及n条数据线(如Dl^ DLn)。源极驱动装置200包括数据通道(亦即第 一数据通道)210_1 210jii、插黑数据线240、第一选择器220_1 220jn及第二选择器 230_1 230_m,其中插黑数据线通过放大器opl接收插黑数据Dbla。k,以提供插黑数据Dbla。k 至对应的数据线,n及m为正整数且在此n假设为2m。 数据通道210_1 210jii共同接收像素数据Dpixel。在第一选择器220_1 220_m 中,先以第一选择器220_1为例来说明。第一选择器220_1的第一端耦接至显示面板10中 数据线Dl^ (亦即第一数据线),其第二端耦接至显示面板10中数据线DL3 (亦即第二数据 线),以及其第一共同端耦接至第一数据通道210_1输出端。在第二选择器230_1 230_ m中,同样先以第二选择器230_1为例来说明。第二选择器230_1的第一端耦接至数据线 DLp其第二端耦接至数据线DL3,以及其共同端耦接至插黑数据线240。而上述说明可视为 数据通道210_1的数据传输的路线。 此外,再看到数据通道210_2的数据传输的路线。第一选择器220_2的第一端耦接 至显示面板10中数据线DL2,其第二端耦接至显示面板10中数据线DL4,以及其第一共同端 耦接至数据通道210_2输出端。第二选择器230_2的第一端耦接至数据线Dl^,其第二端耦 接至数据线DL4,以及其共同端耦接至插黑数据线240。而数据通道210_3的数据传输的路 线会与数据通道210_1的数据传输的路线相似,其第一及第二选择器的第一端及第二端会 分别耦接数据线DL5及DL7。而数据通道210_4的数据传输的路线会与数据通道210_2的数 据传输的路线相似,其第一及第二选择器的第一端及第二端会分别耦接数据线DL6及DL8。
根据上述的说明,在源极驱动装置200中,奇数数据通道的数据传输的路线会相 似于数据通道210_1的数据传输的路线,其第一及第二选择器的第一端及第二端会分别耦 接相近的两奇数数据线。而偶数数据通道的数据传输的路线会相似于数据通道210_2的数 据传输的路线,其第一及第二选择器的第一端及第二端会分别耦接相近的两偶数数据线。 藉此,可减少数据传输的频宽。 在第一期间中(在此以第一个帧期间为例),第一选择器220_1 220_m皆将其第 一共同端电性连接至其第一端,第二选择器230_1 230_m皆将其共同端电性连接至其第 二端。亦即数据线DL^ DL2、 DL5、 DL6. . . 、 DL(n—3)及DL(n—2)会接受到像素数据,而使得这些数 据线的像素会正常显示。而其余数据线DL3、DL4、DL7、DLs... 、DL(n—d及DLn会接受到插黑数
据Dbkk,而使得这些数据线的像素会显示插黑,其中此插黑的显示可以显示特定灰阶或黑 色(亦即插黑数据Dbkk可以为特定灰阶数据或黑数据),本实施例不以此为限。其显示参 照图2B,图2B为图2A显示面板部份像素显示示意图。由图2B可以看到,显示面板10会显 示两行正常显示,再显示两行插黑显示,再两行正常显示,其余部份则可以此类推。也就是 说,显示面板10的每一列像素列会同时显示像素数据与插黑数据,而正常显示的像素群为 第一像素群,显示插黑的像素群为第二像素群。其中符号"+ "及"-"代表像素数据的极性, 本领域的的技术人员可依据其设计自行变动,且不以此限制本实施例的实现方式。
而在第二期间中(在此以第二个帧期间为例),第二选择器220_1 220_m皆将其 第一共同端电性连接至其第二端,第二选择器230_1 230_m皆将其共同端电性连接至其 第一端。亦即数据线DL^ DL2、 DL5、 DL6. . . 、 DL(n—3)及DL(n—2)会接受到插黑数据Dbla。k,而使得 这些数据线的像素会显示插黑。而其余数据线DL3、DL4、DL7、DL8. . . 、 DL(n—1}及DLn会接受到 像素数据,而使得这些数据线的像素会正常显示。其显示参照图2C,图2C为图2A显示面板 部份像素显示示意图。由图2C可以看到,显示面板10会显示两行插黑显示,再显示两行正 常显示,再两行插黑显示,其余部份则可以此类推。 而在第三个帧期间中,源极驱动装置200的动作会与第一个帧期间的相同,以及 在第四个帧期间中,源极驱动装置200的动作会与第二个帧期间的动作相同,故在此不加 以赘述,且其余的帧期间中源极驱动装置200的动作则可依此类推可得知。藉此,可使显示 面板以行插黑的方式进行画面插黑,以提高动态画面的显示品质。 此外,再看到图2A,若变更第一期间及第二期间的时间设定,则显示面板10的画 面插黑方式亦会随之改变。在此,第一期间可以为显示面板io在进行第一个帧期间中的扫 描线S工及S2的扫描期间,而其源极驱动装置200的动作与上述第一期间的说明相同,故不 再赘述。而第二期间可以为显示面板IO在进行第一个帧期间中的扫描线Ss及S4的扫描期 间,而其源极驱动装置200的动作与上述第二期间的说明相同,故不再赘述。
接着,在第一个个帧期间中的扫描线S5(未绘示)及Se(未绘示)的扫描期间,其 源极驱动装置200的动作与扫描线S工及S2的扫描期间相同。在第一个帧期间中的扫描线 SJ未绘示)及Ss(未绘示)的扫描期间,其源极驱动装置200的动作与扫描线S3及^的 扫描期间相同。而在第一个帧期间中的其余扫描线则以此则推。其显示参照图2D,图2D为 图2A显示面板部份像素显示示意图。由图2D可以看到,在第一个帧期间中,显示面板10 会在扫描线S工及S2的扫描期间显示两行正常显示,再显示两行插黑显示,再两行正常显示。 接着,在扫描线S3及S4的扫描期间显示两行插黑显示,再显示两行正常显示,再两行插黑显 示。然后,在扫描线S5及S6的扫描期间显示两行正常显示,再显示两行插黑显示,再两行正 常显示。在第一个帧期间中其余扫描线的扫描期间则依据上述类推可得知。
接着,在第二个帧期间中,其第一期间及第二期间所对应的扫描线的扫描期间与 第一个帧期间的相反,以使在第一个帧期间正常显示的像素在第二个帧期间为插黑显示, 且第一个帧期间插黑显示的像素在第二个帧期间为正常显示。其显示参照图2E,图2E为图 2A显示面板部份像素显示示意图。 此外,第三个帧期间中源极驱动装置200的动作会与第一个帧期间相同,第四个 帧期间中源极驱动装置200的动作会与第二个帧期间相同,在此则不加赘述,且其余帧期 间中源极驱动装置200的动作可依据上述说明类推得知。 图2F为图2A的数据通道210_1的系统方块示意图。请参照图2F,在本 实施例中,数据通道210_1包括第一锁存器211、第二锁存器212、数字模拟转换器 (Digital-to-Analog Converter, DAC) 213及放大器214。第一锁存器211的输入端接收 像素数据Dpi!rel,其触发端耦接控制信号Sm。第二锁存器212的输入端耦接第一锁存器211 的输出端,其触发端耦接水平同步信号ShOT。数字模拟转换器213的输入端耦接第二锁存器 212的输出端。放大器214的输入端耦接数字模拟转换器214的输出端,其输出端耦接至第 一选择器220_1的第一共同端。
8
第一锁存器211会依据控制信号Sm决定是否将像素数据DpiMl输出到下一个数 据通道(亦即数据通道210_2)及第二锁存器212。第二锁存器212会依据水平同步信号 ShOT决定是否将所接收到的像素数据Dpi!rel输出到数字模拟转换器214。而数字模拟转换器 214会将其接收到的像素数据Dpi!rel转换为模拟讯号,并通过放大器214传送至第一选择器 220_1。而数据通道210_2 210_m同样可参照上述说明实施。 值得一提的是,若显示面板10的数据线数n并不等于2m的话,则依照实际的数据 线数依序配置,使得后面的第一及第二选择器(例如220jii及230ji1)的第二端甚至第一端 空接。同样地,源极驱动装置200仍可对显示面板10的画面进行插黑。
[第二实施例] 图3A为根据本发明第二实施例的源极驱动装置耦接显示面板示意图。请参照图 2A及图3A,其最大的不同之处于,源极驱动装置300中的第一选择器310_1 310jii及第 二选择器320_1 320jii,其中与图2A实施例相似的元件使用相似的标号。在第一选择 器310_1 310_m中,先以第一选择器310_1为例来说明。第一选择器220_1的第一端耦 接至显示面板10中数据线Dl^ (亦即第一数据线),其第二端耦接至显示面板10中数据线 DL2 (亦即第二数据线),以及其第一共同端耦接至第一数据通道210_1输出端。在第二选择 器320_1 320_m中,同样先以第二选择器230_1为例来说明。第二选择器320_1的第一 端耦接至数据线DLp其第二端耦接至数据线DL2,以及其共同端耦接至插黑数据线240。而 上述说明可视为数据通道210_1的数据传输的路线。 此外,再看到数据通道210_2的数据传输的路线。第一选择器310_2的第一端耦 接至显示面板10中数据线DL3,其第二端耦接至显示面板10中数据线DL4,以及其第一共同 端耦接至数据通道210_2输出端。第二选择器320_2的第一端耦接至数据线Dl^,其第二端 耦接至数据线DL4,以及其共同端耦接至插黑数据线240。而数据通道210_3 210_m的数 据传输的路线可依据上述说明类推得知。主要在于数据通道的数据传输的路线中的第一及 第二选择器的第一端及第二端会分别耦接相邻的数据线,且不同数据通道的数据传输的路 线中的第一及第二选择器耦接不同的两相邻的数据线。藉此,可减少数据传输的频宽。
在第一期间中(在此以第一个帧期间为例),第一选择器310_1 310_m皆将其第 一共同端电性连接至其第一端,第二选择器320_1 320_m皆将其共同端电性连接至其第 二端。亦即数据线DLpDL3、DLs、DL7... 、DL(n-3)及DL(n-l)会接受到像素数据,而使得这 些数据线的像素会正常显示。而其余数据线DL2、DL4、DLe、DLs. . . 、 DL(n—2)及DLn会接受到插 黑数据Dbla。k,而使得这些数据线的像素会显示插黑。其显示参照图3B,图3B为图3A显示 面板部份像素显示示意图。由图3B可以看到,显示面板10会显示一行正常显示,再显示一 行插黑显示,再一行正常显示,再显示一行插黑显示,如此依序显示。 而在第二期间中(在此以第二个帧期间为例),第一选择器310_1 310_m皆将其 第一共同端电性连接至其第二端,第二选择器320_1 320_m皆将其共同端电性连接至其 第一端。亦即数据线DLpDL3、DLs、DL7... 、DL(n-3)及DL(n-l)会接受到插黑数据Dbla。k,而 使得这些数据线的像素会显示插黑。而其余数据线DL2、DL4、DL6、DL8. . . 、DL(n—2)及DLn会接 受到像素数据,而使得这些数据线的像素会正常显示。其显示参照图3C,图3C为图3A显示 面板部份像素显示示意图。由图3C可以看到,显示面板10会显示一行插黑显示,再显示一 行正常显示,再一行插黑显示,再显示一行正常显示,如此依序显示。
而在第三个帧期间中,源极驱动装置200的动作会与第一个帧期间的相同,以及 在第四个帧期间中,源极驱动装置200的动作会与第二个帧期间的动作相同,故在此不加 以赘述,且其余帧期间中源极驱动装置200的动作则可依此类推可得知。藉此,可使显示面 板以行插黑的方式进行画面插黑,以提高动态画面的显示品质。 此外,由于像素数据的极性不同,故上述实施例的显示亦可能如图3D及图3E所 示,图3D及图3E为图3A显示面板部份像素显示示意图。值得一提的是,若显示面板10的 数据线数n并不等于2m的话,则依照实际数据线数依序配置,使得后面的第一及第二选择 器(例如310jii及320ji1)的第二端甚至第一端空接。同样地,源极驱动装置300仍可对显 示面板10的画面进行插黑。
[第三实施例] 图4A为根据本发明第三实施例的源极驱动装置耦接显示面板示意图。请参照图 2A及图4A,其中与图2A实施例相同功能的元件使用相同的标号。在本实施例中,源极驱动 装置400包括数据通道210_1 210—P、插黑数据线240、第一选择器410_1 410_x及第 二选择器420_x,其中P、x及n皆为一正整数,且n假设为3x,而P则等于2x。插黑数据线 用以提供插黑数据D^。k,其中数据通道210_1 210_P共同接收像素数据DpiMl。
在第一选择器410_1 410_x中,先以第一选择器410_1为例来说明。选择 器410_1的第一端耦接至显示面板10中数据线DLp其第二端耦接至显示面板10中数 据线DL2,其第三端耦接到显示面板10中数据线DL3,以及其第一共同端耦接至数据通道 210_1(亦即第一数据通道)输出端,其第二共同端耦接至数据通道210_2(亦即第二数据通 道)输出端。而选择器410_2的第一端耦接至显示面板10中数据线Dl^,其第二端耦接至 显示面板10中数据线DL5,其第三端耦接到显示面板10中数据线DL6,以及其第一共同端耦 接至数据通道210_3输出端,其第二共同端耦接至数据通道210_4输出端。而第一选择器 410_3 410_x则以此类推可得知。 同样在第二选择器420_1 420_x中,先以第二选择器420_1为例来说明。第二 选择器420_1的第一端耦接至数据线DLp其第二端耦接至数据线DL2,其第三端耦接至数据 线DL3,以及其共同端耦接至插黑数据线240。而第二选择器420_2的第一端耦接至数据线 DL4,其第二端耦接至数据线DL5,其第三端耦接至数据线DL6,以及其共同端耦接至插黑数据 线240。而第二选择器420_3 420_1则以此类推可得知。藉此,可减少数据传输频宽的 1/3。 在第一个帧期间中(亦即第二期间),第一选择器410_1 410_x皆将其第一共 同端电性连接至其第二端,第一选择器410_1 410_x皆将其第二共同端电性连接至其第 三端,而第二选择器420_1 420_x皆将其共同端电性连接至其第一端。亦即数据线DL2、 DL3、DL5、DL6. . . 、DL(n—d及DLn会接受到像素数据,而使得这些数据线的像素会正常显示。而
其余数据线DLpDl^DLj未绘示).....DL(n—2)会接受到插黑数据Dbla。k,而使得这些数据线
的像素会显示插黑。其显示参照图4B,图4B为图4A显示面板部份像素显示示意图。由图 4B可以看到,显示面板10会显示一行插黑显示,再显示两行正常显示,再一行插黑显示,再 显示两行正常显示,如此依序显示。 在第二个帧期间中(亦即第一期间),第一选择器410_1 410_x皆将其第一共 同端电性连接至其第一端,第一选择器410_1 410_x皆将其第二共同端电性连接至其第三端,而第二选择器420_1 420_x皆将其共同端电性连接至其第二端。亦即数据线DLp DL3、DL4、DL6. . . 、DL(n—2)及DLn会接受到像素数据,而使得这些数据线的像素会正常显示。而
其余数据线DL2、DL5、DL8(未绘示).....DL(n—d会接受到插黑数据Dbla。k,而使得这些数据线
的像素会显示插黑。其显示参照图4C,图4C为图4A显示面板部份像素显示示意图。由图 4C可以看到,显示面板10会显示一行正常显示,再显示一行插黑显示,再显示两行正常显 示,再显示一行插黑显示,再显示一行正常显示,如此依序显示。 在第三个帧期间中(亦即第三期间),第一选择器410_1 410_x皆将其第一共 同端电性连接至其第一端,第一选择器410_1 410_x皆将其第二共同端电性连接至其第 二端,而第二选择器420_1 420_x皆将其共同端电性连接至其第三端。亦即数据线DLp DL2、DL4、DL5. . . 、DL(n—2)及DL(n—1}会接受到像素数据,而使得这些数据线的像素会正常显示。
而其余数据线DL3、 DL6、 DL9 (未绘示).....DLn会接受到插黑数据Dbla。k,而使得这些数据线
的像素会显示插黑。其显示参照图4D,图4D为图4A显示面板部份像素显示示意图。由图 4D可以看到,显示面板10会显示两行正常显示,再显示一行插黑显示,再两行正常显示,再 显示一行插黑显示,如此依序显示。 而在第四个帧期间中,源极驱动装置200的动作会与第一个帧期间的相同,在第 五个帧期间中,源极驱动装置200的动作会与第二个帧期间的动作相同,以及在第六个帧 期间中,源极驱动装置200的动作会与第三个帧期间的动作相同,故在此不加以赘述,且其 余帧期间中源极驱动装置200的动作则可依此类推可得知。 值得一提的是,若显示面板10的数据线数n并不等于3x的话,则依照实际数据线 数依序配置,使得后面的第一及第二选择器(例如410—x及420—x)的第三端、第二端甚至 第一端空接。同样地,源极驱动装置400仍可对显示面板10的画面进行插黑。
此外,由上述实施例可汇整为画面插黑方法。图5为根据本发明一实施例的画面 插黑方法流程图。请参照图5,此画面插黑方法包括下列步骤。首先,在步骤S501中,于水 平扫描期间传送扫描线中第一像素群的像素数据给源极驱动装置。在步骤S502中,由源极 驱动装置依据第一像素群的像素数据驱动第一像素群。在步骤S503中,由源极驱动装置 依据插黑数据于水平扫描期间驱动扫描线中第二像素群,其中第二像素群不同于第一像素 群。在此请注意,上述步骤S502及S503可同时执行,亦即同一水平扫描期间的像素数据及 插黑数据可同时写入同一条扫描线对应的像素列。 依据上述方法,若第一像素群中的像素为两两相邻,并且第二像素群中的像素亦 为两两相邻的话,则显示面板的显示画面可以如图2B 图2E所示。若第一像素群中的像 素为互不相邻,并且第二像素群中的像素亦为互不相邻的话,则显示面板的显示画面可以 如图3B 图3E所示。此外,在一些实施列中,步骤S502先执行于步骤S503,且在其他的实 施例中,步骤S503可以先于步骤S502执行,或如前所述,步骤S502与S503可同时执行。
图6为根据本发明另一实施例的画面插黑方法流程图。请参照图6,此画面插黑方 法包括下列步骤。首先,在步骤601中,于水平扫描期间传送扫描线中第一像素群的像素数 据给源极驱动装置。在步骤S602中,于水平扫描期间传送扫描线中第三像素群的像素数据 给源极驱动装置。在步骤S603中,由源极驱动装置依据第一像素群的像素数据驱动第一像 素群。在步骤S604中,由源极驱动装置依据插黑数据于水平扫描期间驱动扫描线中第二像 素群,其中第二像素群不同于第一像素群。在步骤S605中,由源极驱动装置依据第三像素群的像素数据驱动第三像素群,其中第三像素群不同于第一像素群及第二像素群。其中,上 述步骤S603、S604及S605可同时执行,亦即同一水平扫描期间的像素数据及插黑数据可同 时写入同一条扫描线对应的像素列。 依据上述方法,若第一像素群中的像素为互不相邻,并且第二像素群中的像素亦 为互不相邻,以及第三像素群中的像素亦为互不相邻的话,则显示面板的显示画面可以如 图4B 图3D所示。此外,在一些实施列中,步骤S603可以先执行于步骤S604及S605,且 在其他的实施例中,步骤S605可以先于步骤S603执行。 综上所述,本发明实施例的源极驱动装置及其画面插黑方法,其传输在扫描线中 需要显示的像素数据,其余像素则利用插黑数据来驱动,使得显示面板在至少一扫描线上 会同时显示像素数据与插黑数据。藉此,可以利用行插黑的方式来进行画面插黑,以提高画 面的动态显示,更可以减少数据传输的频宽。 虽然本发明已以实施例揭露如上,然其并非用以限定本发明,本领域的技术人员 在不脱离本发明的精神和范围的前提下可作若干的更动与润饰,故本发明的保护范围以本 发明的权利要求为准。
权利要求
一种源极驱动装置,包括一第一数据通道,用来提供一显示数据;一插黑数据线,用以提供一插黑数据;一第一选择器,其第一端耦接至一显示面板中一第一数据线,其第二端耦接至该显示面板中一第二数据线,以及其第一共同端耦接至该第一数据通道,其中于一第一期间该第一选择器将其第一共同端电性连接至其第一端,而于一第二期间该第一选择器将其第一共同端电性连接至其第二端;以及一第二选择器,其第一端耦接至该第一数据线,其第二端耦接至该第二数据线,以及其共同端耦接至该插黑数据线,其中于该第一期间该第二选择器将其共同端电性连接至其第二端,而于该第二期间该第二选择器将其共同端电性连接至其第一端。
2. 如权利要求l所述的源极驱动装置,还包括 一第二数据通道;其中该第一选择器还包括一第二共同端及一第三端,该第一选择器的第三端耦接至该 显示面板中一第三数据线,其第二共同端耦接至该第二数据通道的输出端,其中于该第一 期间及该第二期间该第一选择器将其第二共同端电性连接至其第三端,而于一第三期间该 第一选择器将其第一共同端电性连接至其第一端且将其第二共同端电性连接至其第二端。
3. 如权利要求2所述的源极驱动装置,其中该第二选择器还包括一第三端,该第二选 择器的第三端电性连接该第三数据线,其中于该第三期间该第二选择器将其共同端电性连 接至其第三端。
4. 如权利要求3所述的源极驱动装置,其中该第一期间为该显示面板的第3i-l个帧期 间,i为一正整数。
5. 如权利要求4所述的源极驱动装置,其中该第二期间为该显示面板的第3i-2个帧期间。
6. 如权利要求5所述的源极驱动装置,其中该第三期间为该显示面板的第3i个帧期间。
7. 如权利要求1所述的源极驱动装置,其中该第一期间为该显示面板的一奇数帧期间。
8. 如权利要求7所述的源极驱动装置,其中该第二期间为该显示面板的一偶数帧期间。
9. 如权利要求1所述的源极驱动装置,其中该第一期间为该显示面板的一奇数帧期间 中的第4i-3条及第4i-2条扫描线的扫描期间,或该显示面板的一偶数帧期间中的第4i-l 条及第4i条扫描线的扫描期间。
10. 如权利要求9所述的源极驱动装置,其中该第二期间为该显示面板的该奇数帧期 间中的第4i-l条及第4i条扫描线的扫描期间,或该显示面板的该偶数帧期间中的第4i-3 条及第4i-2条扫描线的扫描期间。
11. 如权利要求1所述的源极驱动装置,其中该第一数据通道包括 一第一锁存器,其输入端接收一像素数据,其触发端耦接一控制信号; 一第二锁存器,其输入端耦接该第一锁存器的输出端,其触发端耦接一水平同步信号;一数字模拟转换器,其输入端耦接该第二锁存器的输出端;以及一放大器,其输入端耦接该数字模拟转换器的输出端,其输出端耦接至该第一选择器的第一共同端。
12. —种画面插黑方法,包括于一水平扫描期间传送一扫描线中一第一像素群的像素数据给一源极驱动装置; 由该源极驱动装置依据该第一像素群的像素数据驱动该第一像素群;以及 由该源极驱动装置依据一插黑数据于该水平扫描期间驱动该扫描线中一第二像素群, 其中该第二像素群不同于该第一像素群。
13. 如权利要求12所述的画面插黑方法,还包括于该水平扫描期间传送该扫描线中一第三像素群的像素数据给该源极驱动装置;以及 由该源极驱动装置依据该第三像素群的像素数据驱动该第三像素群,其中该第三像素 群不同于该第一像素群及该第二像素群。
14. 如权利要求13所述的画面插黑方法,其中该第三像素群中的像素彼此互不相邻。
15. 如权利要求12所述的画面插黑方法,其中该第一像素群中的像素彼此互不相邻。
16. 如权利要求15所述的画面插黑方法,其中该第二像素群中的像素彼此互不相邻。
17. 如权利要求12所述的画面插黑方法,其中该第一像素群中的像素两两相邻。
18. 如权利要求17所述的画面插黑方法,其中该第二像素群中的像素两两相邻。
19. 一种显示系统,其包含有 一显示面板;以及一源极驱动电路,耦接至该显示面板,用来同时输出一插黑数据与一像素数据至该显 示面板,以使该显示面板于至少一扫描线上同时显示该像素数据与该插黑数据。
20. 如权利要求19所述的显示系统,其中该源极驱动电路系输出该像素数据来驱动所 述扫描线上一第一像素群,并输出该插黑数据来驱动所述扫描线上一第二像素群,以使该 第一像素群与该第二像素群分别显示该像素数据与该插黑数据。
21. 如权利要求20所述的显示系统,其中该第一像素群与该第二像素群彼此互不相同。
22. 如权利要求21所述的显示系统,其中该第一像素群的像素互不相邻。
23. 如权利要求21所述的显示系统,其中该第一像素群中的像素两两相邻。
24. 如权利要求21所述的显示系统,其中该第二像素群中的像素彼此互不相邻。
25. 如权利要求21所述的显示系统,其中该第二像素群中的像素彼此两两相邻。
全文摘要
一种显示系统、源极驱动装置及其画面插黑方法。源极驱动装置包括数据通道、插黑数据线、第一及第二选择器。第一选择器的第一端耦接第一数据线,其第二端耦接显示面板中第二数据线,其共同端耦接数据通道输出端。第二选择器的第一端耦接第一数据线,其第二端耦接第二数据线,其共同端耦接插黑数据线。在第一期间,第一选择器将其共同端电性连接其第一端,第二选择器将其共同端电性连接其第二端。在第二期间,第一选择器将其共同端电性连接其第二端,第二选择器将其共同端电性连接其第一端。
文档编号G09G3/20GK101777297SQ200910001639
公开日2010年7月14日 申请日期2009年1月9日 优先权日2009年1月9日
发明者林直庆 申请人:联咏科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1