一种扫描驱动电路的制作方法

文档序号:2550380阅读:140来源:国知局
一种扫描驱动电路的制作方法
【专利摘要】本发明提供一种扫描驱动电路,用于对级联的扫描线进行驱动操作,其包括上拉控制模块、上拉模块、下拉模块、下拉维持模块、下传模块以及自举电容;其中当上拉控制模块生成扫描电平信号时,上拉控制模块以及下拉维持模块使用恒压高电平防止漏电现象的产生,下拉模块使用本级的扫描信号防止漏电现象的产生。本发明的扫描驱动电路中上拉控制模块、下拉维持模块以及下拉模块的设置可以很好的避免漏电现象的产生,提高扫描驱动电路的可靠性。
【专利说明】一种扫描驱动电路

【技术领域】
[0001]本发明涉及显示驱动领域,特别是涉及一种扫描驱动电路。

【背景技术】
[0002]Gate Driver On Array,简称GOA,S卩在现有薄膜晶体管液晶显示器的阵列基板上制作扫描驱动电路,实现对扫描线逐行扫描的驱动方式。现有扫描驱动电路的结构示意图如图1所示,该扫描驱动电路10包括上拉控制模块101、上拉模块102、下传模块103、下拉模块104、自举电容105以及下拉维持模块106。
[0003]该扫描驱动电路10在高温状态下工作时,开关管的阈值电压会往负值移动,这样导致扫描驱动电路10的各模块的开关管容易发生漏电,从而影响该扫描驱动电路的可靠性。
[0004]故,有必要提供一种扫描驱动电路,以解决现有技术所存在的问题。


【发明内容】

[0005]本发明的目的在于提供一种漏电现象较轻且可靠性较高的扫描驱动电路,以解决现有的扫描驱动电路的容易发生漏电现象,从而影响扫描驱动电路的可靠性的技术问题。
[0006]为解决上述问题,本发明提供的技术方案如下:
[0007]本发明实施例提供一种扫描驱动电路,用于对级联的扫描线进行驱动操作,其包括:
[0008]上拉控制模块,用于接收上一级的下传信号,并根据所述上一级的下传信号生成相应的所述扫描线的扫描电平信号;
[0009]上拉模块,用于根据所述扫描电平信号以及本级的时钟信号,拉升相应的所述扫描线的扫描信号;
[0010]下拉模块,用于根据下两级的时钟信号以及下两级的扫描信号,拉低相应的所述扫描线的扫描信号
[0011]下拉维持模块,用于维持相应的所述扫描线的扫描信号的低电平;
[0012]下传模块,用于向下一级的上拉控制模块发送本级的下传信号;以及
[0013]自举电容,用于生成所述扫描线的扫描信号的高电平;
[0014]其中当所述上拉控制模块生成扫描电平信号时,所述上拉控制模块以及所述下拉维持模块使用恒压高电平防止漏电现象的产生;所述下拉模块使用本级的扫描信号防止漏电现象的产生。
[0015]在本发明所述的扫描驱动电路中,所述上拉控制模块包括第一开关管,所述第一开关管的控制端输入所述上一级的下传信号,所述第一开关管的输入端输入所述恒压高电平,所述第一开关管的输出端分别与所述上拉模块、所述下拉模块、所述下拉维持模块、所述下传模块以及所述自举电容连接。
[0016]在本发明所述的扫描驱动电路中,所述上拉模块包括第二开关管,所述第二开关管的控制端与所述上拉控制模块的第一开关管的输出端连接,所述第二开关管的输入端输入所述本级的时钟信号,所述第二开关管的输出端输出本级的扫描信号。
[0017]在本发明所述的扫描驱动电路中,所述下传模块包括第三开关管,所述第三开关管的控制端与所述上拉控制模块的第一开关管的输出端连接,所述第三开关管的输入端输入所述本级的时钟信号,所述第三开关管的输出端输出所述本级的下传信号。
[0018]在本发明所述的扫描驱动电路中,所述下拉模块包括第四开关管以及第五开关管,所述第四开关管的控制端输入所述下两级的扫描信号,所述第四开关管的输入端与所述上拉控制模块的第一开关管的输出端连接,所述第四开关管的输出端与所述第五开关管的输入端连接,所述第五开关管的控制端输入所述下两级的时钟信号,所述第五开关管的输出端输入所述本级的扫描信号。
[0019]在本发明所述的扫描驱动电路中,所述下拉维持模块包括第六开关管、第七开关管、第八开关管、第九开关管、第十开关管、第十一开关管、第十二开关管、第十三开关管、第十四开关管以及第十五开关管;
[0020]所述第六开关管的控制端输入所述恒压高电平,所述第六开关管的输入端输入所述恒压高电平,所述第六开关管的输出端与分别与所述第七开关管的输出端、所述第八开关管的控制端以及第十开关管的控制端连接;
[0021]所述第七开关管的控制端分别与所述第一开关管的输出端以及所述第十一开关管的控制端连接,所述第七开关管的输入端与第一恒压低电平连接;
[0022]所述第八开关管的输入端输入所述恒压高电平,所述第八开关管的输出端分别与所述第九开关管的输出端、所述第十四开关管的控制端以及所述第十五开关管的控制端连接;
[0023]所述第九开关管的控制端与所述第一开关管的输出端连接,所述第九开关管的输入端分别与所述第十开关管的输出端以及所述第十一开关管的输出端连接;
[0024]所述第十开关管的输入端输入所述恒压高电平;
[0025]所述第十一开关管的输入端与第二恒压低电平连接;
[0026]所述第十二开关管的控制端与所述第一开关管的输出端连接,所述第十二开关管的输入端输入所述恒压高电平,所述第十二开关管的输出端分别与所述第十三开关管的输出端以及所述第十四开关管的输出端连接;
[0027]所述第十三开关管的控制端与所述第十五开关管的控制端连接,所述第十三开关管的输入端与所述第二恒压低电平连接;
[0028]所述第十四开关管的输入端与所述第一开关管的输出端连接;
[0029]所述第十五开关管的输入端与所述第一恒压低电平连接,所述第十五开关管的输出端与所述上拉模块的第二开关管的输出端连接。
[0030]在本发明所述的扫描驱动电路中,所述第一恒压低电平大于第二恒压低电平。
[0031]在本发明所述的扫描驱动电路中,所述自举电容设置在所述第一开关管输出端以及所述上拉模块的第二开关管的输出端之间。
[0032]在本发明所述的扫描驱动电路中,所述下拉模块包括第四开关管以及第五开关管,所述第四开关管的控制端输入所述下两级的时钟信号,所述第四开关管的输入端与所述上拉控制模块的第一开关管的输出端连接,所述第四开关管的输出端与所述第五开关管的输入端连接,所述第五开关管的控制端输入所述下两级的扫描信号,所述第五开关管的输出端输入所述本级的扫描信号。
[0033]在本发明所述的扫描驱动电路中,所述下拉维持模块包括两个交替工作的第一下拉维持单元以及第二下拉维持单元。
[0034]相较于现有的扫描驱动电路,本发明的扫描驱动电路通过上拉控制模块、下拉维持模块以及下拉模块的设置,可以很好的避免漏电现象的产生,提高扫描驱动电路的可靠性;解决了现有的扫描驱动电路的容易发生漏电现象,从而影响扫描驱动电路的可靠性的技术问题。
[0035]为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下:

【专利附图】

【附图说明】
[0036]图1为一种现有的扫描驱动电路的结构示意图;
[0037]图2为本发明的扫描驱动电路的第一优选实施例的结构示意图;
[0038]图3为本发明的扫描驱动电路的第一优选实施例的信号波形图;
[0039]图4为本发明的扫描驱动电路的第二优选实施例的结构示意图;
[0040]图5为本发明的扫描驱动电路的第三优选实施例的结构示意图;
[0041]图6为本发明的扫描驱动电路的第四优选实施例的结构示意图;
[0042]图7为本发明的扫描驱动电路的第五优选实施例的结构示意图。

【具体实施方式】
[0043]以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
[0044]在图中,结构相似的单元是以相同标号表示。
[0045]请参照图2,图2为本发明的扫描驱动电路的第一优选实施例的结构示意图。本优选实施例的扫描驱动电路20包括上拉控制模块201、上拉模块202、下拉模块203、下拉维持模块204、下传模块205以及自举电容206。上拉控制模块201用于接收上一级的下传信号ST (N-1),并根据上一级的下传信ST (N-1)号生成相应的扫描线的扫描电平信号Q(N);上拉模块202用于根据扫描电平信号Q(N)以及本级的时钟信号CK(η),拉升相应的扫描线的扫描信号G(N);下拉模块203用于根据下两级的时钟信号CK(η+2)以及下两级的扫描信号G(N+2),拉低相应的扫描线的扫描信号G(N);下拉维持模块204用于维持相应的扫描线的扫描信号G(N)的低电平;下传模块205用于向下一级的上拉控制模块发送本级的下传信号ST(N);自举电容206用于生成扫描线的扫描信号G(N)的高电平。
[0046]其中上拉控制模块201包括第一开关管T11,第一开关管Tll的控制端输入上一级的下传信号ST(N-1),第一开关管Tll的输入端输入恒压高电平DCH,第一开关管Tll的输出端分别与上拉模块202、下拉模块203、下拉维持模块204、下传模块205以及自举电容206连接。
[0047]上拉模块202包括第二开关管T21,第二开关管T21的控制端与上拉控制模块的第一开关管Tll的输出端连接,第二开关管T21的输入端输入本级的时钟信号CK(η),第二开关管Τ21的输出端输出本级的扫描信号G(N)。
[0048]下传模块205包括第三开关管Τ22,第三开关管Τ22的控制端与上拉控制模块201的第一开关管Tll的输出端连接,第三开关管Τ22的输入端输入本级的时钟信号CK(n),第三开关管T22的输出端输出本级的下传信号ST(N)。
[0049]下拉模块203包括第四开关管T411以及第五开关管T412,第四开关管T411的控制端输入下两级的扫描信号G(N+2),第四开关管T411的输入端与上拉控制模块的第一开关管Tll的输出端连接,第四开关管T411的输出端与第五开关管T412的输入端连接,第五开关管T412的控制端输入下两级的时钟信号CK (η+2),第五开关管T412的输出端输入本级的扫描信号G(N)。
[0050]下拉维持模块204包括第六开关管Τ51、第七开关管Τ52、第八开关管Τ53、第九开关管Τ54、第十开关管Τ73、第^^一开关管Τ74、第十二开关管Τ75、第十三开关管Τ76、第十四开关管Τ42以及第十五开关管Τ32。
[0051]第六开关管Τ51的控制端输入恒压高电平DCH,第六开关管Τ51的输入端输入恒压高电平DCH,第六开关管Τ51的输出端分别与第七开关管Τ52的输出端、第八开关管Τ53的控制端以及第十开关管Τ73的控制端连接。
[0052]第七开关管Τ52的控制端分别与第一开关管Tll的输出端以及第十一开关管Τ74的控制端连接,第七开关管Τ52的输入端与第一恒压低电平VSSl连接.
[0053]第八开关管Τ53的输入端输入恒压高电平DCH,第八开关管Τ53的输出端分别与第九开关管Τ54的输出端、第十四开关管Τ42的控制端以及第十五开关管Τ32的控制端连接。
[0054]第九开关管Τ54的控制端与第一开关管Tll的输出端连接,第九开关管Τ54的输入端分别与第十开关管Τ73的输出端以及第十一开关管Τ74的输出端连接。
[0055]第十开关管Τ73的输入端输入恒压高电平DCH ;第^ 开关管Τ74的输入端与第二恒压低电平DCL连接。
[0056]第十二开关管Τ75的控制端与第一开关管Tll的输出端连接,第十二开关管Τ75的输入端输入恒压高电平DCH,第十二开关管Τ75的输出端分别与第十三开关管Τ76的输出端以及第十四开关管Τ42的输出端连接。
[0057]第十三开关管Τ76的控制端与第十五开关管Τ32的控制端连接,第十三开关管Τ76的输入端与第二恒压低点平DCL连接。
[0058]第十四开关管Τ42的输入端与第一开关管Tll的输出端连接。
[0059]第十五开关管Τ32的输入端与第一恒压低电平VSSl连接,第十五开关管Τ32的输出端与上拉模块202的第二开关管Τ21的输出端连接。
[0060]自举电容206设置在第一开关管Tll的输出端以及上拉模块202的第二开关管Τ21的输出端之间。
[0061]请参照图2和图3,图3为本发明的扫描驱动电路的第一优选实施例的信号波形图。本优选实施例的扫描驱动电路使用时,由启动信号STV启动扫描驱动电路,当上一级的下传信号ST(N-1)为高电平时,第一开关管Tll导通,恒压高电平DCH通过第一开关管Tll给自举电容206充电,使得参考点Q(N)上升到一较高的电平。随后上一级的下传信号ST(N-1)转为低电平,第一开关管Tll断开,参考点Q(N)通过自举电容206维持一较高的电平,并且第二开关管T21和第三开关管T22导通。
[0062]随后本级的时钟信号CK (η)转为高电平,时钟信号CK (η)通过第二开关管Τ21继续给自举电容206充电,使得参考点Q(N)达到一更高的电平,本级的扫描信号G(N)以及本级的下传信号ST(N)也转为高电平。
[0063]此时参考点Q(N)为高电平状态,由于第一开关管Tll的输入端与恒压高电平DCH连接,因此参考点Q(N)不会通过第一开关管Tll产生漏电现象。
[0064]同时由于第七开关管Τ52、第九开关管Τ54、第十一开关管Τ74以及第十二开关管Τ75导通,参考点P(N)为低电平状态,从而第十四开关管Τ42为断开状态,恒压高电平DCH通过第十二开关管Τ75与第十四开关管Τ42的输出端连接,因此参考点Q(N)也不会通过第十四开关管Τ42产生漏电现象。
[0065]同时第四开关管Τ411和第五开关管Τ412为断开状态,但是第五开关管Τ412的输出端输入本级的扫描信号G(N),该本级的扫描信号G(N)此时为一高电平状态,因此参考点Q(N)也不会通过第四开关管Τ411和第五开关管Τ412产生漏电现象。
[0066]综上所述,本优选实施例的扫描驱动电路20在高电平状态时,不会通过第一开关管Τ11、第十四开关管Τ42、第四开关管Τ411以及第五开关管Τ412产生漏电现象,提升了扫描驱动电路20的可靠性。
[0067]当下两级的扫描信号G(N+2)以及下两级的时钟信号CK(n+2)为高电平时,第四开关管T411以及第五开关管T412导通,同时本级的扫描信号G(N)为低电平,参考点Q(N)通过下拉模块进行放电。并且由于第七开关管T52断开,参考点P (N)在第六开关管T51和第八开关管T53的作用下转为高电平,这时第十三开关管T76和第十四开关管T42导通,参考点Q (N)通过第十四开关管T42、第十三开关管T76与第二恒压低电平DCL连接,这样保证了参考点Q(N)的低电位,对低电平的本级的扫描信号G(N)起到了维持作用。
[0068]为了便于对驱动电路进行解析,优选设置第一恒压低电平VSSl大于第二恒压低电平DCL,以便于对扫描驱动电路20中的各部件进行分开独立控制,第一恒压低电平VSSl和第二恒压低电平DCL的具体数值可根据实际情况进行设定。
[0069]本发明的扫描驱动电路通过上拉控制模块、下拉维持模块以及下拉模块的设置,可以很好的避免漏电现象的产生,提高扫描驱动电路的可靠性。
[0070]请参照图4,图4为本发明的扫描驱动电路的第二优选实施例的结构示意图。本优选实施例的扫描驱动电路与第一优选实施例的区别在于,下拉模块的第四开关管T411的控制端输入下两级的时钟信号CK(n+2),第四开关管T411的输入端与上拉控制模块的第一开关管Tll的输出端连接,第四开关管T411的输出端与第五开关管T412的输入端连接,第五开关管T412的控制端输入下两级的扫描信号G(N+2),第五开关管T412的输出端输入本级的扫描信号G(N)。
[0071]本优选实施例对第一优选实施例的扫描驱动电路的下拉模块进行修改,使得不仅可以防止参考点Q(N)通过第四开关管和第五开关管造成漏电现象,并且可以避免下两级的时钟信号的脉冲信号影响到本级的扫描信号。
[0072]请参照图5,图5为本发明的扫描驱动电路的第三优选实施例的结构示意图。在第一优选实施例的基础上,本优选实施例的扫描驱动电路的下拉维持模块包括两个交替工作的第一下拉维持单元51以及第二下拉维持单元52,分别通过电压源LCl和电压源LC2来控制工作的下拉维持单元。第一下拉维持单元51和第二下拉维持单元52的工作原理与上述的第一优选实施例中的下拉维持模块的工作原理相同,具体请参见上述扫描驱动电路的第一优选实施例中的相关描述。
[0073]本优选实施例的扫描驱动电路设置有两个交替工作的下拉维持单元,这样可以较好的减轻各个下拉维持单元的电应力作用,进一步提高扫描驱动电路长时间工作的可靠性。
[0074]请参照图6,图6为本发明的扫描驱动电路的第四优选实施例的结构示意图。本优选实施例的扫描驱动电路与第三优选实施例的区别在于,下拉模块的第四开关管T411的控制端输入下两级的时钟信号CK(n+2),第四开关管T411的输入端与上拉控制模块的第一开关管Tll的输出端连接,第四开关管T411的输出端与第五开关管T412的输入端连接,第五开关管T412的控制端输入下两级的扫描信号G(N+2),第五开关管T412的输出端输入本级的扫描信号G(N)。
[0075]本优选实施例对第三优选实施例的扫描驱动电路的下拉模块进行修改,使得不仅可以防止参考点Q(N)通过第四开关管和第五开关管造成漏电现象,并且可以避免下两级的时钟信号的脉冲信号影响到本级的扫描信号。
[0076]请参照图7,图7为本发明的扫描驱动电路的第五优选实施例的结构示意图。本优选实施例的扫描驱动电路与第一优选实施例的区别在于,本优选实施例的扫描驱动电路中没有对节点进行共享(T53的控制端与T73的控制端没有共用节点),虽然增加了一定的控制部件,但是进一步提高了本发明的扫描驱动电路的可靠性。
[0077]本发明的扫描驱动电路通过上拉控制模块、下拉维持模块以及下拉模块的设置,可以很好的避免漏电现象的产生,提高扫描驱动电路的可靠性;解决了现有的扫描驱动电路的容易发生漏电现象,从而影响扫描驱动电路的可靠性的技术问题。
[0078]综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
【权利要求】
1.一种扫描驱动电路,用于对级联的扫描线进行驱动操作,其特征在于,包括: 上拉控制模块,用于接收上一级的下传信号,并根据所述上一级的下传信号生成相应的所述扫描线的扫描电平信号; 上拉模块,用于根据所述扫描电平信号以及本级的时钟信号,拉升相应的所述扫描线的扫描信号; 下拉模块,用于根据下两级的时钟信号以及下两级的扫描信号,拉低相应的所述扫描线的扫描信号 下拉维持模块,用于维持相应的所述扫描线的扫描信号的低电平; 下传模块,用于向下一级的上拉控制模块发送本级的下传信号;以及 自举电容,用于生成所述扫描线的扫描信号的高电平; 其中当所述上拉控制模块生成扫描电平信号时,所述上拉控制模块以及所述下拉维持模块使用恒压高电平防止漏电现象的产生;所述下拉模块使用本级的扫描信号防止漏电现象的产生。
2.根据权利要求1所述的扫描驱动电路,其特征在于,所述上拉控制模块包括第一开关管,所述第一开关管的控制端输入所述上一级的下传信号,所述第一开关管的输入端输入所述恒压高电平,所述第一开关管的输出端分别与所述上拉模块、所述下拉模块、所述下拉维持模块、所述下传模块以及所述自举电容连接。
3.根据权利要求2所述的扫描驱动电路,其特征在于,所述上拉模块包括第二开关管,所述第二开关管的控制端与所述上拉控制模块的第一开关管的输出端连接,所述第二开关管的输入端输入所述本级的时钟信号,所述第二开关管的输出端输出本级的扫描信号。
4.根据权利要求2所述的扫描驱动电路,其特征在于,所述下传模块包括第三开关管,所述第三开关管的控制端与所述上拉控制模块的第一开关管的输出端连接,所述第三开关管的输入端输入所述本级的时钟信号,所述第三开关管的输出端输出所述本级的下传信号。
5.根据权利要求2所述的扫描驱动电路,其特征在于,所述下拉模块包括第四开关管以及第五开关管,所述第四开关管的控制端输入所述下两级的扫描信号,所述第四开关管的输入端与所述上拉控制模块的第一开关管的输出端连接,所述第四开关管的输出端与所述第五开关管的输入端连接,所述第五开关管的控制端输入所述下两级的时钟信号,所述第五开关管的输出端输入所述本级的扫描信号。
6.根据权利要求2所述的扫描驱动电路,其特征在于,所述下拉维持模块包括第六开关管、第七开关管、第八开关管、第九开关管、第十开关管、第十一开关管、第十二开关管、第十三开关管、第十四开关管以及第十五开关管; 所述第六开关管的控制端输入所述恒压高电平,所述第六开关管的输入端输入所述恒压高电平,所述第六开关管的输出端分别与所述第七开关管的输出端、所述第八开关管的控制端以及第十开关管的控制端连接; 所述第七开关管的控制端分别与所述第一开关管的输出端以及所述第十一开关管的控制端连接,所述第七开关管的输入端与第一恒压低电平连接; 所述第八开关管的输入端输入所述恒压高电平,所述第八开关管的输出端分别与所述第九开关管的输出端、所述第十四开关管的控制端以及所述第十五开关管的控制端连接; 所述第九开关管的控制端与所述第一开关管的输出端连接,所述第九开关管的输入端分别与所述第十开关管的输出端以及所述第十一开关管的输出端连接; 所述第十开关管的输入端输入所述恒压高电平; 所述第十一开关管的输入端与第二恒压低电平连接; 所述第十二开关管的控制端与所述第一开关管的输出端连接,所述第十二开关管的输入端输入所述恒压高电平,所述第十二开关管的输出端分别与所述第十三开关管的输出端以及所述第十四开关管的输出端连接; 所述第十三开关管的控制端与所述第十五开关管的控制端连接,所述第十三开关管的输入端与所述第二恒压低电平连接; 所述第十四开关管的输入端与所述第一开关管的输出端连接; 所述第十五开关管的输入端与所述第一恒压低电平连接,所述第十五开关管的输出端与所述上拉模块的第二开关管的输出端连接。
7.根据权利要求6所述的扫描驱动电路,其特征在于,所述第一恒压低电平大于第二恒压低电平。
8.根据权利要求2所述的扫描驱动电路,其特征在于,所述自举电容设置在所述第一开关管的输出端以及所述上拉模块的第二开关管的输出端之间。
9.根据权利要求2所述的扫描驱动电路,其特征在于,所述下拉模块包括第四开关管以及第五开关管,所述第四开关管的控制端输入所述下两级的时钟信号,所述第四开关管的输入端与所述上拉控制模块的第一开关管的输出端连接,所述第四开关管的输出端与所述第五开关管的输入端连接,所述第五开关管的控制端输入所述下两级的扫描信号,所述第五开关管的输出端输入所述本级的扫描信号。
10.根据权利要求1所述的扫描驱动电路,其特征在于,所述下拉维持模块包括两个交替工作的第一下拉维持单元以及第二下拉维持单元。
【文档编号】G09G3/36GK104464671SQ201410766636
【公开日】2015年3月25日 申请日期:2014年12月12日 优先权日:2014年12月12日
【发明者】戴超 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1