移位暂存电路及其应用的显示面板的制作方法

文档序号:13238571阅读:157来源:国知局
移位暂存电路及其应用的显示面板的制作方法

本申请涉及显示领域,特别是涉及一种移位暂存电路及其应用的显示面板。



背景技术:

近年来,随着科技的进步,平面液晶显示器逐渐普及化,其具有轻薄等优点。目前平面液晶显示器驱动电路主要是由面板外连接ic来组成,但是此方法无法将产品的成本降低、也无法使面板更薄型化。

且液晶显示设备中通常具有栅极驱动电路、源极驱动电路和像素阵列。像素阵列中具有多个像素电路,每一个像素电路依据栅极驱动电路提供的扫描讯号开启和关闭,并依据源极驱动电路提供的数据讯号,显示数据画面。以栅极驱动电路来说,栅极驱动电路通常具有多级移位寄存器,并藉由一级移位寄存器传递至下一级移位寄存器的方式,来输出扫描讯号到像素阵列中,以依序地开启像素电路,使像素电路接收数据讯号。

因此在驱动电路的制程中,便直接将栅极驱动电路制作在阵列基板上,来取代由外连接ic制作的驱动芯片,此种被称为栅极阵列驱动(gateonarray,goa)技术的应用可直接做在面板周围,减少制作程序、降低产品成本且使面板更薄型化。在栅极阵列驱动技术中,移位寄存器对栅极信号的下拉速度常影响到栅极信号驱动像素阵列的成效。然而,由于现今面板在时序上的设定,以及移位寄存器中的开关组件在开关电压时可能产生的漏电流,因此造成移位寄存器对栅极信号的下拉速度变慢。若栅极信号的下拉速度可以有效提升的话,将能优化整体面板的显示画面,进而提升显示画面的质量。因此,如何改善上述栅极阵列驱动电路基板技术的缺失,因而提出一种制作成本低且加工容易的移位暂存电路。



技术实现要素:

为了解决上述技术问题,本申请的目的在于,提供一种移位暂存电路及其应用的显示面板。

本申请的目的及解决其技术问题是采用以下技术方案来实现的。依据本申请提出的一种移位暂存电路,包括多级移位寄存器,每一移位寄存器包括:一第一开关,所述第一开关的一控制端电性耦接一控制讯号,所述第一开关的一第一端电性耦接所述控制讯号,所述第一开关的一第二端电性耦接一第一节点;一第二开关,所述第二开关的一控制端电性耦接所述第一节点,所述第二开关的一第一端电性耦接一频率讯号,所述第二开关的一第二端电性耦接一输出脉冲讯号;一第三开关,所述第三开关的一控制端电性耦接一第二节点,所述第三开关的一第一端电性耦接所述输出脉冲讯号,所述第三开关的一第二端电性耦接一低预设电位;一第四开关,所述第四开关的一控制端电性耦接所述第二节点,所述第四开关的一第一端电性耦接所述第一节点,所述第四开关的一第二端电性耦接所述低预设电位;一第五开关,所述第五开关的一控制端电性耦接所述第一节点,所述第五开关的一第一端电性耦接一频率讯号,所述第五开关的一第二端电性耦接一第三节点;一第六开关,所述第六开关的一控制端电性耦接一第四节点,所述第六开关的一第一端电性耦接所述第四节点,所述第六开关的一第二端电性耦接一第五节点;一第七开关,所述第七开关的一控制端电性耦接所述第五节点,所述第七开关的一第一端电性耦接所述第四节点,所述第七开关的一第二端电性耦接一第六节点;以及一高频讯号电路,电性耦接于所述移位暂存电路的所述低预设电位、所述第六开关及所述第七开关。

本申请的目的及解决其技术问题还可采用以下技术措施进一步实现。

本申请的另一目的为一种移位暂存电路,包括多级移位寄存器,每一移位寄存器包括:一第一开关,所述第一开关的一控制端电性耦接一控制讯号,所述第一开关的一第一端电性耦接所述控制讯号,所述第一开关的一第二端电性耦接一第一节点;一第二开关,所述第二开关的一控制端电性耦接所述第一节点,所述第二开关的一第一端电性耦接一频率讯号,所述第二开关的一第二端电性耦接一输出脉冲讯号;一第三开关,所述第三开关的一控制端电性耦接一第二节点,所述第三开关的一第一端电性耦接所述输出脉冲讯号,所述第三开关的一第二端电性耦接一低预设电位;一第四开关,所述第四开关的一控制端电性耦接所述第二节点,所述第四开关的一第一端电性耦接所述第一节点,所述第四开关的一第二端电性耦接所述低预设电位;一第五开关,所述第五开关的一控制端电性耦接所述第一节点,所述第五开关的一第一端电性耦接一频率讯号,所述第五开关的一第二端电性耦接一第三节点;一第六开关,所述第六开关的一控制端电性耦接一第四节点,所述第六开关的一第一端电性耦接所述第四节点,所述第六开关的一第二端电性耦接一第五节点;一第七开关,所述第七开关的一控制端电性耦接所述第五节点,所述第七开关的一第一端电性耦接所述第四节点,所述第七开关的一第二端电性耦接一第六节点;以及一高频讯号电路,电性耦接于所述移位元暂存电路的所述低预设电位、所述第六开关及所述第七开关;其中所述高频讯号电路更包括一第十四开关,所述第十四开关的一控制端电性耦接一频率讯号,所述第十四开关的一第一端电性耦接所述频率讯号,所述第十四开关的一第二端电性耦接所述第四节点、一第十五开关,所述第十五开关的一控制端电性耦接一频率讯号,所述第十五开关的一第一端电性耦接所述频率讯号,所述第十五开关的一第二端电性耦接所述第四节点及一第十六开关,所述第十六开关的一控制端电性耦接一频率讯号,所述第十六开关的一第一端电性耦接所述第四节点,所述第十六开关的一第二端电性耦接所述低预设电位。

本申请的又一目的为一种显示面板,包括:第一基板;以及第二基板,与该第一基板相对设置;还包括一种移位暂存电路,包括多级移位寄存器,每一移位寄存器包括:一第一开关,所述第一开关的一控制端电性耦接一控制讯号,所述第一开关的一第一端电性耦接所述控制讯号,所述第一开关的一第二端电性耦接一第一节点;一第二开关,所述第二开关的一控制端电性耦接所述第一节点,所述第二开关的一第一端电性耦接一频率讯号,所述第二开关的一第二端电性耦接一输出脉冲讯号;一第三开关,所述第三开关的一控制端电性耦接一第二节点,所述第三开关的一第一端电性耦接所述输出脉冲讯号,所述第三开关的一第二端电性耦接一低预设电位;一第四开关,所述第四开关的一控制端电性耦接所述第二节点,所述第四开关的一第一端电性耦接所述第一节点,所述第四开关的一第二端电性耦接所述低预设电位;一第五开关,所述第五开关的一控制端电性耦接所述第一节点,所述第五开关的一第一端电性耦接一频率讯号,所述第五开关的一第二端电性耦接一第三节点;一第六开关,所述第六开关的一控制端电性耦接一第四节点,所述第六开关的一第一端电性耦接所述第四节点,所述第六开关的一第二端电性耦接一第五节点;一第七开关,所述第七开关的一控制端电性耦接所述第五节点,所述第七开关的一第一端电性耦接所述第四节点,所述第七开关的一第二端电性耦接一第六节点;以及一高频讯号电路,电性耦接于所述移位元暂存电路的所述低预设电位、所述第六开关及所述第七开关;其中所述的移位元暂存电路设置于该第一基板或该第二基板上。

在本申请的一实施例中,更包括一子下拉电路包括:一第八开关,所述第八开关的一控制端电性耦接所述第六节点,所述第八开关的一第一端电性耦接所述输出脉冲讯号,所述第八开关的一第二端电性耦接所述低预设电位。

在本申请的一实施例中,更包括一第九开关,所述第九开关的一控制端电性耦接所述第六节点,所述第九开关的一第一端电性耦接所述第一节点,所述第九开关的一第二端电性耦接所述低预设电位。

在本申请的一实施例中,更包括一子下拉电路控制器包括:一第六开关,所述第六开关的一控制端电性耦接一第四节点,所述第六开关的一第一端电性耦接所述第四节点,所述第六开关的一第二端电性耦接一第五节点及一第七开关,所述第七开关的一控制端电性耦接所述第五节点,所述第七开关的一第一端电性耦接所述第四节点,所述第七开关的一第二端电性耦接一第六节点。

在本申请的一实施例中,更包括一第十开关,所述第十开关的一控制端电性耦接一第七节点,所述第十开关的一第一端电性耦接所述第六节点,所述第十开关的一第二端电性耦接所述低预设电位。

在本申请的一实施例中,更包括一第十一开关,所述第十一开关的一控制端电性耦接所述第七节点,所述第十一开关的一第一端电性耦接所述第五节点,所述第十一开关的一第二端电性耦接所述低预设电位。

在本申请的一实施例中,更包括一第十二开关,所述第十二开关的一控制端电性耦接一第八节点,所述第十二开关的一第一端电性耦接所述第六节点,所述第十二开关的一第二端电性耦接所述低预设电位及一第十三开关,所述第十三开关的一控制端电性耦接所述第八节点,所述第十三开关的一第一端电性耦接所述第五节点,所述第十三开关的一第二端电性耦接所述低预设电位。

在本申请的一实施例中,所述高频讯号电路更包括一第十四开关,所述第十四开关的一控制端电性耦接一频率讯号,所述第十四开关的一第一端电性耦接所述频率讯号,所述第十四开关的一第二端电性耦接所述第四节点。

本申请通过利用高频讯号组合也可达到低频稳压的效果。

附图说明

图1a为范例性的液晶显示器示意图。

图1b为本申请一实施例的液晶显示器示意图。

图1c为范例性的汤普森电路示意图。

图1d为范例性的提升点及脉冲讯号输出波形示意图。

图2为范例性的移位暂存电路示意图。

图3a为范例性的具有高频稳压电路的移位暂存电路示意图。

图3b为范例性的具有高频稳压电路的波形示意图。

图3c为范例性的具有低频稳压电路的移位暂存电路示意图。

图3d为范例性的具有低频稳压电路的波形示意图。

图4a为本申请一实施例的具有高频讯号组合电路的移位暂存电路示意图。

图4b为本申请一实施例的具有高频讯号组合电路的波形示意图。

具体实施方式

以下各实施例的说明是参考附加的图式,用以例示本申请可用以实施的特定实施例。本申请所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本申请,而非用以限制本申请。

附图和说明被认为在本质上是示出性的,而不是限制性的。在图中,结构相似的单元是以相同标号表示。另外,为了理解和便于描述,附图中示出的每个组件的尺寸和厚度是任意示出的,但是本申请不限于此。

在附图中,为了清晰起见,夸大了层、膜、面板、区域等的厚度。在附图中,为了理解和便于描述,夸大了一些层和区域的厚度。将理解的是,当例如层、膜、区域或基底的组件被称作“在”另一组件“上”时,所述组件可以直接在所述另一组件上,或者也可以存在中间组件。

另外,在说明书中,除非明确地描述为相反的,否则词语“包括”将被理解为意指包括所述组件,但是不排除任何其它组件。此外,在说明书中,“在......上”意指位于目标组件上方或者下方,而不意指必须位于基于重力方向的顶部上。

为更进一步阐述本申请为达成预定发明目的所采取的技术手段及功效,以下结合附图及具体的实施例,对依据本申请提出的一种移位暂存电路及其应用的显示面板,其具体实施方式、结构、特征及其功效,详细说明如后。

本申请的显示面板可包括一lcd(liquidcrystaldisplay)面板包括:开关阵列(thinfilmtransistor,tft)基板、彩色滤光层(colorfilter,cf)基板与形成于两基板之间的液晶层或为一oled(organiclight-emittingdiode)面板或一qled(quantumdotslight-emittingdiode)面板。

在一实施例中,本申请的液晶面板可为曲面型显示面板。

在一实施例中,本申请的主动阵列(tft)及彩色滤光层(cf)可形成于同一基板上。

图1a为范例性的液晶显示器示意图,请参考图1a,一种范例性液晶显示器10,包括一彩色滤光片基板100、一阵列基板110及一驱动芯片103,用以驱动电路。

图1b为本申请一实施例的液晶显示器示意图,请参考图1b,在本申请的一实施例中,一种具有栅极阵列驱动的液晶显示器11,包括一彩色滤光片基板100、一阵列基板110及一栅极阵列驱动105,用以将栅极驱动电路制作在阵列基板110上。

图1c为范例性的汤普森电路示意图。请参考图1c,一种汤普森电路12,包括一输入脉冲讯号电路120及一频率讯号电路130,所述输入脉冲讯号电路120用以提供预充电源给所述汤普森电路12,而在所述频率讯号电路130提供一频率讯号耦合时,使得提升点达到高电压准电位。

图1d为范例性的提升点及脉冲讯号输出波形示意图。请参考图1c及图1d,由于频率讯号(ck)是一个周期性讯号,会一直耦合提升点(couplingboostpoint)的波形120,导致脉冲输出讯号(goutput)在非栅极(gateline)打开时间误动作的波形125,进而导致画面异常。

图2为范例性的移位暂存电路示意图。请参考图2,一种移位暂存电路13,包括多级移位寄存器,每一移位寄存器包括:一第一开关t10,所述第一开关t10的一控制端101a电性耦接一控制讯号st,所述第一开关t10的一第一端101b电性耦接所述控制讯号st,所述第一开关t10的一第二端101c电性耦接一第一节点p1(n);一第二开关t20,所述第二开关t20的一控制端201a电性耦接所述第一节点p1(n),所述第二开关t20的一第一端201b电性耦接一频率讯号ck,所述第二开关t20的一第二端201c电性耦接一输出脉冲讯号g(n);一第三开关t30,所述第三开关t30的一控制端301a电性耦接一第二节点p2(n),所述第三开关t30的一第一端301b电性耦接所述输出脉冲讯号g(n),所述第三开关t30的一第二端301c电性耦接一低预设电位vss;一第四开关t40,所述第四开关t40的一控制端401a电性耦接所述第二节点p2(n),所述第四开关t40的一第一端401b电性耦接所述第一节点p1(n),所述第四开关t40的一第二端401c电性耦接所述低预设电位vss;一子下拉电路210,电性耦接于所述移位暂存电路13的所述第一节点p1(n)、所述输出脉冲讯号g(n)及一低预设电位vss;以及一子下拉电路控制器220,电性耦接于所述移位暂存电路13的所述低预设电位vss及所述子下拉电路210。

图3a为范例性的具有高频稳压电路的移位暂存电路示意图及图3b为范例性的具有高频稳压电路的波形示意图。请参考图3a及图3b,一种移位暂存电路14,包括多级移位寄存器,每一移位寄存器包括:一第一开关t10,所述第一开关t10的一控制端101a电性耦接一控制讯号f(n-2),所述第一开关t10的一第一端101b电性耦接所述控制讯号f(n-2),所述第一开关t10的一第二端101c电性耦接一第一节点p1(n);一第二开关t20,所述第二开关t20的一控制端201a电性耦接所述第一节点p1(n),所述第二开关t20的一第一端201b电性耦接一频率讯号hck,所述第二开关t20的一第二端201c电性耦接一输出脉冲讯号g(n);一第三开关t30,所述第三开关t30的一控制端301a电性耦接一第二节点p2(n),所述第三开关t30的一第一端301b电性耦接所述输出脉冲讯号g(n),所述第三开关t30的一第二端301c电性耦接一低预设电位vss;一第四开关t40,所述第四开关t40的一控制端401a电性耦接所述第二节点p2(n),所述第四开关t40的一第一端401b电性耦接所述第一节点p1(n),所述第四开关t40的一第二端401c电性耦接所述低预设电位vss;一第五开关t50,所述第五开关t50的一控制端501a电性耦接所述第一节点p1(n),所述第五开关t50的一第一端501b电性耦接一频率讯号hck,所述第五开关t50的一第二端501c电性耦接一第三节点p3(n);一第八开关t80,所述第八开关t80的一控制端801a电性耦接所述第六节点p6(n),所述第八开关t80的一第一端801b电性耦接所述输出脉冲讯号g(n),所述第八开关t80的一第二端801c电性耦接所述低预设电位vss;一第九开关t90,所述第九开关t90的一控制端901a电性耦接所述第六节点p6(n),所述第九开关t90的一第一端901b电性耦接所述第一节点p1(n),所述第九开关t90的一第二端901c电性耦接所述低预设电位vss;以及一第十开关t11,所述第十开关t11的一控制端111a电性耦接一第七节点p7(n),所述第十开关t11的一第一端111b电性耦接所述第六节点p6(n),所述第十开关t11的一第二端111c电性耦接所述低预设电位vss。其中电路中的高频稳压是利用电容,因此高频稳压比低频稳压少两个低频讯号。

图3c为范例性的具有低频稳压电路的移位暂存电路示意图及图3d为范例性的具有低频稳压电路的波形示意图。请参考图3c及图3d,一种移位暂存电路15,包括多级移位寄存器,每一移位寄存器包括:一第一开关t10,所述第一开关t10的一控制端101a电性耦接一控制讯号f(n-2),所述第一开关t10的一第一端101b电性耦接所述控制讯号f(n-2),所述第一开关t10的一第二端101c电性耦接一第一节点p1(n);一第二开关t20,所述第二开关t20的一控制端201a电性耦接所述第一节点p1(n),所述第二开关t20的一第一端201b电性耦接一频率讯号hck,所述第二开关t20的一第二端201c电性耦接一输出脉冲讯号g(n);一第三开关t30,所述第三开关t30的一控制端301a电性耦接一第二节点p2(n),所述第三开关t30的一第一端301b电性耦接所述输出脉冲讯号g(n),所述第三开关t30的一第二端301c电性耦接一低预设电位vss;一第四开关t40,所述第四开关t40的一控制端401a电性耦接所述第二节点p2(n),所述第四开关t40的一第一端401b电性耦接所述第一节点p1(n),所述第四开关t40的一第二端401c电性耦接所述低预设电位vss;一第五开关t50,所述第五开关t50的一控制端501a电性耦接所述第一节点p1(n),所述第五开关t50的一第一端501b电性耦接一频率讯号hck,所述第五开关t50的一第二端501c电性耦接一第三节点p3(n);一第六开关t60,所述第六开关t60的一控制端601a电性耦接一低频讯号lck,所述第六开关t60的一第一端601b电性耦接所述低频讯号lck,所述第六开关t60的一第二端601c电性耦接一第五节点p5(n);一第七开关t70,所述第七开关t70的一控制端701a电性耦接所述第五节点p5(n),所述第七开关t70的一第一端701b电性耦接所述低频讯号lck,所述第七开关t70的一第二端701c电性耦接一第六节点p6(n);一第八开关t80,所述第八开关t80的一控制端801a电性耦接所述第六节点p6(n),所述第八开关t80的一第一端801b电性耦接所述输出脉冲讯号g(n),所述第八开关t80的一第二端801c电性耦接所述低预设电位vss;一第九开关t90,所述第九开关t90的一控制端901a电性耦接所述第六节点p6(n),所述第九开关t90的一第一端901b电性耦接所述第一节点p1(n),所述第九开关t90的一第二端901c电性耦接所述低预设电位vss;一第十开关t11,所述第十开关t11的一控制端111a电性耦接一第七节点p7(n),所述第十开关t11的一第一端111b电性耦接所述第六节点p6(n),所述第十开关t11的一第二端111c电性耦接所述低预设电位vss;一第十一开关t12,所述第十一开关t12的一控制端121a电性耦接所述第七节点p7(n),所述第十一开关t12的一第一端121b电性耦接所述第五节点p5(n),所述第十一开关t12的一第二端121c电性耦接所述低预设电位vss;一第十二开关t13,所述第十二开关t13的一控制端131a电性耦接一第八节点p8(n),所述第十二开关t13的一第一端131b电性耦接所述第六节点p6(n),所述第十二开关t13的一第二端131c电性耦接所述低预设电位vss;以及一第十三开关t14,所述第十三开关t14的一控制端141a电性耦接所述第八节点p8(n),所述第十三开关t14的一第一端141b电性耦接所述第五节点p5(n),所述第十三开关t14的一第二端141c电性耦接所述低预设电位vss。其中电路以低频稳压效果比高频好,但是要多两个低频讯号。

图4a为本申请一实施例的具有高频讯号组合电路的移位暂存电路示意图及图4b为本申请一实施例的具有高频讯号组合电路的波形示意图。请参考图4a及图4b,在本申请的一实施例中,一种移位暂存电路20,包括多级移位寄存器,每一移位寄存器包括:一第一开关t10,所述第一开关t10的一控制端101a电性耦接一控制讯号f(n-2),所述第一开关t10的一第一端101b电性耦接所述控制讯号f(n-2),所述第一开关t10的一第二端101c电性耦接一第一节点p1(n);一第二开关t20,所述第二开关t20的一控制端201a电性耦接所述第一节点p1(n),所述第二开关t20的一第一端201b电性耦接一频率讯号hck,所述第二开关t20的一第二端201c电性耦接一输出脉冲讯号g(n);一第三开关t30,所述第三开关t30的一控制端301a电性耦接一第二节点p2(n),所述第三开关t30的一第一端301b电性耦接所述输出脉冲讯号g(n),所述第三开关t30的一第二端301c电性耦接一低预设电位vss;一第四开关t40,所述第四开关t40的一控制端401a电性耦接所述第二节点p2(n),所述第四开关t40的一第一端401b电性耦接所述第一节点p1(n),所述第四开关t40的一第二端401c电性耦接所述低预设电位vss;一第五开关t50,所述第五开关t50的一控制端501a电性耦接所述第一节点p1(n),所述第五开关t50的一第一端501b电性耦接一频率讯号hck,所述第五开关t50的一第二端501c电性耦接一第三节点p3(n);一第六开关t60,所述第六开关t60的一控制端601a电性耦接一第四节点p4(n),所述第六开关t60的一第一端601b电性耦接所述第四节点p4(n),所述第六开关t60的一第二端601c电性耦接一第五节点p5(n);一第七开关t70,所述第七开关t70的一控制端701a电性耦接所述第五节点p5(n),所述第七开关t70的一第一端701b电性耦接所述第四节点p4(n),所述第七开关t70的一第二端701c电性耦接一第六节点p6(n);一第八开关t80,所述第八开关t80的一控制端801a电性耦接所述第六节点p6(n),所述第八开关t80的一第一端801b电性耦接所述输出脉冲讯号g(n),所述第八开关t80的一第二端801c电性耦接所述低预设电位vss;一第九开关t90,所述第九开关t90的一控制端901a电性耦接所述第六节点p6(n),所述第九开关t90的一第一端901b电性耦接所述第一节点p1(n),所述第九开关t90的一第二端901c电性耦接所述低预设电位vss;一第十开关t11,所述第十开关t11的一控制端111a电性耦接一第七节点p7(n),所述第十开关t11的一第一端111b电性耦接所述第六节点p6(n),所述第十开关t11的一第二端111c电性耦接所述低预设电位vss;一第十一开关t12,所述第十一开关t12的一控制端121a电性耦接所述第七节点p7(n),所述第十一开关t12的一第一端121b电性耦接所述第五节点p5(n),所述第十一开关t12的一第二端121c电性耦接所述低预设电位vss;一第十二开关t13,所述第十二开关t13的一控制端131a电性耦接一第八节点p8(n),所述第十二开关t13的一第一端131b电性耦接所述第六节点p6(n),所述第十二开关t13的一第二端131c电性耦接所述低预设电位vss;一第十三开关t14,所述第十三开关t14的一控制端141a电性耦接所述第八节点p8(n),所述第十三开关t14的一第一端141b电性耦接所述第五节点p5(n),所述第十三开关t14的一第二端141c电性耦接所述低预设电位vss;以及一高频讯号电路400,电性耦接于所述移位暂存电路20的所述低预设电位vss、所述第六开关t60及所述第七开关t70。

请参考图4a及图4b,在本申请的一实施例中,一种移位暂存电路20,包括多级移位寄存器,每一移位寄存器包括:一第一开关t10,所述第一开关t10的一控制端101a电性耦接一控制讯号f(n-2),所述第一开关t10的一第一端101b电性耦接所述控制讯号f(n-2),所述第一开关t10的一第二端101c电性耦接一第一节点p1(n);一第二开关t20,所述第二开关t20的一控制端201a电性耦接所述第一节点p1(n),所述第二开关t20的一第一端201b电性耦接一频率讯号hck,所述第二开关t20的一第二端201c电性耦接一输出脉冲讯号g(n);一第三开关t30,所述第三开关t30的一控制端301a电性耦接一第二节点p2(n),所述第三开关t30的一第一端301b电性耦接所述输出脉冲讯号g(n),所述第三开关t30的一第二端301c电性耦接一低预设电位vss;一第四开关t40,所述第四开关t40的一控制端401a电性耦接所述第二节点p2(n),所述第四开关t40的一第一端401b电性耦接所述第一节点p1(n),所述第四开关t40的一第二端401c电性耦接所述低预设电位vss;一第五开关t50,所述第五开关t50的一控制端501a电性耦接所述第一节点p1(n),所述第五开关t50的一第一端501b电性耦接一频率讯号hck,所述第五开关t50的一第二端501c电性耦接一第三节点p3(n);一第六开关t60,所述第六开关t60的一控制端601a电性耦接一第四节点p4(n),所述第六开关t60的一第一端601b电性耦接所述第四节点p4(n),所述第六开关t60的一第二端601c电性耦接一第五节点p5(n);一第七开关t70,所述第七开关t70的一控制端701a电性耦接所述第五节点p5(n),所述第七开关t70的一第一端701b电性耦接所述第四节点p4(n),所述第七开关t70的一第二端701c电性耦接一第六节点p6(n);一第八开关t80,所述第八开关t80的一控制端801a电性耦接所述第六节点p6(n),所述第八开关t80的一第一端801b电性耦接所述输出脉冲讯号g(n),所述第八开关t80的一第二端801c电性耦接所述低预设电位vss;一第九开关t90,所述第九开关t90的一控制端901a电性耦接所述第六节点p6(n),所述第九开关t90的一第一端901b电性耦接所述第一节点p1(n),所述第九开关t90的一第二端901c电性耦接所述低预设电位vss;一第十开关t11,所述第十开关t11的一控制端111a电性耦接一第七节点p7(n),所述第十开关t11的一第一端111b电性耦接所述第六节点p6(n),所述第十开关t11的一第二端111c电性耦接所述低预设电位vss;一第十一开关t12,所述第十一开关t12的一控制端121a电性耦接所述第七节点p7(n),所述第十一开关t12的一第一端121b电性耦接所述第五节点p5(n),所述第十一开关t12的一第二端121c电性耦接所述低预设电位vss;一第十二开关t13,所述第十二开关t13的一控制端131a电性耦接一第八节点p8(n),所述第十二开关t13的一第一端131b电性耦接所述第六节点p6(n),所述第十二开关t13的一第二端131c电性耦接所述低预设电位vss;一第十三开关t14,所述第十三开关t14的一控制端141a电性耦接所述第八节点p8(n),所述第十三开关t14的一第一端141b电性耦接所述第五节点p5(n),所述第十三开关t14的一第二端141c电性耦接所述低预设电位vss;以及一高频讯号电路400,电性耦接于所述移位暂存电路20的所述低预设电位vss、所述第六开关t60及所述第七开关t70;其中所述高频讯号电路400更包括一第十四开关t15,所述第十四开关t15的一控制端151a电性耦接一频率讯号hck(n-2),所述第十四开关t15的一第一端151b电性耦接所述频率讯号hck(n-2),所述第十四开关t15的一第二端151c电性耦接所述第四节点p4(n)、一第十五开关t16,所述第十五开关t16的一控制端161a电性耦接一频率讯号hck(n),所述第十五开关t16的一第一端161b电性耦接所述频率讯号hck(n),所述第十五开关t16的一第二端161c电性耦接所述第四节点p4(n)及一第十六开关t17,所述第十六开关t17的一控制端171a电性耦接一频率讯号hck(n+2),所述第十六开关t17的一第一端171b电性耦接所述第四节点p4(n),所述第十六开关t17的一第二端171c电性耦接所述低预设电位vss。

请参考图4a,在本申请的一实施例中,更包括一子下拉电路210包括:一第八开关t80,所述第八开关t80的一控制端801a电性耦接所述第六节点p6(n),所述第八开关t80的一第一端801b电性耦接所述输出脉冲讯号g(n),所述第八开关t80的一第二端801c电性耦接所述低预设电位vss;以及一第九开关t90,所述第九开关t90的一控制端901a电性耦接所述第六节点p6(n),所述第九开关t90的一第一端901b电性耦接所述第一节点p1(n),所述第九开关t90的一第二端901c电性耦接所述低预设电位vss。

请参考图4a,在本申请的一实施例中,更包括一子下拉电路控制器220包括:一第六开关t60,所述第六开关t60的一控制端601a电性耦接一第四节点p4(n),所述第六开关t60的一第一端601b电性耦接所述第四节点p4(n),所述第六开关t60的一第二端601c电性耦接一第五节点p5(n);一第七开关t70,所述第七开关t70的一控制端701a电性耦接所述第五节点p5(n),所述第七开关t70的一第一端701b电性耦接所述第四节点p4(n),所述第七开关t70的一第二端701c电性耦接一第六节点p6(n);一第十开关t11,所述第十开关t11的一控制端111a电性耦接一第七节点p7(n),所述第十开关t11的一第一端111b电性耦接所述第六节点p6(n),所述第十开关t11的一第二端111c电性耦接所述低预设电位vss;一第十一开关t12,所述第十一开关t12的一控制端121a电性耦接所述第七节点p7(n),所述第十一开关t12的一第一端121b电性耦接所述第五节点p5(n),所述第十一开关t12的一第二端121c电性耦接所述低预设电位vss;一第十二开关t13,所述第十二开关t13的一控制端131a电性耦接一第八节点p8(n),所述第十二开关t13的一第一端131b电性耦接所述第六节点p6(n),所述第十二开关t13的一第二端131c电性耦接所述低预设电位vss;以及一第十三开关t14,所述第十三开关t14的一控制端141a电性耦接所述第八节点p8(n),所述第十三开关t14的一第一端141b电性耦接所述第五节点p5(n),所述第十三开关t14的一第二端141c电性耦接所述低预设电位vss。

请参考图4a,在本申请的一实施例中,一种显示面板,包括:第一基板(图未示);以及第二基板(图未示),与该第一基板相对设置;还包括所述移位元暂存电路20;其中所述的移位元暂存电路20设置于该第一基板或该第二基板上。

本申请通过利用高频讯号组合也可达到低频稳压的效果。

“在一些实施例中”及“在各种实施例中”等用语被重复地使用。所述用语通常不是指相同的实施例;但它也可以是指相同的实施例。“包含”、“具有”及“包括”等用词是同义词,除非其前后文意显示出其它意思。

以上所述,仅是本申请的实施例,并非对本申请作任何形式上的限制,虽然本申请已以具体的实施例揭露如上,然而并非用以限定本申请,任何熟悉本专业的技术人员,在不脱离本申请技术方案范围内,当可利用上述揭示的技术内容作出些许更动或修饰为等同变化的等效实施例,但凡是未脱离本申请技术方案的内容,依据本申请的技术实质对以上实施例所作的任何简单修改、等同变化与修饰,均仍属于本申请技术方案的范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1