驱动电路的制作方法

文档序号:15806713发布日期:2018-11-02 21:52阅读:224来源:国知局
驱动电路的制作方法

本发明涉及显示技术领域,特别涉及一种驱动电路。

【背景技术】

goa(gatedriveronarray,集成在阵列基板上的行扫描技术)电路是显示面板中的一个重要组成部分。goa技术是利用现有薄膜晶体管制程将行扫描驱动信号电路制作在显示面板的阵列基板上,实现对显示面板进行逐行扫描(驱动)的一项技术。

在集成有触控功能的显示面板中,goa电路对显示面板进行驱动的期间包括显示期间和触控感应期间,传统的goa电路在触控感应期间容易导致显示面板出现分屏现象。

故,有必要提出一种新的技术方案,以解决上述技术问题。



技术实现要素:

本发明的目的在于提供一种驱动电路,其能增强驱动电路在显示期间和触控感应期间的稳定性,避免显示面板出现分屏现象。

为解决上述问题,本发明的技术方案如下:

一种驱动电路,所述驱动电路包括至少两驱动单元,所述驱动单元包括:主体部分,所述主体部分的预定线路包括第一子线路和第二子线路;电位维持部分,所述电位维持部分连接所述第一子线路和所述第二子线路,所述电位维持部分用于维持所述第二子线路的电位,所述电位维持部分包括三极管,所述三极管的控制端与所述第一子线路连接,所述三极管的输入端与所述主体部分的第一电位信号输入端连接,所述三极管的输出端与所述第二子线路连接。

在上述驱动电路中,所述三极管用于通过所述输入端接收第一电位信号,以在所述三极管的所述输入端与所述输出端之间的电流通道开启时通过向所述第二子线路提供所述第一电位信号来维持所述第二子线路的电位。

在上述驱动电路中,所述主体部分还包括第一开关、第二开关、第一控制信号输入端、第二控制信号输入端、第一扫描信号输入端、第二扫描信号输入端;所述第一开关的第一控制端、第一输入端和第一输出端分别与所述第一扫描信号输入端、所述第一控制信号输入端和所述第一子线路连接;所述第二开关的第二控制端、第二输入端和所述第二输出端分别与所述第二扫描信号输入端、第二控制信号输入端和所述第一子线路连接。

在上述驱动电路中,所述三极管还用于防止所述第二子线路的电流从所述第一开关和/或所述第二开关漏出。

在上述驱动电路中,所述主体部分还包括第三开关、第四开关、第一时钟信号输入端、第二时钟信号输入端;所述第三开关的第三控制端、第三输入端分别与所述第一控制信号输入端和所述第一时钟信号输入端连接;所述第四开关的第四控制端、第四输入端分别与所述第二控制信号输入端和所述第二时钟信号输入端连接;所述第一时钟信号输入端所传输的第一时钟信号和/或所述第二时钟信号输入端所传输的第二时钟信号用于与电位维持部分相配合,以提高所述第二子线路的电位的稳定性。

在上述驱动电路中,所述主体部分还包括第五开关、第六开关、第七开关、第八开关、第九开关、第十开关、扫描信号输出端、第二电位信号输入端、第三电位信号输入端、第四电位信号输入端、第三时钟信号输入端、第一电容;所述第二子线路与所述第七开关的第七输入端连接;所述第五开关的第五控制端与所述第八开关的第八输出端和所述第六开关的第六输出端连接,所述第五开关的第五输入端所述第二电位信号输入端连接,所述第五开关的第五输出端与所述第七开关的第七输入端连接;所述第六开关的第六控制端与所述第二开关的所述第二输出端连接,所述第六开关的第六输入端与所述第二电位信号输入端连接;所述第七开关的第七控制端与所述第三电位信号输入端连接,所述第七开关的第七输出端与第九开关的第九控制端连接;所述第八开关的第八控制端与所述第三开关的第三输出端和所述第四开关的第四输出端连接,所述第八开关的第八输入端与所述第四电位信号输入端连接;所述第九开关的第九输入端与所述第三时钟信号输入端连接,所述第九开关的第九输出端与所述扫描信号输出端连接;所述第十开关的第十控制端与所述第八开关的第八输出端连接,所述第十开关的第十输入端与所述第二电位信号输入端连接,所述第十开关的第十输出端与所述扫描信号输出端连接;所述第一电容的第一极板与第二电位信号输入端连接,所述第一电容的第二极板与所述第五控制端连接。

在上述驱动电路中,所述主体部分还包括第二电容和第五电位信号输入端;所述第二电容的第三极板与所述第二子线路相连,所述第二电容的第四极板与所述第五电位信号输入端连接。

在上述驱动电路中,所述主体部分还包括第三电容和第六电位信号输入端;所述第三电容的第五极板与所述第一开关的所述第一输出端连接,所述第三电容的第六极板与所述第六电位信号输入端连接,所述第三电容用于提高所述第二子线路的电位的稳定性。

在上述驱动电路中,所述主体部分还包括第四电容;所述第四电容的第七极板与所述第九控制端连接,所述第四电容的第八极板与所述第九输出端连接,所述第四电容用于提升向所述第九控制端输入的电位。

在上述驱动电路中,所述主体部分还包括第十一开关、第十二开关、第十三开关、第三控制信号输入端和第四控制信号输入端;所述第十一开关的第十一控制端和第十一输入端均与所述第三控制信号输入端连接,所述第十一开关的第十一输出端与所述扫描信号输出端连接;所述第十二开关的第十二控制端与所述第三控制信号输入端连接,所述第十二开关的第十二输入端与所述第二电位信号输入端连接,所述第十二开关的第十二输出端与所述第十控制端连接;所述第十三开关的第十三控制端与所述第四控制信号输入端连接,所述第十三开关的第十三输入端与所述第二电位信号输入端连接,所述第十三开关的第十三输出端与所述扫描信号输出端连接。

相对现有技术,本发明的驱动电路设置了电位维持部分,该电位维持部分包括三极管,三极管的控制端和输出端分别连接第一子线路和第二子线路,因此可以将所述第二子线路的第二预定位置维持在高电位,从而增强驱动电路在显示期间和触控感应期间的稳定性,避免显示面板出现分屏现象,即,避免显示面板出现暂停级分屏的风险。

为让本发明的上述内容能更明显易懂,下文特举优选实施例,并配合所附图式,作详细说明如下。

【附图说明】

图1为本发明的驱动电路的第一实施例的示意图。

图2为本发明的驱动电路的第二实施例的示意图。

图3为本发明的驱动电路的第三实施例的示意图。

图4为本发明的驱动电路的第一实施例、第二实施例、第三实施例中第一时钟信号输入端、第二时钟信号输入端、第二时钟信号输入端、第一扫描信号输入端、第二扫描信号输入端、第一预定位置、第二预定位置、第三预定位置、第四预定位置以及扫描信号输出端处的信号的波形图。

【具体实施方式】

本说明书所使用的词语“实施例”意指实例、示例或例证。此外,本说明书和所附权利要求中所使用的冠词“一”一般地可以被解释为“一个或多个”,除非另外指定或从上下文可以清楚确定单数形式。

本发明的驱动电路可以适用于tft-lcd(thinfilmtransistorliquidcrystaldisplay,薄膜晶体管液晶显示面板)、oled(organiclightemittingdiode,有机发光二极管显示面板)等,图4为本发明的驱动电路的第一实施例、第二实施例、第三实施例中第一时钟信号输入端ck(n-1)、第二时钟信号输入端ck(n+1)、第二时钟信号输入端ck(n+1)、第一扫描信号输入端g(n-2)、第二扫描信号输入端g(n+2)、第一预定位置q1、第二预定位置q2、第三预定位置q3、第四预定位置p以及扫描信号输出端g(n)处的信号的波形图。

参考图1和图4,图1为本发明的驱动电路的第一实施例的示意图。

本实施例的驱动电路包括至少两驱动单元,至少两所述驱动单元以阵列的形式排列,至少两所述驱动单元相互连接,具体地,第n个驱动单元与第n-2个驱动单元和第n+2个驱动单元连接,

每一所述驱动单元所生成的扫描信号均输出至所述驱动电路所对应的显示面板的像素阵列中,此外,所述第n-2个驱动单元所生成的扫描信号和所述第n+2个驱动单元所生成的扫描信号还输出至所述第n个驱动单元。

所述驱动单元包括主体部分101和电位维持部分102,所述主体部分101与所述电位维持部分102相连接。

所述主体部分101的预定线路包括第一子线路1011和第二子线路1012,所述第一子线路1011与所述第二子线路1012断开(绝缘)。

所述电位维持部分102连接所述第一子线路1011和所述第二子线路1012,所述电位维持部分102用于维持所述第二子线路1012的电位,所述电位维持部分102包括三极管t14,所述三极管t14的控制端与所述第一子线路1011连接,所述三极管t14的输入端与所述主体部分101的第一电位信号输入端vgh1连接,所述三极管t14的输出端与所述第二子线路1012连接。所述第一电位信号输入端vgh1用于接收第一电位信号。

所述电位维持部分102(所述三极管t14)用于通过所述输入端接收第一电位信号,以在所述三极管t14的所述输入端与所述输出端之间的电流通道开启时通过向所述第二子线路1012提供所述第一电位信号来维持所述第二子线路1012的电位。

所述电位维持部分102(所述三极管t14)还用于防止所述第二子线路1012的电流传输至所述第一子线路1011。具体地,由于三极管t14的控制端和输出端分别连接第一子线路1011和第二子线路1012,因此第一子线路1011和第二子线路1012相隔断,第二子线路1012中的电流不能通过三极管t14流入到第一子线路1011中,从而可以有效地维持第二子线路1012处的电位。

所述主体部分101还包括第一开关t1、第二开关t2、第一控制信号输入端u2d、第二控制信号输入端d2u、第一扫描信号输入端g(n-2)、第二扫描信号输入端g(n+2)。

所述第一开关t1的第一控制端、第一输入端和第一输出端分别与所述第一扫描信号输入端g(n-2)、所述第一控制信号输入端u2d和所述第一子线路1011连接。

所述第二开关t2的第二控制端、第二输入端和所述第二输出端分别与所述第二扫描信号输入端g(n+2)、第二控制信号输入端d2u和所述第一子线路1011连接。

所述第一控制信号输入端u2d用于接收第一扫描方向控制信号,所述第二控制信号输入端d2u用于接收第二扫描方向控制信号,其中,所述第二扫描方向控制信号所对应的扫描方向与所述第一扫描方向控制信号所对应的扫描信号相反。

在所述驱动单元为所述驱动电路中的第n个驱动单元的情况下,所述第一扫描信号输入端g(n-2)用于接收第n-2个驱动单元所生成的扫描信号(第一扫描信号),所述第二扫描信号输入端g(n+2)用于接收第n+2个驱动单元所生成的扫描信号(第二扫描信号)。

第n-2个驱动单元所生成的扫描信号(第一扫描信号)用于开启或关闭所述第一开关t1,第n+2个驱动单元所生成的扫描信号(第二扫描信号)开启或关闭所述第二开关t2。

如图4所示,在第三时间段s3,第一扫描信号为高电平,在第一时间段s1至第二时间段s2、第四时间段s4至第十五时间段s15,第一扫描信号为低电平;在第七时间段s7,第二扫描信号为高电平,在第一时间段s1至第六时间段s6、第八时间段s8至第十五时间段s15,第二扫描信号为低电平;在第五时间段s5,扫描信号输出端g(n)所输出的扫描信号(第三扫描信号)为高电平,在第一时间段s1至第四时间段s4、第六时间段s6至第十五时间段s15,第三扫描信号为低电平。

所述三极管t14的所述控制端用于定时从所述第一输出端和/或所述第二输出端接收信号,以定时开启所述输入端与所述输出端之间的电流通道,从而使得所述第二线路定时从第一电位信号输入端vgh1获取第一电位信号,有利于维持所述第二子线路1012的电位。

所述三极管t14还用于防止所述第二子线路1012的电流从所述第一开关t1和/或所述第二开关t2漏出。

具体地,在利用电位维持部分102(三极管t14)连接所述第一子线路1011和所述第二子线路1012之前,所述第一子线路1011和所述第二子线路1012直接连接,此时,由于所述第一开关t1和/或所述第二开关t2均为薄膜晶体管(tft,thinfilmtransistor),基于薄膜晶体管容易漏电的特点,所述第二子线路1012中的电流容易通过第一子线路1011传输至所述第一开关t1和/或所述第二开关t2并通过所述第一开关t1和/或所述第二开关t2漏出。相反,在本实施例中,由于利用电位维持部分102(三极管t14)连接所述第一子线路1011和所述第二子线路1012,因此可以防止第二子线路1012的电流传输至第一子线路1011,进而可以防止该电流从所述第一开关t1和/或所述第二开关t2漏出。

所述主体部分101还包括第三开关t3、第四开关t4、第一时钟信号输入端ck(n-1)、第二时钟信号输入端ck(n+1)。

所述第三开关t3的第三控制端、第三输入端分别与所述第一控制信号输入端u2d和所述第一时钟信号输入端ck(n-1)连接。所述第一时钟信号输入端ck(n-1)用于接收第一时钟信号。

所述第四开关t4的第四控制端、第四输入端分别与所述第二控制信号输入端d2u和所述第二时钟信号输入端ck(n+1)连接。所述第二时钟信号输入端ck(n+1)用于接收第二时钟信号。

所述第一时钟信号输入端ck(n-1)所传输的第一时钟信号和/或所述第二时钟信号输入端ck(n+1)所传输的第二时钟信号用于与电位维持部分102相配合,以提高所述第二子线路1012的电位的稳定性。如图4所示,在第一时间段s1、第五时间段s5、第九时间段s9和第十三时间段s13,所述第一时钟信号为高电平,在第二时间段s2至第四时间段s4、第六时间段s6至第八时间段s8、第十时间段s10至第十二时间段s12,第十四时间段s14至第十五时间段s15,所述第一时钟信号为低电平;在第三时间段s3、第七时间段s7、第十一时间段s11和第十五时间段s15,所述第二时钟信号为高电平,在第一时间段s1至第二时间段s2、第四时间段s4至第六时间段s6、第八时间段s8至第十时间段s10、第十二时间段s12至第十四时间段s14,所述第二时钟信号为低电平。

所述第一控制信号输入端u2d所接收的第一扫描方向控制信号用于开启或关闭所述第三开关t3,所述第二控制信号输入端d2u所接收的第二扫描方向控制信号用于开启或关闭所述第四开关t4。

所述主体部分101还包括第五开关t5、第六开关t6、第七开关t7、第八开关t8、第九开关t9、第十开关t10、扫描信号输出端g(n)、第二电位信号输入端vgl1、第三电位信号输入端vgh2、第四电位信号输入端vgh3、第三时钟信号输入端ck(n)、第一电容c1。

所述第二子线路1012与所述第七开关t7的第七输入端连接。

所述第五开关t5的第五控制端与所述第八开关t8的第八输出端和所述第六开关t6的第六输出端连接,所述第五开关t5的第五输入端所述第二电位信号输入端vgl1连接,所述第五开关t5的第五输出端与所述第七开关t7的第七输入端连接。所述第二电位信号输入端vgl1用于接收第二电位信号。所述第五开关t5的第五控制端用于接收所述第八开关t8的第八输出端所输出的第四电位信号和所述第六开关t6的第六输出端所输出的第二电位信号。所述第四电位信号和所述第二电位信号均用于开启或关闭所述第五开关t5。

所述第六开关t6的第六控制端与所述第二开关t2的所述第二输出端连接,所述第六开关t6的第六输入端与所述第二电位信号输入端vgl1连接。所述第六开关t6的第六控制端用于接收所述第二开关t2的第二输出端所输出的第二扫描方向控制信号,所述第二扫描方向控制信号用于开启或关闭所述第六开关t6。所述第六开关t6的第六输入端用于接收所述第二电位信号。

所述第七开关t7的第七控制端与所述第三电位信号输入端vgh2连接,所述第七开关t7的第七输出端与第九开关t9的第九控制端连接。所述第七开关t7的第七输入端与所述第二线路以及第二电容c2的第一极板连接。所述第三电位信号输入端vgh2用于接收第三电位信号。所述第三电位信号用于开启或关闭所述第七开关t7。

所述第八开关t8的第八控制端与所述第三开关t3的第三输出端和所述第四开关t4的第四输出端连接,所述第八开关t8的第八输入端与所述第四电位信号输入端vgh3连接。所述第四电位信号输入端vgh3用于接收第四电位信号。所述第三开关t3的第三输出端所输出的第一时钟信号和所述第四开关t4的第四输出端所输出的所述第二时钟信号用于开启或关闭所述第八开关t8。

所述第九开关t9的第九输入端与所述第三时钟信号输入端ck(n)连接,所述第九开关t9的第九输出端与所述扫描信号输出端g(n)连接。所述第七开关t7的第七输出端所输出的第一电位信号用于开启或关闭所述第九开关t9。如图4所示,在第二时间段s2、第六时间段s6、第十时间段s10和第十四时间段s14,所述第三时钟信号为高电平,在第一时间段s1、第三时间段s3至第五时间段s5、第七时间段s7至第九时间段s9、第十一时间段s11至第十三时间段s13、第十五时间段s15,所述第三时钟信号为低电平。

所述第十开关t10的第十控制端与所述第八开关t8的第八输出端连接,所述第十开关t10的第十输入端与所述第二电位信号输入端vgl1连接,所述第十开关t10的第十输出端与所述扫描信号输出端g(n)连接。所述第八开关t8的第八输出端所输出的第四电位信号用于开启或关闭所述第十开关t10。

所述第一电容c1的第一极板与第二电位信号输入端vgl1连接,所述第一电容c1的第二极板与所述第五控制端连接。

所述第十控制端还与所述第一电容c1的第二极板连接。

所述主体部分101还包括第二电容c2和第五电位信号输入端vgl2。所述第五电位信号输入端vgl2用于接收第五电位信号。

所述第二电容c2的第三极板与所述第二子线路1012相连,所述第二电容c2的第四极板与所述第五电位信号输入端vgl2连接。

所述主体部分101还包括第十一开关t11、第十二开关t12、第十三开关t13、第三控制信号输入端gas1和第四控制信号输入端gas2。

所述第三控制信号输入端gas1用于接收第三开关t3控制信号,所述第四控制信号输入端gas2用于接收第四开关t4控制信号。

所述第十一开关t11的第十一控制端和第十一输入端均与所述第三控制信号输入端gas1连接,所述第十一开关t11的第十一输出端与所述扫描信号输出端g(n)连接。所述第三开关t3控制信号用于开启或关闭所述第十一开关t11。

所述第十二开关t12的第十二控制端与所述第三控制信号输入端gas1连接,所述第十二开关t12的第十二输入端与所述第二电位信号输入端vgl1连接,所述第十二开关t12的第十二输出端与所述第十控制端连接。所述第三开关t3控制信号用于开启或关闭所述第十二开关t12。

其中,所述第十二开关t12和所述第十一开关t11构成像素开关全开(allgateon)模块,即,所述第十一开关t11和所述第十二开关t12的组合用于控制所述驱动单元所对应的像素行的所有像素的开关全部开启(allgateon)。

所述第十三开关t13的第十三控制端与所述第四控制信号输入端gas2连接,所述第十三开关t13的第十三输入端与所述第二电位信号输入端vgl1连接,所述第十三开关t13的第十三输出端与所述扫描信号输出端g(n)连接。

其中,所述第十三开关t13构成像素开关全关(allgateoff)模块,即,所述第十三开关t13用于控制所述驱动单元所对应的像素行的所有像素的开关全部关闭(allgateoff)。

如图4所示,在第三时间段s3至第六时间段s6,第一预定位置q1处的信号为高电平,在第一时间段s1至第二时间段s2、第七时间段s7至第十五时间段s15,第一预定位置q1处的信号为低电平。其中,第一预定位置q1位于所述第一子线路1011。

在第三时间段s3至第七时间段s7,第二预定位置q2处的信号为高电平,在第一时间段s1至第二时间段s2、第八时间段s8至第十五时间段s15,第二预定位置q2处的信号为低电平。其中,第二预定位置q2位于所述第二子线路1012。

在第三时间段s3至第七时间段s7,第三预定位置q3处的信号为高电平,在第一时间段s1至第二时间段s2、第八时间段s8至第十五时间段s15,第三预定位置q3处的信号为低电平。其中,第三预定位置q3位于所述第九开关t9的第九控制端与所述第七开关t7的第七输出端之间的线路。

在第三时间段s3至第七时间段s7,第四预定位置p处的信号为低电平,在第一时间段s1至第二时间段s2、第八时间段s8至第十五时间段s15,第四预定位置p处的信号为高电平。其中,第四预定位置p位于所述第八开关t8的第八输出端与所述第五开关t5的第五控制端之间的线路。

参考图2,图2为本发明的驱动电路的第二实施例的示意图。本实施例与上述第一实施例相似,不同之处在于:

在本实施例中,所述主体部分101还包括第三电容c3和第六电位信号输入端vgl3。所述第六电位信号输入端vgl3用于接收第六电位信号。

所述第三电容c3的第五极板与所述第一开关t1的所述第一输出端连接,所述第三电容c3的第六极板与所述第六电位信号输入端vgl3连接,所述第三电容c3用于提高所述第二子线路1012的电位的稳定性。

参考图3,图3为本发明的驱动电路的第三实施例的示意图。本实施例与上述第一实施例或第二实施例相似,不同之处在于:

在本实施例中,所述主体部分101还包括第四电容c4。

所述第四电容c4的第七极板与所述第九控制端连接,所述第四电容c4的第八极板与所述第九输出端连接,所述第四电容c4用于提升向所述第九控制端输入的电位。

在本发明中,所述电位维持部分102(所述三极管t14)能够降低驱动单元(第n个驱动单元)对第一扫描信号输入端g(n-2)所接收的第n-2个驱动单元所生成的扫描信号(第一扫描信号)的波形的要求,增强了驱动单元(第n个驱动单元)逐行级传的可靠性。

所述电位维持部分102(所述三极管t14)还能够降低所述驱动电路所适用的显示面板的像素阵列通过第二扫描信号输入端g(n+2)所接收的第n+2个驱动单元所生成的扫描信号(第二扫描信号)对驱动单元级传的影响,从而可以避免显示面板出现画面闪烁的现象,增强了驱动单元(第n个驱动单元)逐行级传的可靠性。

此外,在所述显示面板在执行触控感应操作的期间,由于所述驱动电路设置了电位维持部分,所述电位维持部分包括三极管,三极管的控制端和输出端分别连接第一子线路和第二子线路,因此所述电位维持部分102(所述三极管t14)可以将所述第二子线路1012的第二预定位置q2维持在高电位,从而增强驱动电路在显示期间和触控感应期间的稳定性,避免显示面板出现分屏现象,即,避免显示面板出现暂停级分屏的风险。

综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1