一种显示面板的驱动电路和显示面板的制作方法

文档序号:17095810发布日期:2019-03-13 23:51阅读:273来源:国知局
一种显示面板的驱动电路和显示面板的制作方法

本发明涉及显示技术领域,尤其涉及一种显示面板的驱动电路和显示面板。



背景技术:

随着液晶技术的不断发展,液晶显示器已经在计算机、手机、电视等领域得到了普遍应用。由于液晶显示面板本身不具有发光性,因此必须在面板上加背光模组,背光模组是液晶显示器的关键零部件之一,用于供应充足的亮度与分布均匀的光源,使其能正常显示影像。背光模组的发光效果将直接影响到液晶显示器的视觉效果。显示装置在开启时,各单元需要初始化配置,只有在各单元完成初始化配置之后,显示装置的显示面板才能正常显示。

在显示装置刚开机时,显示装置内部芯片需要一定的时间去读取初始化数据,电源配置也需要一定的时间,这段时间内,显示装置的背光模组已经正常工作,比较容易出现开机画面异常。



技术实现要素:

为实现上述目的,本发明提供了一种提高开机效率的显示面板的驱动电路和显示面板。

本发明公开了一种显示面板的驱动电路,包括:时序控制电路,用于读取显示面板的初始化数据;电源电路,用于为显示面板提供电源;栅极驱动器,用于驱动面板的扫描线;降压电路,用于对输入的信号做降压处理;以及开关电路;所述开关电路包括第一输入端和第二输入端;

所述时序控制电路与所述开关电路的第一输入端相连,所述电源电路通过所述降压电路与所述开关电路的第二输入端相连,所述开关电路输出端与栅极驱动器相连。

可选的,所述开关电路包括:第一判断电路,根据时序控制电路输入的信号输出第一逻辑信号;第二判断电路,根据降压电路输入的信号输出第二逻辑信号;第三判断电路,根据第一逻辑信号和第二逻辑信号输出第三逻辑信号;

所述第一判断电路的输入端与所述时序控制电路相连,所述第二判断电路的输入端与所述降压电路相连,所述第一判断电路和第二判断电路的输出端与第三判断电路的输入端相连,所述第三判断电路的输出端与所述栅极驱动器相连。

可选的,所述降压电路包括第一电阻和第二电阻,所述第一电阻与第二电阻串联,所述第一电阻的第一端与电源电路相连,所述第一电阻的第二端与所述第二电阻第一端相连,所述第二电阻的第二端接地,所述开关电路的第二输入端连接到第一电阻和第二电阻之间。

可选的,所述第一电阻的阻值大于第二电阻的阻值。

可选的,所述第一判断电路包括第一主动开关,所述第一主动开关的输入端与所述时序控制电路相连,所述第一主动开关的输出端与所述第二判断电路相连。

可选的,所述第二判断电路包括第二主动开关,所述第二主动开关的输入端与所述降压电路相连,所述第二主动开关的输出端与所述第二判断电路相连。

可选的,所述第三判断电路包括第三主动开关,所述第三主动开关的输入端分别跟所述第一判断电路和第二判断电路相连,所述第三主动开关的输出端与所述栅极驱动器相连。

可选的,所述第一判断电路包括第一门极电路,所述第二判断电路包括第二门极电路,所述第三判断电路包括第三门极电路。

本发明还公开了一种显示面板的驱动电路,包括:时序控制电路,用于读取显示面板的初始化数据;电源电路,用于为显示面板提供电源;栅极驱动器,用于驱动面板的扫描线;

所述驱动电路还包括:第一电阻、第二电阻、第三电阻、第四电阻、第一场效应晶体管、第二场效应晶体管和第三场效应晶体管;

所述时序控制电路与第二场效应晶体管的栅极相连;所述电源电路跟第一电阻和第二串联接地,所述第一场效应晶体管的栅极连接到第一电阻和第二电阻之间,所述第一场效应晶体管的漏极与所述第二场效应晶体管的漏极共同连接到所述第三场效应晶体管的栅极,所述第三场效应晶体管的栅极串联第三电阻接地;所述第一场效应晶体管的源级、所述第二场效应晶体管的源级和第三场效应晶体管的源级共同接电源电压,所述第三场效应晶体管的漏极与所述栅极驱动器相连,所述第三场效应晶体管的漏极串联第四电阻接地。

本发明还公开了一种显示面板,包括上述显示面板的驱动电路。

根据发明人研究发现,在显示装置刚开机时,由于时序控制电路需要一定的时间去读取外部的代码,同时电源电路也需要时间去输出各电压,这个时间如果背光是正常打开的,将会出现开机画面异常;相对于延迟背光打开时间,来保证开机画面正常,本申请中,通过判断时序控制电路和电源电路是否已经配置完成,如果配置完成再启动栅极驱动器正常工作,驱动面板显示,若是时序控制芯片和电源电路有一个尚未配置完成,那么栅极驱动器则无法输出,使保持黑画面状态,避免出现开机画面异常,同时设计简便易行,成本较低,节省开机时间。

附图说明

所包括的附图用来提供对本申请实施例的进一步的理解,其构成了说明书的一部分,用于例示本申请的实施方式,并与文字描述一起来阐释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。在附图中:

图1是本发明的一实施例的一种驱动电路的示意图;

图2是本发明的一实施例的另一种驱动电路的示意图;

图3是本发明的一实施例的另一种驱动电路的示意图;

图4是本发明的一实施例的另一种驱动电路的示意图;

图5是本发明的一实施例的驱动方法的步骤示意图;

图6是本发明的一实施例的一种信号波形的示意图;

图7是本发明的另一实施例的另一种显示装置的示意图。

其中,100、显示面板;110、时序控制电路;120、电源电路;130、开关电路;1301、第一输入端;1302、第二输入端;131、第一判断电路;1311、第一主动开关;1312、第一门极电路;1313、第一非门电路;132、第二判断电路;1321、第二主动开关;1322、第二门极电路;1323、第二非门电路;133、第三判断电路;1331、第三主动开关;1332、第三门极电路;1333、或非门电路;140、栅极控制器;150、降压电路;161、侦测电路;162、门极电路;163、与门电路;200、背光电路。

具体实施方式

需要理解的是,这里所使用的术语、公开的具体结构和功能细节,仅仅是为了描述具体实施例,是代表性的,但是本申请可以通过许多替换形式来具体实现,不应被解释成仅受限于这里所阐述的实施例。

在本申请的描述中,术语“第一”、“第二”仅用于描述目的,而不能理解为指示相对重要性,或者隐含指明所指示的技术特征的数量。由此,除非另有说明,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征;“多个”的含义是两个或两个以上。术语“包括”及其任何变形,意为不排他的包含,可能存在或添加一个或更多其他特征、整数、步骤、操作、单元、组件和/或其组合。

另外,“中心”、“横向”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系的术语,是基于附图所示的方位或相对位置关系描述的,仅是为了便于描述本申请的简化描述,而不是指示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。

此外,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,或是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。

下面参考附图和可选的实施例对本发明作进一步说明。

如图1至图3所示,本发明实施例公布了一种显示面板的驱动电路,包括:时序控制电路110,用于读取显示面板的初始化数据;电源电路120,用于为显示面板提供电源;栅极驱动器140,用于驱动面板的扫描线;降压电路150,用于对输入的信号做降压处理;以及开关电路130;开关电路130包括第一输入端1301和第二输入端1302;时序控制电路110与开关电路130的第一输入端1301相连,电源电路120通过降压电路150与开关电路130的第二输入端1302相连,开关电路130输出端与栅极驱动器140相连。

本方案中,时序控制电路110配置完成之后输出准备信号(ready信号)到开关电路130中,电源电路120的启动电压信号(vgh信号)在经过降压电路150降压处理后,输出到开关电路130中,当准备信号和启动电压信号同时处于高电平状态时,开关电路130输出高电平,控制栅极驱动器140输出;若是时序控制芯片和电源电路120有一个尚未配置完成,那么栅极驱动器140则无法输出,使保持黑画面状态,避免出现开机画面异常,同时设计简便易行,成本较低,节省开机时间。

本实施例可选的,开关电路130包括:第一判断电路131,根据时序控制电路110输入的信号输出第一逻辑信号;第二判断电路132,根据降压电路150输入的信号输出第二逻辑信号;第三判断电路133,根据第一逻辑信号和第二逻辑信号输出第三逻辑信号;第一判断电路131的输入端与时序控制电路110相连,第二判断电路132的输入端与降压电路150相连,第一判断电路131和第二判断电路132的输出端与第三判断电路133的输入端相连,第三判断电路133的输出端与栅极驱动器140相连。

本方案中,第一判断电路131用来判断时序控制电路110输出的准备信号,当准备信号由低电平上升为高电平时,第一判断电路131输出的第一逻辑信号;第二判断电路132用来判断降压电路150输出的vgh信号,当vgh信号由低电平上升为高电平时,第二判断电路132输出的第二逻辑信号;当第一逻辑信号和第二逻辑信号处于高电平时,第三判断电路133输出高电平控制栅极驱动器140输出。

本实施例可选的,降压电路150包括第一电阻和第二电阻,第一电阻与第二电阻串联,第一电阻的第一端与电源电路120相连,第一电阻的第二端与第二电阻第一端相连,第二电阻的第二端接地,开关电路130的第二输入端连接到第一电阻和第二电阻之间。

本方案中,降压电路150为两个串联电阻,利用串联电阻分压的原理,将本身电压很高的启动电压信号降低为电压较低的电源启动信号输出到第二判断电路132中,防止启动电压信号直接输出到第二判断电路132中,由于电压过大而造成电路损坏。

本实施例可选的,第一电阻的阻值大于第二电阻的阻值。本方案中,启动电压信号最高可达30v,第二判断电路132中,只需要达到3.7v就足够,一般不能超过5v,根据串联电阻分压远离,电阻越大,分得电压越多,在第一电阻的阻值大于第二电阻的阻值时,电源启动信号输出到第二判断电路132中,可正常输出且不会损坏电路。

本实施例可选的,第一判断电路131包括第一主动开关1311,第一主动开关1311的输入端与时序控制电路110相连,第一主动开关1311的输出端与第二判断电路132相连。

本实施例可选的,第二判断电路132包括第二主动开关1321,第二主动开关1321的输入端与降压电路150相连,第二主动开关1321的输出端与第二判断电路132相连。

本实施例可选的,第三判断电路133包括第三主动开关1331,第三主动开关1331的输入端分别跟第一判断电路131和第二判断电路132相连,第三主动开关1331的输出端与栅极驱动器140相连。

本方案中,第一主动开关1311为pmosp1(p型场效应晶体管)第二主动开关1321为pmosp3,第三主动开关1331为pmosp3,如图1,r2上端的电压准位命名为v1,v1控制pmosp1的栅极,而时序控制电路110输出的ready信号作为pmosp2的栅极控制信号,当开机时vgh信号的电压准位还较低时,v1电压准位也较低,由于pmos的开启电压vgs<0,所以p1导通,vdd是系统的逻辑电压,vdd此时便通过p1与r3连通,r3上端电压准位命名为v2,此时v2=vdd,那么对于pmosp3来说,vgs=0,所以p3无法打开,此时oe信号的状态只能被r4连通至地,所以oe信号输出低电平,栅极驱动器140无法启动输出。同理当时序控制电路110的ready信号为低电平时,pmosp2也可以打开,vdd也可以通过pmosp2与r3接通,v2=vdd,所以也可以控制pmosp3截止。可以看到pmosp1和pmosp2只要有任何一个打开,v2即等于vdd,pmosp3便会截止,oe信号输出便为低电平,即如果vgh信号和ready信号有任何一个为低电平时,oe信号便为低电平;

也就是说只有当vgh信号的电压准位足够时,v1为高电平,pmosp1的vgs=0,pmosp1截止,同时时序控制电路110的ready信号为高电平,pmosp2也截止,此时v2通过r3与地接通,v2=0,那么pmosp3的vgs<0,此时p3导通,vdd通过pmosp3与r4连通,此时oe信号为高电平,便实现了如图3所示,只有vgh信号和ready信号都正常工作的时候,oe信号为高电平,栅极驱动器140启动正常输出。

本实施例可选的,第一判断电路131包括第一门极电路1312,第二判断电路132包括第二门极电路1322,第三判断电路133包括第三门极电路1332。

本方案中,如图4,第一门极电路为第一非门电路1313,第二门极电路为第二非门电路1323,第三门极电路为或非门电路1333;只有在vgh信号的电压准位为高电平时,第一非门电路1313输出低电平,同时ready信号的电压准位为高电平时,第二非门电路1323输出低电平时,或非门电路1333输出为高电平;本方案也可以是开关电路130为与门电路,只有在vgh信号的电压准位为高电平时,同时ready信号的电压准位为高电平时;与门电路输出高电平。

如图1,作为本发明的另一实施例,公开了一种显示面板的驱动电路,包括:时序控制电路110,用于读取显示面板的初始化数据;电源电路120,用于为显示面板提供电源;栅极驱动器140,用于驱动面板的扫描线;

驱动电路还包括:第一电阻r1、第二电阻r2、第三电阻r3、第四电阻r4、第一场效应晶体管p1、第二场效应晶体管p2和第三场效应晶体管p3;

时序控制电路110与第二场效应晶体管p2的栅极相连;电源电路120跟第一电阻r1和第二电阻r2串联接地,第一场效应晶体管p1的栅极连接到第一电阻r1和第二电阻r2之间,第一场效应晶体管p1的漏极与第二场效应晶体管p2的漏极共同连接到第三场效应晶体管p3的栅极,第三场效应晶体管p3的栅极串联第三电阻r3接地;第一场效应晶体管p1的源级、第二场效应晶体管p2的源级和第三场效应晶体管p3的源级共同接电源电压,第三场效应晶体管p3的漏极与栅极驱动器140相连,第三场效应晶体管的漏极串联第四电阻r4接地。

本方案中,通过判断时序控制电路110和电源电路120是否已经配置完成,如果配置完成再启动栅极驱动器140正常工作,驱动面板显示,若是时序控制芯片和电源电路120有一个尚未配置完成,那么栅极驱动器140则无法输出,使保持黑画面状态,避免出现开机画面异常,同时设计简便易行,成本较低,节省开机时间。如图1,当vgh信号的电压准位足够时,v1为高电平,pmosp1的vgs=0,pmosp1截止,同时时序控制电路110的ready信号为高电平,pmosp2也截止,此时v2通过r3与地接通,v2=0,那么pmosp3的vgs<0,此时p3导通,vdd通过pmosp3与r4连通,此时oe信号为高电平,便实现了如图3所示,只有vgh信号和ready信号都正常工作的时候,oe信号为高电平,栅极驱动器140启动正常输出。

如图5至图6所示,作为本发明的另一实施例,还公布了一种显示装置的驱动方法,包括步骤:

s31:同步启动背光电路、时序控制电路110和电源电路120;

s32:时序控制电路110初始化后输出第一信号;

s33:电源电路120启动后输出第二信号;

s34:根据第一信号和第二信号控制栅极驱动器140输出驱动信号。

本方案中,如图6中,第一信号为ready信号,第二信号为启动电压信号(vgh信号),驱动信号为oe信号,当ready信号由低电平变为高电平时,并且vgh信号的电位由低电平上升到高电平后,控制栅极驱动器140输出oe信号,此时oe信号由低电平变为高电平。启动电压信号是作为显示装置的显示的开启电压,同时起到电压信号的电压为电源电路120输出到各单元电压中准位最高的电压,也是在电源电路120中最后产生的电压信号,由此利用启动电压信号来判断电源电路120是否已经正常输出的基准。通过判断时序控制电路110和电源电路120是否已经配置完成,如果配置完成再启动栅极驱动器140正常工作,驱动面板显示,若是时序控制芯片和电源电路120有一个尚未配置完成,那么栅极驱动器140则无法输出,使保持黑画面状态,避免出现开机画面异常,同时设计简便易行,成本较低,节省开机时间。

如图6所示,作为本发明的另一实施例,公布了一种显示装置,包括背光电路和显示面板;背光电路200用于为显示面板100提供背光;显示面板包括:时序控制电路110,用于读取显示面板的初始化数据;电源电路120,用于为显示面板100提供电源;栅极驱动器140,用于驱动面板的扫描线;侦测电路161和门极电路162;侦测电路161读取启动电压信号,输出电源启动信号;时序控制电路110输出第一信号到门极电路;电源电路120输出启动电压信号到侦测电路161,侦测电路161输出电源启动信号到门极电路;门极电路根据第一信号和电源启动信号控制栅极驱动器140输出驱动信号。

本方案中,通过控制电路判断时序控制电路110和电源电路120是否已经配置完成,如果配置完成再启动栅极驱动器140正常工作,驱动面板显示,若是时序控制芯片和电源电路120有一个尚未配置完成,那么栅极驱动器140则无法输出,使保持黑画面状态,避免出现开机画面异常,同时设计简便易行,成本较低,节省开机时间。

需要说明的是,本方案中涉及到的各步骤的限定,在不影响具体方案实施的前提下,并不认定为对步骤先后顺序做出限定,写在前面的步骤可以是在先执行的,也可以是在后执行的,甚至也可以是同时执行的,只要能实施本方案,都应当视为属于本发明的保护范围。

本发明的技术方案可以广泛用于各种显示面板,如tn型显示面板(全称为twistednematic,即扭曲向列型面板)、ips型显示面板(in-planeswitching,平面转换)、va型显示面板(multi-domainverticaalignment,多象限垂直配向技术),当然,也可以是其他类型的显示面板,如有机发光显示面板(organiclightemittingdiode,简称oled显示面板),均可适用上述方案。

以上内容是结合具体的优选实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换,都应当视为属于本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1