Led显示面板的驱动电路及其集成电路封装元件的制作方法_2

文档序号:10170504阅读:来源:国知局
导通信号调整第二电流。
[0014]在LED显示面板的驱动电路集成电路封装元件的一实施态样中,其中当致能信号的电位为高准位信号时,第一导通信号不导通第一开关,第二导通信号导通第二开关,且第二电流大于第一电流。
[0015]综上所述,根据本实用新型一实施例的LED显示面板的驱动电路及其集成电路封装元件,藉由根据致能信号的准位切换工作模式,以于切换至关断模式期间内控制对应的驱动单元进行放电动作来消除LED显示面板的残影问题,且通过移位寄存器的运用而可省除现有技术所需的译码器,并使得多个驱动电路间可以串联形式来传递输入信号,进而可简化多个驱动电路间的布局走线设计。此外,根据本实用新型一实施例的LED显示面板的驱动电路的集成电路封装元件,采用本实用新型所述的特定接脚位置设计更可大幅简化其后续于印刷电路板上布线的复杂度。
[0016]以下在实施方式中详细叙述本实用新型的详细特征以及优点,其内容足以使任何本领域技术人员了解本实用新型的技术内容并据以实施,且根据本说明书所揭露的内容、权利要求书及图式,任何本领域技术人员可轻易地理解本实用新型相关的目的及优点。
【附图说明】
[0017]图1为本实用新型一实施例的LED显示面板的驱动电路的方块概要示意图。
[0018]图2为图1中驱动单元的一实施例的概要示意图。
[0019]图3为本实用新型第一实施例的驱动电路的集成电路封装元件的概要示意图。
[0020]图4为本实用新型第二实施例的驱动电路的集成电路封装元件的概要示意图。
[0021]图5为本实用新型第三实施例的驱动电路的集成电路封装元件的概要示意图。
[0022]图6为本实用新型第四实施例的驱动电路的集成电路封装元件的概要示意图。
[0023]图7为第一实施例的驱动电路的集成电路封装元件应用于32扫描线时的一实施例的概要示意图。
[0024]【符号说明】
[0025]100驱动电路
[0026]llOa-llOn移位寄存器
[0027]120点亮时间与残影消除控制单元
[0028]130a-130n驱动单元
[0029]200LED显示面板
[0030]300集成电路封装元件
[0031]310封装壳体
[0032]311第一侧边
[0033]311a第一顶端
[0034]311b第一底端
[0035]312第二侧边
[0036]312a第二顶端
[0037]312b第二底端
[0038]400集成电路封装元件
[0039]410封装壳体
[0040]411第一侧边
[0041]412第二侧边
[0042]413第三侧边
[0043]414第四侧边
[0044]500集成电路封装元件
[0045]510封装壳体
[0046]600集成电路封装元件
[0047]610封装壳体
[0048]611第一侧边
[0049]611a第一顶端
[0050]611b第一底端
[0051]612第二侧边
[0052]612a第二顶端
[0053]612b第二底端
[0054]BK致能信号
[0055]Dl-Dn移位数据
[0056]DIN输入信号
[0057]D0UT输出信号
[0058]GND低电位信号
[0059]II第一电流
[0060]12第二电流
[0061]Ll-Ln驱动线
[0062]LCK时钟信号
[0063]N1节点
[0064]OUTl-OUTn驱动信号
[0065]P1-P24接脚
[0066]V1-Vn控制信号
[0067]VII第一导通信号
[0068]V12第二导通信号
[0069]VDD高电位信号
[0070]W1第一开关
[0071]W2第二开关
【具体实施方式】
[0072]图1为本实用新型一实施例的LED显示面板的驱动电路的方块概要示意图。请参阅图1,本实用新型一实施例的驱动电路100包含N个移位寄存器110a-110n、点亮时间与残影消除控制单元120以及N个驱动单元130a-130n。其中,N为正整数。于此,驱动电路100可用以驱动LED显示面板200。
[0073]N个移位寄存器110a-110n可用以根据时钟信号LCK将具有N比特的输入信号DIN[0:N-1]依序移位而储存于N个移位寄存器110a-110n中,并根据时钟信号LCK与输入信号DIN[0:N-1]产生具有N比特的输出信号D0UT[0:N-1]。
[0074]于此,各个移位寄存器分别具有输入端、输出端与时钟端。其中,各个移位寄存器的时钟端耦接至前级电路(图未示),并接收来自前级电路的时钟信号LCK。第一个移位寄存器110a的输入端耦接至前级电路(图未示),并接收来自前级电路的输入信号DIN[0:N-1],且各个移位寄存器的输入端耦接至前一级移位寄存器的输出端而依序串接,以接收来自前一级移位寄存器所输出的移位数据。换言之,第二个移位寄存器110b的输入端耦接至第一个移位寄存器110a的输出端,以接收来自第一个移位寄存器110a的移位数据D1,第三个移位寄存器110c的输入端耦接至第二个移位寄存器110b的输出端,以接收来自第二个移位寄存器110b的移位数据D2,以此依序类推至第N个移位寄存器110η。于此,各个移位寄存器所输出的移位数据即为当时经由依序移位而储存于其内的输入信号DIN。因此,第N个移位寄存器110η可根据时钟信号LCK与依序储存于其内的输入信号DIN来依序输出移位数据Dn。而此依序输出的移位数据Dn即为所述的输出信号D0UT[0:N_1]。
[0075]点亮时间与残影消除控制单元120耦接至各个移位寄存器110a-110n,并接收来自各个移位寄存器110a-110n的移位数据Dl_Dn。此外,点亮时间与残影消除控制单元120的时钟端耦接至前级电路(图未示),以接收来自前级电路的时钟信号LCK,且点亮时间与残影消除控制单元120的控制端耦接至前级电路(图未示),以接收来自前级电路的致能信号BK。在本实施例中,点亮时间与残影消除控制单元120可根据时钟信号LCK、移位数据Dl-Dn (即,经由移位而储存于各个移位寄存器中的输入信号)与致能信号BK来产生N个控制信号Vl-Vn输出,以控制N个驱动单元130a-130n的作动。
[0076]N个驱动单元130a_130n耦接至点亮时间与残影消除控制单元120,且各个驱动单元分别可根据对应的控制信号产生驱动信号,以驱动后级的LED显示面板200。在本实施例中,第一个驱动单元130a根据对应的第一个控制信号VI来产生第一个驱动信号0UT1 ;第二驱动单元130b根据对应的第二个控制信号V2来产生第二个驱动信号0UT2,以此依序类推至第N个驱动单元130η,第Ν个驱动单元130η根据对应的第Ν个控制信号Vn来产生第N个驱动信号OUTn。
[0077]于此,驱动电路100的Ν个驱动单元130a_130n所产生的N个驱动信号0UTl_0UTn分别输出至LED显示面板200中对应的驱动线Ll-Ln来驱使LED显示面板中对应的发光二极管发光。
[0078]在本实施例中,驱动电路100的点亮时间与残影消除控制单元120可具有二操作模式,分别为正常模式以及关断模式。其中,于正常模式下,驱动电路100可依据输入信号DIN、时钟信号LCK来正常驱动LED显示面板200中对应的发光二极管,而于关断模式下,驱动电路100则可依据输入信号DIN、时钟信号LCK使得LED显示面板200中对应的发光二极管可通过驱动电路100进行放电,以消除LED显示面板200的残影问题。
[0079]于此,点亮时间与残影消除控制单元120根据致能信号BK的变化来转换其操作模式。其中,当致能信号BK的电位为低准位信号时,点亮时间与残影消除控制单元120可对应转换至正常模式;而当致能信号BK的电位为高准位信号时,点亮时间与残影消除控制单元120则可对应转换至关断模式。
[0080]在点亮时间与残影消除控制单元120的正常模式中,点亮时间与残影消除控制单元120可根据来自N个移位寄存器110a-110n的各个移位数据的逻辑值产生对应的控制信号来控制驱动单元130a-130n的作动。其中,当点亮时间与残影消除控制单元120所接收到的移位数据的逻辑值为“ 1”时,其对应产生的控制信号的逻辑值亦是为“ 1 ” ;反之,当点亮时间与残影消除控制单元120所接收到的移位数据的逻辑值为“0
当前第2页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1