一种薄膜晶体管液晶显示器像素结构及其制造方法

文档序号:2692057阅读:100来源:国知局
专利名称:一种薄膜晶体管液晶显示器像素结构及其制造方法
技术领域
本发明涉及薄膜晶体管液晶显示器及其制造方法,特别涉及一种三次光 刻工艺制作的薄膜晶体管液晶显示器像素结构及其制造方法。
背景技术
目前在常规薄膜晶体管液晶显示器件制造的方法中,阵列工艺使用五次 光刻掩模版的方法, 一部分采用四次光刻掩模版的方法,其中四次光刻掩模版主要采用灰色调(Gray Tone)掩模版的技术对薄膜晶体管的沟道部分的 源漏金属电极和有源层部分进行刻蚀。此结构的在常规四次光刻掩模版的工艺顺序包括 首先,利用常规的栅工艺形成栅层,然后沉积栅绝缘层。 接着,沉积半导体有源层,掺杂层,源漏金属层。利用Gray Tone掩模 版形成薄膜晶体管的小岛,进行灰化工艺,暴露沟道部分,刻蚀沟道部分的 金属层,刻蚀沟道部分的掺杂层、有源层。在此步工艺中由于需要对有源层, 金属层,还有掺杂层的刻蚀,所以在光刻工艺中需要对Gray Tone沟道部分 的光刻胶的控制相当严格,另外刻蚀的选择比和均匀性均有很高的要求。所 以对于工艺的容差要求非常高。发明内容本发明的目的是针对现有技术的缺陷,提出一种薄膜晶体管液晶显示器 阵列结构及其三次光刻工艺制作该结构的办法,降低对工艺容差的要求以及 简化薄膜晶体管的设计。为了实现上述目的,本发明提供了一种薄膜晶体管液晶显示器像素结构, 包括玻璃基板、栅线、栅电极、第一栅绝缘层、有源层、掺杂层、第二绝 缘层、源电极、漏电极、像素电极及钝化层,其中栅电极和栅线上依次为第 一绝缘层、有源层和掺杂层;第二绝缘层覆盖在玻璃基板上、栅线上及栅电 极周边边缘处;像素电极与漏电极呈一体位于第二绝缘层上方,且在形成漏 电极的位置与栅电极上的掺杂层搭接;源电极和数据线上方覆盖有透明像素 电极层,该透明像素电极层在靠近沟道处搭接在栅电极上的掺杂层上;钝化 层覆盖在像素电极及漏电极之外的部分。其中,所述栅线和栅电极为AlNd、 Al、 Cu、 Mo、 MoW或Cr的单层膜, 或者为AlNd、 Al、 Cu、 Mo、 MoW或Cr之一或任意组合所构成的复合膜。所述 第一绝缘层或第二绝缘层为SiNx、 SiOx或SiOxNy的单层膜,或者为SiNx、 Si0x或Si0xNy之一或任意组合所构成的复合膜。所述源电极、数据线或漏 电极为Mo、 MoW或Cr的单层膜,或者为Mo、 MoW或Cr之一或任意组合所构 成的复合膜。为了实现上述目的,本发明同时提供了 一种薄膜晶体管液晶显示器像素 结构的制造方法,包括步骤一,在洁净的基板上依次沉积栅金属层,第一栅绝缘层,有源层, 掺杂层,采用第一块掩模版进行掩模、曝光并进行蚀刻,得到栅小岛图形和 栅线;步骤二,在完成步骤一基板上依次沉积第二绝缘层和源漏金属层,采用 第二块掩模版,该掩模版为灰色调掩模版,经过曝光显影后得到无光刻胶区 域,保留部分光刻胶区域和保留全部光刻胶区域;刻蚀无光刻胶区域露出薄 膜晶体管沟道部分的掺杂层,此时栅小岛图形的周边保留部分第二绝缘层及 其上的源漏金属层和光刻胶;完成刻蚀后,对光刻胶进行灰化工艺,全部去 除保留部分光刻胶区域的光刻胶,去除一部分厚度的保留全部光刻胶区域的 光刻胶,露出像素电极和漏电极区域的源漏金属层;并接着对像素电极和漏 电极区域的源漏金属层进行刻蚀,完成刻蚀后,采用光刻胶离地剥离工艺,
剥离数据线和漏电极上方的光刻胶;步骤三,在完成步骤二基板上沉积透明像素电极,采用第三块掩模板, 该掩模版为灰色调掩模版,经过曝光显影后得到无光刻胶区域,保留部分光刻胶区域和保留全部光刻胶区域;刻蚀无光刻胶区域得到薄膜晶体管沟道部 分;完成刻蚀后,对光刻胶进行灰化工艺,去除保留部分光刻胶区域的光刻 胶,去除一部分厚度的保留全部光刻胶区域的光刻胶,露出数据线和源电极 上方的像素电极层;接着沉积一层钝化层,并结合光刻胶离地剥离工艺,剥 离掉像素电极、源电极及源电极与掺杂层搭接部分区域上方的光刻胶。其中,所述第二块掩膜版经过曝光显影后保留全部光刻胶的区域包括形 成数据线区域和源电极区域;保留部分光刻胶区域包括像素电极、源电极区 域。所述步骤二中刻蚀无光刻胶区域包括刻蚀源漏金属层和第二绝缘层。所 述第三块掩膜版经过曝光显影后保留全部光刻胶的区域包括形成像素电极、 源电极及源电极与掺杂层搭接部分区域的光刻胶;保留部分光刻胶区域包括 形成数据线和源电极上透明像素电极层,及像素电极层与栅电极上的掺杂层 相搭接部分区域;其他部分为无光刻胶区域。所述刻蚀无光刻胶区域得到薄 膜晶体管沟道部分包括像素电极层刻蚀和掺杂层的刻蚀。本发明由于相对于现有技术,利用灰色调掩模版形成了源漏金属层和沟 道;同时巧妙的运用Lift-off技术形成了钝化层图形,实现了三次光刻掩模 版形成薄膜晶体管结构及方法,提高了工艺的可行性,同时节约阵列工艺的 成本和占机时间,提高产能。下面结合附图和具体实施例对本发明进行进一步更为详细地说明。


图la为本发明第一层掩模版光刻后图形;图lb为本发明中第一层掩模版掩模、曝光后图la沟道部分A-A'截面图形;
图lc为本发明第一层刻蚀剥离后图la沟道部分A-A'截面图形; 图2a为本发明第二掩模版(灰色调掩模版)光刻完成后平面图形; 图2b为本发明第二掩模版(灰色调掩模版)掩模、曝光后图2a沟道B -B'截面图形;图2c本发明第二掩模版(灰色调掩模版)掩模、曝光和源漏金属层和 第二绝缘层刻蚀后图2a沟道B-B'截面图形;图2d为本发明第二掩模版(灰色调掩模版)后对应的光刻胶灰化后图 2a沟道B-B'截面图形;图2e为本发明第二次掩模板后(灰色调掩模版)对应的漏极金属刻蚀 后图2a沟道B-B'截面图形;图2f为本发明第二次掩模板后对应的刻蚀剥离后图2a沟道B-B'截面图形;图3a为本发明第三块掩模版后(灰色调掩模版)光刻完成后平面图形; 图3b为本发明第三掩模版(灰色调掩模版)掩模、曝光后图3a沟道C -C'截面图形;图3c为本发明第三掩模版(灰色调掩模版)掩模、曝光和沟道掺杂层 刻蚀完成后图3a沟道C-C'截面图形;图3d为本发明第三掩模版(灰色调掩模版)沟道掺杂层刻蚀完成后对 应光刻胶灰化后图3a沟道C-C'截面图形;图3e为本发明第三掩模版(灰色调掩模版)光刻胶灰化后对应钝化层 沉积后图3a沟道C-C'截面图形;图3f为本发明第三掩模版(灰色调掩模版)钝化层沉积后对应光刻胶 离地剥离工艺(Lift-off )后图3a沟道C-C'截面图形。图中标记20、基板;21、栅金属层;22、第一栅绝缘层;23、有源层; 24、掺杂层;25、第一次光刻光刻胶图形;26、第二绝缘层;27、源漏金属 层;28、第二次光刻光刻胶完全保留部分;29、第二次光刻光刻胶部分保留
部分;30、像素电极层;31、第三次光刻光刻胶部分保留部分;32 、第三 次光刻光刻胶完全保留部分;33、钝化层。
具体实施方式
本发明提供一种薄膜晶体管液晶显示器像素结构,包括基板、栅线、栅 电极、第一绝缘层、有源层、掺杂层、第二绝缘层、源电极、漏电极、像素 电极及钝化层等部分,这些组成部分与现有技术没有差异,其与现有技术中 的像素结构相区别的特征在于栅电极和栅线上依次为第一绝缘层、有源层 和掺杂层;第二绝缘层覆盖在玻璃基板、栅线及栅电极周边边缘处;像素电 极与漏电极呈一体位于第二绝缘层上方,且在形成漏电极的位置与栅电极上 的掺杂层搭接;源电极和数据线上方覆盖有透明像素电极层,该透明像素电 极层在靠近沟道处搭接在栅电极上的掺杂层上;钝化层覆盖在像素电极及漏 电极之外的部分。本发明栅线和栅电极可以为AlNd、 Al、 Cu、 Mo、 MoW或Cr的单层膜,或 者为AlNd、 Al、 Cu、 Mo、 MoW或Cr之一或任意组合所构成的复合膜。本发明第一绝缘层或第二绝缘层可以为SiNx、 Si0x或Si0xNy的单层膜, 或者为SiNx、 Si0x或SiOxNy之一或任意组合所构成的复合膜。本发明的源电极、数据线或漏电极为Mo、 MoW或Cr的单层膜,或者为 Mo、 MoW或Cr之一或任意组合所构成的复合膜。本发明同时提供了该像素结构的制造方法,包括步骤一,在洁净的基板上依次沉积栅金属层,第一栅绝缘层,有源层, 掺杂层,采用第一块掩模版进行掩模、曝光并进行蚀刻,得到栅小岛图形和 栅线;步骤二,在完成步骤一基板上依次沉积第二绝缘层和源漏金属层,采用 第二块掩模版,该掩模版为灰色调掩模版,经过曝光显影后得到无光刻胶区 域,保留部分光刻胶区域和保留全部光刻胶区域。其中,保留全部光刻胶的
区域包括形成数据线区域和源电极区域;保留部分光刻月交区域包4舌漏电极区域和像素电极区域;其他部分为无光刻胶区域。刻蚀无光刻胶区域露出薄膜晶体管沟道部分的掺杂层,此时栅小岛图形的周边要保留部分第二绝缘层及其上的源漏金属层和光刻胶;完成刻蚀后,对光刻胶进行灰化工艺,全部去 除保留部分光刻胶区域的光刻胶,去除一部分厚度的保留全部光刻胶区域的 光刻胶,露出像素电极和漏电极区域的源漏金属层;并接着像素电极和漏电 极区域的源漏金属层进行刻蚀,完成刻蚀后,采用光刻胶剥离工艺,剥离漏 电极上方的光刻胶;步骤三,在完成步骤二基板上沉积透明像素电极层,采用第三块掩模板, 该掩模版为灰色调掩模板,经过曝光显影后得到无光刻胶区域,保留部分光 刻胶区域和保留全部光刻胶区域;其中,保留全部光刻胶的区域包括形成像 素电极、源电极及源电极与掺杂层搭接部分区域的光刻胶;保留部分光刻胶 区域包括形成数据线、源电极上透明像素电极层及其与栅电极上的掺杂层搭 接部分区域;其他部分为无光刻胶区域。刻蚀无光刻胶区域得到薄膜晶体管 沟道部分;完成刻蚀后,对光刻胶进行灰化工艺,全部去除保留部分光刻胶 区域的光刻胶,即数据线和源电极上透明像素电极层,及透明像素电极层与 栅电极上的掺杂层搭接部分上方的光刻胶,去除一部分厚度的保留全部光刻 胶区域的光刻胶,即像素电极、与像素电极为一体的漏电极及漏电极与掺杂 层搭接部分区域的光刻胶;然后,接着沉积一层钝化层,并结合光刻胶离地 剥离工艺,剥离掉钝化层以及像素电极、与像素电极为一体的漏电极及漏电 极与掺杂层搭接部分区域的光刻胶,并得到完整的像素电极结构。下面结合附图对本发明的像素结构的制造方法进行详细描述,如图la至 图3f所示。如图la, lb, lc所示,首先,先在洁净的基板20 (玻璃)上沉积栅金 属层21(Mo, Al/Nd, Cu等),在栅金属层上再沉积第一栅绝缘层22 (SiNx), 在第一栅绝缘层上有源层23,然后再沉积掺杂层24 (a-Si或者p-Si )。采
用第一块掩模版进行掩模和曝光形成第一次光刻光刻胶胶图形25,然后进行刻蚀得到栅小岛图形和栅线。然后,沉积第二绝缘层26 (SiNx)并在第二绝缘层上面沉积源漏金属层 27 (Mo, Al, Cu等),采用第二块掩模版,该掩模版采用的是灰色调掩模版, 经过曝光显影后得到无光刻胶区域,保留部分光刻胶区域29和保留全部光刻 胶区域28,如图2a、 2b所示。其中,保留全部光刻胶28的区域包括形成数 据线区域和源电极区域;保留部分光刻胶区域29包括像素电极区域和漏电极 区域;其他部分为无光刻胶区域。刻蚀无光刻胶区域露出薄膜晶体管沟道部 分的掺杂层,此时栅小岛图形的周边要保留部分第二绝缘层及其上的源漏金 属层和光刻胶,如图2c所示。完成刻蚀后,对光刻胶进行灰化工艺,全部去 除保留部分光刻胶区域的光刻胶,去除一部分厚度的保留全部光刻胶区域的 光刻胶,露出像素电极和漏电极区域的源漏金属层,如图2d所示;并接着像 素电极和漏电极区域的源漏金属层进行刻蚀,完成刻蚀后,采用光刻胶剥离 工艺,剥离漏电极上方的光刻胶,如图2e、 2f所示。最后,在完成步骤二基板上沉积透明像素电极层30,采用第三块掩模板 定义,该掩模版为灰色调调掩模板,经过曝光显影后得到无光刻胶区域,保 留部分光刻胶区域31和保留全部光刻胶区域32;其中,保留全部光刻胶区 域3b包括形成像素电极、与像素电极为一体的漏电极及漏电极与掺杂层搭接 部分区域;保留部分光刻胶区域31包括形成数据线和源电极上透明像素电极 层,及像素电极层与栅电极上的掺杂层搭接部分区域;其他部分为无光刻胶 区域,包括沟道等部分,如图3a、 3b所示。接着进行透明像素电极层刻蚀和 沟道掺杂层的刻蚀得到薄膜晶体管沟道部分,如图3c所示;完成刻蚀后,对 光刻胶进行灰化工艺,全部去除保留部分光刻胶区域的光刻胶,即形成数据 线和源电极上透明像素电极层,及像素电极与栅电极上的掺杂层相搭接部分 上方的光刻胶,去除一部分厚度的保留全部光刻胶区域的光刻胶,即保留部 分像素电极、与像素电极为一体的漏电极及漏电极与掺杂层搭接部分区域的 光刻胶,如图3d所示;最后,接着沉积一层钝化层33,如图3e所示,并结 合光刻胶离地剥离工艺,剥离掉像素电极、与像素电极为一体的漏电极及漏 电极与掺杂层搭接部分区域上方的光刻胶,并得到完整的像素电极结构,如 图3f所示。最后应说明的是,以上实施例仅用以说明本发明的技术方案而非限制, 尽管参照较佳实施例对本发明进行了详细说明,本领域的普通技术人员应当 按照需要可使用不同材料和设备实现之,即可以对本发明的技术方案进行修 改或者等同替换,而不脱离本发明技术方案的精神和范围。
权利要求
1、一种薄膜晶体管液晶显示器像素结构,包括玻璃基板、栅线、栅电极、第一栅绝缘层、有源层、掺杂层、第二绝缘层、源电极、漏电极、像素电极及钝化层,其特征在于栅电极和栅线上依次为第一绝缘层、有源层和掺杂层;第二绝缘层覆盖在玻璃基板上、栅线上及栅电极周边边缘处;像素电极与漏电极呈一体位于第二绝缘层上方,且在形成漏电极的位置与栅电极上的掺杂层搭接;源电极和数据线上方覆盖有透明像素电极层,该透明像素电极层在靠近沟道处搭接在栅电极上的掺杂层上;钝化层覆盖在像素电极及漏电极之外的部分。
2、 根据权利要求1所述的像素结构,其特征在于所述栅线和栅电极 为AlNd、 Al、 Cu、 Mo、 MoW或Cr的单层膜,或者为AlNd、 Al、 Cu、 Mo、 MoW 或Cr之一或任意组合所构成的复合膜。
3、 根据权利要求1所述的像素结构,其特征在于所述第一绝缘层或 第二绝缘层为SiNx、 Si0x或Si0xNy的单层膜,或者为SiNx、 Si0x或Si0xNy 之一或任意组合所构成的复合膜。
4、 根据权利要求1所述的像素结构,其特征在于所述源电极、数据 线或漏电极为Mo、 MoW或Cr的单层膜,或者为Mo、 MoW或Cr之一或任意组合所构成的复合膜。
5、 一种薄膜晶体管液晶显示器像素结构的制造方法,其特征在于,包括 步骤一,在洁净的基板上依次沉积栅金属层,第一栅绝缘层,有源层,掺杂层,采用第一块掩模版进行掩模、曝光并进行蚀刻,得到栅小岛图形和 栅线;步骤二,在完成步骤一基板上依次沉积第二绝缘层和源漏金属层,采用 第二块掩模版,该掩模版为灰色调掩模版,经过曝光显影后得到无光刻胶区 域,保留部分光刻胶区域和保留全部光刻胶区域;刻蚀无光刻胶区域露出薄 膜晶体管沟道部分的掺杂层,此时栅小岛图形的周边保留部分第二绝缘层及 其上的源漏金属层和光刻胶;完成刻蚀后,对光刻胶进行灰化工艺,全部去除保留部分光刻胶区域的光刻胶,去除一部分厚度的保留全部光刻胶区域的光刻胶,露出像素电极和漏电极区域的源漏金属层;并接着对像素电极和漏 电极区域的源漏金属层进行刻蚀,完成刻蚀后,采用光刻胶离地剥离工艺, 剥离数据线和漏电极上方的光刻胶;步骤三,在完成步骤二基板上沉积透明像素电极,釆用第三块掩模板, 该掩模版为灰色调掩模版,经过曝光显影后得到无光刻胶区域,保留部分光 刻胶区域和保留全部光刻胶区域;刻蚀无光刻胶区域得到薄膜晶体管沟道部 分;完成刻蚀后,对光刻胶进行灰化工艺,去除保留部分光刻胶区域的光刻 胶,去除一部分厚度的保留全部光刻胶区域的光刻胶,露出数据线和源电极 上方的像素电极层;接着沉积一层钝化层,并结合光刻胶离地剥离工艺,剥 离掉像素电极、源电极及源电极与掺杂层搭接部分区域上方的光刻胶。
6、 根据权利要求5所述的制造方法,其特征在于所述第二块掩膜版经 过曝光显影后保留全部光刻胶的区域包括形成数据线区域和源电极区域;保 留部分光刻胶区域包括像素电极、源电极区域。
7、 根据权利要求5或6所述的制造方法,其特征在于所述步骤二中刻 蚀无光刻胶区域包括刻蚀源漏金属层和第二绝缘层。
8、 根据权利要求5所述的制造方法,其特征在于所述第三块掩膜版经 过曝光显影后保留全部光刻胶的区域包括形成像素电极、源电极及源电极与 掺杂层搭接部分区域的光刻胶;保留部分光刻胶区域包括形成数据线和源电 极上透明像素电极层,及像素电极层与栅电极上的掺杂层相搭接部分区域; 其他部分为无光刻胶区域。
9、 根据权利要求5或8所述的制造方法,其特征在于所述步骤三中刻 蚀无光刻胶区域得到薄膜晶体管沟道部分包括像素电极层刻蚀和掺杂层的刻 蚀。其上的源漏金属层和光刻胶;完成刻蚀后,对
全文摘要
本发明公开了一种薄膜晶体管液晶显示器像素结构,包括玻璃基板、栅线、栅电极等部分,其中栅电极和栅线上依次为第一绝缘层、有源层和掺杂层;第二绝缘层覆盖在玻璃基板上、栅线上及栅电极周边边缘处;像素电极与漏电极呈一体位于第二绝缘层上方,且在形成漏电极的位置与栅电极上的掺杂层搭接;源电极和数据线上方覆盖有透明像素电极层,该透明像素电极层在靠近沟道处搭接在栅电极上的掺杂层上;钝化层覆盖在像素电极及漏电极之外的部分。本发明同时公开了一种薄膜晶体管液晶显示器像素结构的制造方法。本发明在传统工艺的基础上,利用光刻工艺实现了三次光刻掩模版形成薄膜晶体管的方法,节约了阵列工艺的成本和占机时间,提高了产能。
文档编号G02F1/1333GK101118355SQ20061010386
公开日2008年2月6日 申请日期2006年8月4日 优先权日2006年8月4日
发明者王章涛, 邱海军, 闵泰烨, 旭 陈 申请人:北京京东方光电科技有限公司;京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1