一种液晶显示面板的制作方法

文档序号:2716599阅读:138来源:国知局
一种液晶显示面板的制作方法
【专利摘要】本发明公开了一种液晶显示面板。包括配置在像素阵列中的多个亚像素,所述像素阵列由多条数据线和多条扫描线正交配置形成,所述多条扫描线包括:第一扫描线,在数据线驱动信号电平反转后的第一时间段内开启,通过该数据线向第一亚像素充电;至少一条第二扫描线,在第二时间段内开启,通过该数据线向第二亚像素充电;其中,第一亚像素的等效电容大于第二亚像素的等效电容,以使得第一亚像素和第二亚像素的保持电压相同。
【专利说明】一种液晶显示面板

【技术领域】
[0001]本发明涉及显示【技术领域】,具体地说,涉及一种液晶显示面板。

【背景技术】
[0002]随着液晶显示工艺的发展,目前各种液晶显示器大多具备低成本、低功耗和高性能的优点。液晶显示面板的各种元件往往通过精密设计进行整合,以在降低成本和功耗的同时保证最佳的显示效果。
[0003]在薄膜晶体管-液晶显示器(TFT-1XD)领域,液晶显示面板中需要设置大量的源极驱动电路与栅极驱动电路来进行垂直与水平方面的像素驱动。与源极驱动芯片相比而言,栅极驱动芯片的成本与耗电量均较低,因此可通过合理设计像素阵列的结构来减少数据线的数量,从而使用较少的源极驱动芯片,进而达到降低液晶显示器的制造成本及耗电量的目的。
[0004]例如,现有技术中半源极驱动HSD(Half Source Driving)像素阵列的左右相邻的亚像素共用一条数据线,使得数据线的数目相对于传统液晶驱动像素阵列的数据线数目减半。同一行的相邻亚像素连接不同的扫描线,同一行相隔一个亚像素的亚像素连接相同的扫描线,这样使得扫描线的数目相对于传统驱动像素阵列的扫描线数目加倍。
[0005]通常,在HSD像素阵列中可采用2H线反转驱动,即两行反转驱动方式。在两个扫描周期之内数据驱动信号电平的极性发生一次反转。由于扫描线数目的加倍使得分配到扫描线上的扫描时间减少,从而亚像素的充电时间减少。进一步,由于数据线具有一定的阻抗,电压信号在传输过程中会造成波形的延迟失真,越到数据线的末端失真越严重。这样导致在数据线尾端奇数列亚像素与偶数列亚像素充电率差异。例如,先驱动的奇数列亚像素充电不足,亮度较低;相对而言,后驱动的偶数列亚像素充电较好,亮度较高。
[0006]这使得在同一帧周期内,液晶显示面板的亚像素在空间上呈现的亮暗程度并不均匀,HSD像素阵列整体看来会产生亮暗线。


【发明内容】

[0007]本发明所要解决的技术问题是克服现有技术中液晶显示面板在空间上呈现的亮暗程度并不均匀的缺陷。
[0008]为了解决上述技术问题,本申请的实施例提供一种液晶显示面板,包括:
[0009]配置在像素阵列中的多个亚像素,所述像素阵列由多条数据线和多条扫描线正交配置形成,所述多条扫描线包括:
[0010]第一扫描线,其与第一亚像素连接,所述第一扫描线在数据线驱动信号电平极性反转后的第一时间段内开启,通过该数据线向第一亚像素充电;
[0011]至少一条第二扫描线,其分别与至少一个第二亚像素连接,所述第二扫描线在该第一时间段之后的第二时间段内开启,通过该数据线向第二亚像素充电;
[0012]其中,第一亚像素的等效电容大于第二亚像素的等效电容,以使得第一亚像素和第二亚像素的保持电压相同。
[0013]优选地,所述第一亚像素的存储电容大于第二亚像素的存储电容,以及/或者所述第一亚像素的液晶电容大于第二亚像素的液晶电容。
[0014]优选地,所述第二扫描线的驱动信号电平与第一扫描线的驱动信号电平数值相等,使得所述第一亚像素的馈通电压小于第二亚像素的馈通电压。
[0015]优选地,所述数据线用于驱动所述第一亚像素和所述至少一个第二亚像素,且所述数据线的驱动信号电平呈周期性反转。
[0016]优选地,在所述第二扫描线为一条的情况下,所述数据线驱动信号电平的反转周期为两个扫描周期。
[0017]优选地,在所述第二扫描线为两条的情况下,数据线驱动信号电平的反转周期为三个扫描周期。
[0018]优选地,所述数据线信号电平反转后的第一时间段与第二时间段的时间长度相等,所述第一扫描线与所述至少一条第二扫描线的开启时间相等。
[0019]优选地,所述数据线的驱动信号电平的极性在第一时间段与第二时间段内相同。
[0020]优选地,所述数据线的驱动信号反转方式为极性行反转。
[0021]优选地,所述像素阵列为半源极驱动像素阵列或者三栅型像素阵列。
[0022]本发明的实施例通过为亚像素配置不同的等效电容来补偿数据线对亚像素的充电率差异,以使得亚像素在经过数据线充电,并经过馈通电压作用后获得的稳定的像素电压数值一致,实现亚像素在空间上呈现均匀的亮暗程度,从而消除液晶显示面板中的亮暗线。
[0023]本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。

【专利附图】

【附图说明】
[0024]附图用来提供对本申请技术方案或现有技术的进一步理解,并且构成说明书的一部分,但并不构成对本申请技术方案的限制。
[0025]图1是根据本发明实施例一的HSD液晶显示面板的结构示意图;
[0026]图2是现有技术中HSD面板数据线和扫描线上的驱动信号电压波形图;
[0027]图3是实施例一的亚像素的等效电路图;
[0028]图4是现有技术中HSD面板亚像素的像素电极电压变化波形图;
[0029]图5是实施例一的经过等效电容补偿之后,亚像素的像素电极电压变化波形图;
[0030]图6是本发明实施例二的三栅型液晶显示面板的结构示意图;
[0031]图7是现有技术中三栅型显示面板数据线和扫描线上的驱动信号电压波形图;
[0032]图8是实施例二的亚像素的等效电路图;
[0033]图9是现有技术中三栅型显示面板亚像素的像素电极电压变化波形图;
[0034]图10是实施例二的经过等效电容补偿之后,亚像素的像素电极电压变化波形图。

【具体实施方式】
[0035]为使本发明的目的、技术方案和优点更加清楚,以下结合附图对本发明作进一步地详细说明。本申请实施例以及实施例中的各个特征,在不相冲突的前提下可以相互结合,所形成的技术方案均在本发明的保护范围之内。
[0036]实施例一
[0037]图1为本实施例的半源极驱动HSD (Half Source Driving)液晶显示面板的结构示意图。如图1所示,该显示面板包括由多条数据线(如图中所示的数据线D1、D2、D3、D4)与多条扫描线(如图中所示的扫描线Gl、G2、G3、G4)正交配置形成的像素阵列,以及配置在阵列中的多个亚像素Pll?P36。为了表述简洁,在此定义亚像素Pxy是设置于第x行、第y列。例如,亚像素P12设置于第I行、第2列,并以此类推。
[0038]亚像素P12与扫描线Gl和数据线D2连接,亚像素P13与扫描线G2和数据线D2连接。P12和P13分别设置在数据线D2的两侧。类似的,亚像素P22与扫描线G3和数据线D2连接,亚像素P23与扫描线G4和数据线D2连接。P22和P23分别设置在数据线D2的两侦U。其他亚像素的排布方式以此类推。
[0039]现有技术中,在同一帧周期内,HSD液晶显示面板的亚像素在空间上呈现的亮暗程度并不均匀,HSD像素阵列整体看来会产生沿垂直方向的亮暗线。产生这种缺陷的原因主要有两个。
[0040]第一个原因在于,数据线上存在RC延迟导致亚像素的充电率差异。在某一帧内数据线和扫描线上的驱动信号电压波形如图2所示。本实施例中,数据线D2上提供的驱动信号电平呈周期性反转。发生极性反转后的第一时间段为扫描周期T3,第二时间段为扫描周期T4。数据线D2用于驱动第一亚像素P22和第二亚像素P23。在扫描周期T3中第一扫描线G3开启,数据线D2以正极性的数据信号电压为第一亚像素P22充电。同样的,在扫描周期T4中第二扫描线G4开启,数据线D2以正极性的数据信号电压为第二亚像素P23充电。如图2中虚线所示,由于数据线D2上存在RC延迟,在扫描周期T3初始的部分时间内数据线D2的驱动信号不能达到预定的充电电平,导致第一亚像素P22充电不足,呈现的亮度较低。而在扫描周期T4内数据线D2的驱动信号已稳定到达预定的充电电平,第二亚像素P23能被完全充电,呈现的亮度较高。
[0041]第二个原因在于,反转驱动方式导致的亚像素的充电率差异。通常HSD像素阵列采用2H反转驱动,即两行反转驱动方式。在两个扫描周期之内数据驱动信号电平的极性发生一次反转,即数据线驱动信号电平的反转周期为两个扫描周期。如图2所示,在扫描周期T3的初始时刻,数据线D2的驱动信号电平发生极性反转,由扫描周期T2的低电平跳变至扫描周期T3的高电平。此时由于数据线D2的驱动信号需要产生较大的电压变化,同样使得在扫描周期T3初始的部分时间内数据线D2的驱动信号不能达到预定的充电电平,导致亚像素P22充电不足。相反的,在扫描周期T4的初始时刻,数据线D2的驱动信号电平并不会发生极性反转。在扫描周期T4内数据线D2的驱动信号可保持稳定的预定充电电平,亚像素P23能被完全充电。
[0042]从另一方面来说,由于亚像素间存在寄生电容,在扫描线关闭的瞬间亚像素的像素电极上产生馈通电压(feed through voltage),导致像素电极电压降低。馈通电压Λ Vp可表不为:
[0043]Δ Vp = (Vgh-Vgl)*Cgs/(Cst+Clc+Cgs)
[0044]其中,Vgh为扫描线驱动电压高电平,即开启电平,Vgl为扫描线驱动电压低电平,即关断电平,Cgs为寄生电容,Cst为存储电容,Clc为液晶电容。
[0045]如图3的等效电路图所示,存储电容Cst和液晶电容Clc并联形成等效电容。现有技术中亚像素P22的等效电容C22与亚像素P23的等效电容C23相同,使得馈通电压Λ Vp22=Δ Vp23。
[0046]具体来说,亚像素P22和P23像素电极电压的波形变化如图4所示。
[0047]在扫描周期T3的初始时刻,扫描线G3开启,数据线D2的驱动信号不能达到预定的充电电平,数据线D2对亚像素P22的充电率较低。在扫描周期T3结束时,亚像素P22的像素电压Vp22达到最大值。在扫描线G3关闭之后,馈通电压Λ Vp22使像素电压Vp22逐渐降低至稳定的保持电压。
[0048]在扫描周期T4的初始时刻,扫描线G4开启,数据线D2的驱动信号保持稳定的预定充电电平,数据线D2对亚像素P23的充电率较高。在扫描周期T4结束时,亚像素P23的像素电压Vp22达到最大值,并且高于亚像素P22的像素电压Vp22的最大值。在扫描线G4关闭之后,馈通电压Λ Vp23使像素电压Vp23逐渐降低至稳定的电压值。由于扫描线G3和G4的驱动信号电平完全相同,且亚像素P22的等效电容C22与亚像素P23的等效电容C23相同,即馈通电压AVp23=AVp22,使得亚像素P22获得的稳定的保持电压Vp22比亚像素P23获得的稳定的保持电压Vp23数值较低,导致亚像素P22最终呈现的亮度较低。
[0049]基于上述分析,本实施例通过配置亚像素不同的等效电容来产生不同的馈通电压,以使得亚像素在经过数据线充电后获得的保持电压数值一致,实现亚像素在空间上呈现均匀的亮暗程度,从而消除HSD液晶显示面板中沿垂直方向的亮暗线。
[0050]再次如图3所示,可配置亚像素P22的等效电容C22大于亚像素P23的等效电容C23,使得馈通电压Λ Vp22 <AVp23。具体来说,可以配置存储电容Cst22>Cst23,或者配置液晶电容Clc22>Clc23。容易理解,由于存储电容Cst和液晶电容Clc并联形成等效电容,也配置 Cst22>Cst23 且 Clc22>Clc23。
[0051]如此以来,亚像素P22和P23像素电极电压的波形变化如图5所示。
[0052]在扫描周期T3的初始时刻,第一扫描线G3开启,数据线D2的驱动信号电压不能达到预定的充电电平,数据线D2对亚像素P22的充电率较低。在扫描周期T3结束时,亚像素P22的像素电压Vp22达到最大值。在扫描线G3关闭之后,馈通电压Λ Vp22使像素电压Vp22逐渐降低至稳定的保持电压数值。
[0053]如图5所示,数据线D2的驱动信号的极性在扫描周期T3和T4内相同。并且在扫描周期T4的初始时刻,第二扫描线G4开启,数据线D2的驱动信号保持稳定的预定充电电平。在扫描周期T4结束时,亚像素P23的像素电压Vp23达到最大值,并且高于亚像素P22的像素电压Vp22的最大值。在扫描线G4关闭之后,馈通电压Λ Vp23使像素电压Vp23逐渐降低至稳定的保持电压数值。
[0054]由于扫描线G3与扫描线G4提供的驱动信号电平数值相同,且在扫描线G4关闭的时刻已达到预定的驱动信号电平,与扫描线G3关闭的时刻的驱动信号电平完全相同,则对于亚像素P22和P23来说,开启电压与关断电压的差值(Vgh-Vgl)是相同的。如图5所示,本实施例中可以配置等效电容C22>C23,使得馈通电压Λ Vp22 <Λ Vp23,从而亚像素P22和P23的保持电压相同,即亚像素P22和亚像素P23最终呈现的亮度相同。
[0055]需要说明的是,第一时间段T3与第二时间段T4的时间长度相等,即扫描线G3开启的时间与扫描线G4开启的时间相等。并且,扫描线G3与扫描线G4提供的驱动信号电平数值相同。因此,本实施例并不需要改变现有技术中栅极驱动芯片和源极驱动芯片的驱动方式,能够与现有的驱动芯片实现良好兼容。
[0056]此外,如上文所提到的,在扫描周期T3的初始时刻,数据线D2的驱动信号电压不能达到预定的充电电平,数据线D2对亚像素P22的充电速率较低。事实上,与亚像素P23相比而言,亚像素P22的等效电容较大,即在扫描周期T3中数据线D2对亚像素P22充电的负载较大,充电速率进一步降低。这两个原因导致在扫描线G3、G4关闭的时刻,像素电压Vp22和Vp23达到的峰值的差异更大。
[0057]在本实施例中配置等效电容C22>C23,并合理设定C22与C23的差值来补偿Vp22和Vp23达到的峰值的差异,通过馈通电压的作用来使得亚像素P22和P23的保持电压数值—致。
[0058]本领域技术人员容易理解,对于HSD液晶显示面板和普通的液晶显示面板,均适用于2H反转驱动方式。可配置奇数列亚像素的等效电容与偶数列亚像素的等效电容不同,产生不同的馈通电压,来补偿数据线对亚像素充电率差异导致的亮度差异。从而使奇数列亚像素和偶数列亚像素最终的充电电压趋于一致,来改善沿垂直方向的亮暗线。
[0059]实施例二
[0060]图6为本实施例的三栅型(Tr1-Gate)液晶显示面板的结构示意图。如图6所示,显示面板包括由多条数据线(如图中所示的数据线Dl?D6)与多条扫描线(如图中所示的扫描线Gl?G6)正交配置形成的像素阵列,以及配置在阵列中的多个亚像素Pll?P66。其中,红色亚像素(R)Pll、绿色亚像素(G)P21以及蓝色亚像素(B)P31组成一个像素单元。
[0061]在分辨率为n*m的情况下,三栅型液晶显示面板的扫描线数目为3m条,数据线数据为η条,而普通显示面板的扫描线数目为m条,数据线数据为3n条。换言之,与普通显示面板相比较,在相同的分辨率下,三栅型液晶显示面板的扫描线的数量增加为三倍,而数据线的数量则减少为三分之一。也就是说,三栅型液晶显示面板采用较多的栅极驱动芯片和较少的源极驱动芯片,可降低制造成本及耗电量。
[0062]在同一帧周期内,现有技术中的三栅型液晶显示面板的亚像素在空间上呈现的亮暗程度并不均匀,三栅型像素阵列整体看来会产生沿水平方向的亮暗线。这一缺陷产生的原因如下文所述。
[0063]在某一帧内,数据线和扫描线上的驱动信号电压波形如图7所示。数据线Dl上提供的驱动信号电平呈周期性反转。本实施例中,发生极性反转后的第一时间段为扫描周期T4,一个第二时间段为扫描周期T5,另一第二时间段为扫描周期T6。在本实施例中,数据线Dl用于驱动第一亚像素P41、第二亚像素P51和另一第二亚像素P61。在扫描周期T4中第一扫描线G4开启,数据线Dl以正极性的数据信号电压为亚像素P41充电。在扫描周期T5中第二扫描线G5开启,数据线Dl以正极性的数据信号电压为亚像素P51充电。同样的,另一第二扫描线G6开启,在扫描周期T6中数据线Dl为P61充电。与普通显示面板相比,亚像素的充电时间减少了三分之二,这导致了数据线对亚像素充电不足的问题。
[0064]如图7中虚线所示,由于数据线Dl上存在RC延迟,在扫描周期T4初始的部分时间内,数据线Dl的驱动信号不能达到预定的充电电平,导致亚像素P41充电不足,呈现的亮度较低。而在扫描周期T4和T5内数据线Dl已稳定到达预定的充电电平,亚像素Ρ51和Ρ61能被完全充电,呈现的亮度较高。
[0065]再者,三栅型像素阵列采用3Η反转驱动方式,即三行反转驱动方式。在三个扫描周期之内数据驱动信号电平的极性发生一次反转,即数据线驱动信号电平的反转周期为三个扫描周期。如图7所示,在扫描周期Τ4的初始时刻,数据线Dl的驱动信号电平发生极性反转,由扫描周期Τ3的低电平跳变至扫描周期Τ4的高电平。由于数据线Dl的驱动信号需要产生较大的电压变化,同样使得在扫描周期Τ4初始的部分时间内数据线Dl的驱动信号不能达到预定的充电电平,导致亚像素Ρ41充电不足。相反的,在扫描周期Τ5和Τ6的初始时刻,数据线Dl的驱动信号电平并不会发生极性反转。在扫描周期Τ5和Τ6内数据线Dl的驱动信号可保持稳定的预定充电电平,亚像素Ρ51和Ρ61能被完全充电。
[0066]如图8的等效电路图所示,存储电容Cst和液晶电容Clc并联形成等效电容。现有技术中亚像素Ρ41、Ρ51、Ρ61的等效电容均相同,使得馈通电压Λ Vp41 =AVp51 =AVp61。
[0067]与实施例一类似,受到寄生电容引起的馈通电压的影响,亚像素P41、P51和P61像素电极电压的波形变化如图9所示。
[0068]在扫描周期T4的初始时刻,扫描线G4开启,数据线Dl的驱动信号电平不能达到预定的充电电平,数据线Dl对亚像素P41的充电率较低。在扫描周期T4结束时,亚像素P41的像素电压Vp41达到最大值。在扫描线G4关闭之后,馈通电压Λ Vp41使像素电压Vp41逐渐降低至稳定的保持电压。
[0069]在扫描周期T5的初始时刻,扫描线G5开启,数据线Dl的驱动信号保持稳定的预定充电电平,数据线Dl对亚像素P41的充电率较高。在扫描周期T5结束时,亚像素P51的像素电压Vp51达到最大值,并且高于亚像素P41的像素电压Vp41的最大值。在扫描线G5关闭之后,馈通电压Λ Vp51使像素电压Vp51逐渐降低至稳定的保持电压。
[0070]类似的,在扫描周期T6的初始时刻,扫描线G6开启,数据线Dl对亚像素P61的充电率较高。在扫描线G6关闭之后,馈通电压Λ Vp61使像素电压Vp61逐渐降低至稳定的保持电压。
[0071]由于扫描线G4、G5和G6的驱动信号电平完全相同,等效电容C41 = C51 = C61,即馈通电压AVp41 =Δ Vp51 =Λ Vp61,使得在同一巾贞周期内亚像素P41获得的稳定的像素电压Vp41比亚像素P51和P61获得的稳定的像素电压均数值较低,导致亚像素P41最终呈现的亮度较低,而亚像素P51和P61呈现的亮度较高。
[0072]基于上述分析,本实施例通过配置亚像素不同的等效电容来产生不同的馈通电压,以使得亚像素在经过数据线充电后获得的保持电压数值一致。
[0073]再次如图8所示,可配置第一亚像素P41的等效电容C41大于第二亚像素P51和第二亚像素P61的等效电容,即C41>C51 = C61,使得馈通电压Λ Vp41 <Δ Vp51 = AVp61。具体来说,可以配置存储电容Cst41>Cst51 = Cst61,或者配置液晶电容Clc41>Clc51=Clc61。容易理解,由于存储电容Cst和液晶电容Clc并联形成等效电容,也配置Cst41>Cst51 = Cst61 且 Clc41>Clc51 = Clc61。
[0074]如此以来,亚像素P41、P51和P61像素电极电压的波形变化如图10所示。
[0075]在扫描周期T4的初始时刻,数据线Dl的驱动信号不能达到预定的充电电平,数据线Dl对亚像素P41的充电率较低。在扫描周期T4结束时,亚像素P41的像素电压Vp41达到最大值。在扫描线G4关闭之后,馈通电压Λ Vp41使像素电压Vp41逐渐降低至稳定的保持电压数值。
[0076]如图10所示,数据线Dl的驱动信号的极性在扫描周期T4和T5内相同。并且在扫描周期T5的初始时刻,数据线Dl的驱动信号保持稳定的预定充电电平。在扫描周期T5结束时,亚像素P51的像素电压Vp51达到最大值,且高于亚像素P41的像素电压Vp41的最大值。在扫描线G5关闭之后,馈通电压Λ Vp51使像素电压Vp51逐渐降低至稳定的保持电压数值。
[0077]由于扫描线G4、G5、G6提供的驱动信号电平数值相同,且在扫描线G5、G6关闭的时刻已达到预定的驱动信号电平,与扫描线G4关闭的时刻的驱动信号电平完全相同,则对于亚像素P41、P51和P61来说,开启电压与关断电压的差值(Vgh-Vgl)是相同的。如图8所示,本实施例中可以配置等效电容C41>C51 = C61,使得馈通电压Λ Vp41 <Δ Vp51 =Δ Vp61,从而亚像素P41、P51和P61的保持电压相同,即亚像素P41、P51和P61最终呈现的亮度相同。
[0078]需要说明的是,扫描周期T4、T5、T6的时间长度相等,即扫描线G4开启的时间与扫描线G5、G6开启的时间相等。并且,扫描线G4与扫描线G5、G6提供的驱动信号电平数值相同。因此,本实施例并不需要改变现有技术中三栅型液晶显示器栅极驱动芯片和源极驱动芯片的驱动方式,能够与现有的驱动芯片实现良好兼容。
[0079]与实施例一类似,由于增大了等效电容C41,使得数据线Dl对亚像素P41充电的负载较大,充电速率进一步降低,导致在扫描线关闭的时刻,像素电压Vp41、Vp51和Vp61达到的峰值的差异更大。配置等效电容C41、C51与C61的数值差异,能够通过馈通电压的作用来使得亚像素P41、P51和P61的保持电压相同。
[0080]更进一步的,在三栅型液晶显示面板的驱动过程中,可能存在数据线RC延迟较大的情况。这与图9所示的数据线Dl的驱动信号不同的是,在扫描周期T4和T5中数据线Dl的驱动信号电平均不能达到预定的充电电平,亚像素P41和P51均存在充电不足的现象。这使得像素电压Vp41、Vp51的峰值比Vp61的峰值要小。亚像素P41和P51呈现的亮度较低,而亚像素P61呈现的亮度较高。类似的,配置等效电容C41、C51与C61的不同数值,能够通过馈通电压的作用来使得亚像素P41、P51和P61的保持电压相同。
[0081]因此,本领域技术人员容易理解,对于三栅型液晶显示面板,可配置第3k+l行、第3k+2行亚像素的等效电容与第3k行亚像素的等效电容不同(k为整数,k>0),来产生不同的馈通电压,以使得每一行亚像素在经过数据线充电后获得的保持电压数值一致,从而改善沿水平方向的亮暗线。
[0082]此外,对于实施例一中的HSD液晶显示面板,以及普通的液晶显示面板,也同样适用于3H反转驱动方式。这种反转驱动方式下,也可通过配置第3k+l行、第3k+2行亚像素的等效电容与第3k行亚像素的等效电容不同,来补偿该数据线对亚像素的充电率差异,来改善显示亮度不均匀的缺陷。
[0083]虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,实施例中采用的2H反转驱动方式和3H反转驱动方式并非用以限定本发明。本发明也可适用于其他的反转驱动方式。任何本发明所属【技术领域】内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
【权利要求】
1.一种液晶显示面板,其特征在于,包括: 配置在像素阵列中的多个亚像素,所述像素阵列由多条数据线和多条扫描线正交配置形成,所述多条扫描线包括: 第一扫描线,其与第一亚像素连接,所述第一扫描线在数据线驱动信号电平极性反转后的第一时间段内开启,通过该数据线向第一亚像素充电; 至少一条第二扫描线,其分别与至少一个第二亚像素连接,所述第二扫描线在该第一时间段之后的第二时间段内开启,通过该数据线向第二亚像素充电; 其中,第一亚像素的等效电容大于第二亚像素的等效电容,以使得第一亚像素和第二亚像素的保持电压相同。
2.根据权利要求1所述的液晶显示面板,其特征在于,所述第一亚像素的存储电容大于第二亚像素的存储电容,以及/或者 所述第一亚像素的液晶电容大于第二亚像素的液晶电容。
3.根据权利要求2所述的液晶显示面板,其特征在于,所述第二扫描线的驱动信号电平与第一扫描线的驱动信号电平数值相等,使得所述第一亚像素的馈通电压小于第二亚像素的馈通电压。
4.根据权利要求3所述的液晶显示面板,其特征在于,所述数据线用于驱动所述第一亚像素和所述至少一个第二亚像素,且所述数据线的驱动信号电平呈周期性反转。
5.根据权利要求4所述的液晶显示面板,其特征在于,在所述第二扫描线为一条的情况下,所述数据线驱动信号电平的反转周期为两个扫描周期。
6.根据权利要求4所述的液晶显示面板,其特征在于,在所述第二扫描线为两条的情况下,数据线驱动信号电平的反转周期为三个扫描周期。
7.根据权利要求4所述的液晶显示面板,其特征在于,所述数据线信号电平反转后的第一时间段与第二时间段的时间长度相等,所述第一扫描线与所述至少一条第二扫描线的开启时间相等。
8.根据权利要求7所述的液晶显示面板,其特征在于,所述数据线的驱动信号电平的极性在第一时间段与第二时间段内相同。
9.根据权利要求7所述的液晶显示面板,其特征在于,所述数据线的驱动信号反转方式为极性行反转。
10.根据权利要求7所述的液晶显示面板,其特征在于,所述像素阵列为半源极驱动像素阵列或者三栅型像素阵列。
【文档编号】G02F1/1362GK104317127SQ201410650152
【公开日】2015年1月28日 申请日期:2014年11月14日 优先权日:2014年11月14日
【发明者】陈彩琴, 许哲豪 申请人:深圳市华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1