一种像素驱动电路及阵列基板、显示面板的制作方法

文档序号:11580998阅读:196来源:国知局
一种像素驱动电路及阵列基板、显示面板的制造方法与工艺

本申请涉及显示面板技术领域,特别是涉及一种像素驱动电路及阵列基板、显示面板。



背景技术:

随着显示技术的发展,人们对液晶显示面板的高清和逼真的显示画面的需求越来越普遍,特别是3d显示技术的高逼真画面越来越受到影视观众的喜爱。在以开关,如薄膜晶体管(thinfilmtransistor,tft)等驱动的液晶显示面板技术中,帧频是每秒驱动显示画面的帧数量,帧频越大代表单位时间内能显示越多的画面,画面显示也就越流畅。

但随着帧频的增大,开关对像素电极的充电时间会相应减少,会导致像素电极充电不足的问题,从而导致显示画面的显示质量降低,很大程度上制约着液晶显示面板的发展及应用。

本申请的发明人在长期的研发中发现,在目前现有技术中,为解决高帧频显示时,像素电极充电不足的问题,一般采用两种技术方案:一种是通过降低rc延时,以提高充电速度,具体可以通过增大金属铜膜层厚度和金属铜线宽以降低阻抗和电容来降低rc延时,但该方法会增加成本,且会增加液晶显示面板的非显示区的尺寸或液晶显示面板的厚度;另一种是在高帧频扫描周期内提高像素电极充电能力,可以通过采用具有高载流子迁移率材料的开关对像素电极进行充电。但目前的高载流子迁移率材料的应用在技术上的存在较多难点,尚不能普遍使用。



技术实现要素:

本申请主要解决的技术问题是提供一种像素驱动电路及阵列基板、显示面板,以加快对像素电极的充电过程,从而提高显示画面的显示质量。

为解决上述技术问题,本申请采用的一个技术方案是:提供一种像素驱动电路。所述像素驱动电路包括所述至少两个第一开关的各自输入端均连接所述数据线,所述至少两个第一开关的各自输出端均连接同一个所述第一像素电极,所述至少两个第一开关的各自控制端均连接所述扫描线,以加快所述第一像素电极的充电过程。

为解决上述技术问题,本申请采用的另一个技术方案是:提供一种阵列基板。所述阵列基板包括多个成矩阵排列的像素驱动电路;所述驱动电路为上述像素驱动电路;其中,同一列像素驱动电路共用同一条所述数据线,同一行像素驱动电路共用同一条所述扫描线;或同一行像素驱动电路共用同一条所述数据线,同一列像素驱动电路共用同一条所述扫描线。

为解决上述技术问题,本申请采用的又一个技术方案是:提供一种显示面板。所述显示面板包括第一基板、第二基板及液晶层;所述第一基板和/或第二基板为上述阵列基板;其中,液晶层位于所述第一基板及所述第二基板之间。

本申请实施例的有益效果是:区别于现有技术,本申请实施例像素驱动电路包括数据线、扫描线、第一像素电极和至少两个第一开关;至少两个第一开关的各自输入端均连接数据线,各自控制端均连接扫描线,各自输出端均连接同一个第一像素电极。申请实施例通过该至少两个第一开关给该第一像素电极充电,能够加快对该第一像素电极的充电过程,进而能够提高显示画面的显示质量。

附图说明

图1是本申请像素驱动电路一实施例的电路示意图;

图2是图1实施例的结构示意图;

图3是图2实施例中tft导电沟道的结构示意图;

图4a是本申请像素驱动电路另一实施例的电路示意图;

图4b是图4a实施例的结构示意图;

图5是本申请阵列基板一实施例的结构示意图;

图6是本申请显示面板的一实施例的结构示意图。

具体实施方式

请参阅图1,图1是本申请像素驱动电路一实施例的电路示意图。本实施例包括数据线data、扫描线scan、第一像素电极101和至少两个第一开关t1、t2;至少两个第一开关t1、t2的各自输入端102、103均连接数据线data,至少两个第一开关t1、t2的各自输出端104、105均连接同一个第一像素电极101,至少两个第一开关t1、t2的各自控制端106、107均连接扫描线scan,以加快第一像素电极101的充电过程。

为满足用户对画面显示流畅性的越来越高的要求,画面显示的帧频也越来越大,像素扫描信号周期越来越小,像素得到的扫描信号持续驱动时间越来越小,相应的像素电极充电时间也越来越短,极易导致像素电极充电不足,从而导致显示画面的显示质量下降,甚至不能正常显示。

本实施例采用增加与第一像素电极101连接的第一开关t1、t2的数量来加快第一像素电极101的充电过程,第一开关t1、t2的数量越多,第一像素电极101的充电过程就越快,因此,能够解决第一像素电极101充电不足的问题,从而适应画面显示的帧频越来越大的趋势。

区别于现有技术,本实施例将至少两个第一开关t1、t2的各自输入端102、103均连接数据线data,至少两个第一开关t1、t2的各自输出端104、105均连接同一个第一像素电极101,至少两个第一开关t1、t2的各自控制端106、107均连接扫描线scan,在扫描线scan提供的扫描信号驱动下,使得与第一像素电极101连接的至少两个第一开关t1、t2均给第一像素电极101充电,能够加快第一像素电极101的充电过程,从而能够提高显示画面的显示质量。

在一个应用场景中,本实施例的至少两个第一开关t1、t2的各自输入端连接同一数据线data,至少两个第一开关t1、t2的各自控制端连接同一扫描线scan,以使至少两个第一开关t1、t2同时给第一像素电极101充电,最大限度的加开充电过程。

可选地,本实施的各第一开关均为tft。其中,第一开关的控制端为tft的栅极,输入端为tft的源极,输出端为tft的漏极,当然,在另一实施例中,第一开关的输入端为tft的漏极,输出端为tft的源极。在又一实施例中,第一开关也可以是其它具有开关功能的电子元器件,如互补金属氧化物半导体(complementarymetaloxidesemiconductor,cmos)等。

具体地,请参阅图2,图2是图1实施例的结构示意图。从图2中可以看出,至少两个tft的栅极201、202与扫描线scan同层设置,且均与连接扫描线scan在一起;该至少两个tft的源极203、204与数据线data同层设置,且均与数据线data连接在一起;该至少两个tft的漏极205、206均与第一像素电极207连接,且该至少两个tft的漏极205、206均与第一像素电极207同层或非同层设置,当扫描线scan提供的扫描信号驱动至少两tft工作时,数据线data提供的数据电压经过该至少两tft同时给第一像素电极207充电,以加快第一像素电极207充电的充电过程。

可选地,本实施例的tft为非晶硅tft。当然,在其它实施例中,可采用非晶氧化铟镓锌材料代替非晶硅材料。

请参阅图3,图3是图2实施例中tft的导电沟道的结构示意图。非晶硅tft对第一像素电极101的充电速度很大程度上取决于非晶硅tft的载流子的迁移率μ,μ与其导电沟道的宽长比w/l有关,w/l越大,μ越大。从图3中可以看出,在上述实施例的至少两个第一开关与第一像素电极的设置方式可以增加用于迁移载流子的导电沟道的宽度w。若各第一开关的导电沟道尺寸一致,则n个第一开关的导电沟道的载流子的迁移率的和为n*μ,该n个第一开关给第一像素电极的充电速度加快n倍,整个像素电极的充电过程将加快n倍。

可选地,请参阅图4a,图4a是本申请像素驱动电路另一实施例的电路示意图;图4b是图4a实施例的结构示意图。本实施例在上述实施例的基础上进一步包括第二像素电极401及至少两个第二开关t3、t4;至少两个第二开关t3、t4的各自控制端402、403均连接扫描线scan,第二开关t3的输入端404连接数据线data,第二开关t3的输出端405连接第二像素电极401,第二开关t4的输入端406连接第二开关t3的输出端405,以拉低第二像素电极401的像素电压。

在一个应用场景中,第二开关t4的输入端408连接一公共电极com。

为增加液晶显示面板的视角,可以在同一个像素内设置具有两种不同像素电压的第一像素电极407及第二像素电极401,本实施例的第一像素电极407已经在上述实施例中进行了详细的叙述,这里不重复。本实施例的第二开关t3为第二像素电极401提供充电,以提供像素电压,而为实现第一像素电极407与第二像素电极401的具有不同的像素电压,本实施例利用第二开关t4来拉低第二像素电极401的像素电压。具体地,第二开关t4导通时,会有一部分第二开关t3输出端405的输出电压,即第二像素电极401的像素电压经第二开关t4分压到与第二开关t4的输出端连接的公共电极com,从而使第二像素电极401的像素电压降低。

可选地,本实施例中,第一像素电极407及第二像素电极401共同为一像素提供像素电压;且第一像素电极407为该像素的主像素电极。

当然,在另一实施例中,可以采用利用多个第二像素电极,同时设置各第二像素电极具有不同的像素电压,以更进一步的增大液晶显示面板的视角;在又一实施例中,还可以给每个第二素电极设置第一开关以加快其充电过程。

可选地,本实施例进一步包括第一存储电容c1及第二存储电容c2;第一存储电容c1及第二存储电容c2分别与第一像素电极407及第二像素电极401连接,分别用于存储像素驱动电路对第一像素电极407及第二像素电极401的充电电荷,以使在第一开关t1、t2及第二开关t3截止后,再次导通前,分别给第一像素电极407及第二像素电极401提供像素电压,使像素正常工作。

可选地,本实施例的至少两个第二开关t3、t4为tft,关于tft的结构与工作原理这例不重复介绍。且本实施例的各层设置与图2实施例类似,这不不重复叙述。

可选地,本实施例中扫描线scan提供的扫描信号的频率大于120hz,即帧频大于120hz。在液晶显示技术领域,通常将大于120hz的帧频定义为高帧频,高帧频驱动显示的应用有助于更好满足影视观众对画面流畅性的需求。

请参阅图5,图5是本申请阵列基板一实施例的结构示意图。本实施例包括多个成矩阵排列的像素驱动电路501;像素驱动电路的具体结构及工作原理已经在上述实施例中进行了详细的叙述,这里不重复。

其中,同一列像素驱动电路501共用同一条数据线data,同一行像素驱动电路501共用同一条扫描线scan。当然,在其它实施例中,同一行像素驱动电路501可共用同一条数据线data,同一列像素驱动电路501可共用同一条扫描线scan。

区别于现有技术,本实施例的像素驱动电路501利用至少两个第一开关t1、t2给第一像素电极充电,能够加快该第一像素电极的充电过程,从而能够提高显示画面的显示质量。

请参阅图6,图6是本申请显示面板的一实施例的结构示意图。本实施例包括第一基板601、第二基板602及液晶层603;第一基板601和/或第二基板602为上述实施例的阵列基板;其中,液晶层603位于第一基板601及第二基板602之间,且在第一基板601及第二基板602的控制下调节背光的透过率。

阵列基板的结构及工作原理及流程已在上述实施例中进行了详细的叙述,这里也不重复。

区别于现有技术,本实施例的阵列基板的像素驱动电路利用至少两个第一开关给第一像素电极充电,能够加快该第一像素电极的充电过程,从而能够提高显示画面的显示质量。

以上所述仅为本申请的实施方式,并非因此限制本申请的专利范围,凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1