行车记录仪的制作方法

文档序号:3857177阅读:406来源:国知局
专利名称:行车记录仪的制作方法
技术领域
本实用新型属于汽车电子应用领域,具体为汽车行车记录仪(汽车黑匣子)。
背景技术
现有的各种行车记录仪,只能够存储单项或者是少数几项行车数据,而这少数的几项数据不足以作为事故原因鉴定、汽车厂家产品质量跟踪及认证和提高汽车行业管理水平的依据。此外,将行车数据用于事故原因鉴定以及产品质量跟踪等用途时,要求行车数据必须是准确、可靠的,这就对整个行车记录系统提出了非常高的可靠性要求。

发明内容
本实用新型的目的是为了解决车辆行使过程中各种数据的存储再现问题而设计的一种行车记录仪器。它可以存储车辆行使过程中不同时段的操作和状态信息(如车速、转速、转向灯、制动、远光灯、雾灯、倒车、车门开启等)以及车辆行使过程中发生的报警信息(如车速、转速、水温、油压、气压I、气压II、机油滤、燃油滤、水位、仓温、电瓶电压、油量等指标超过正常范围时的报警)。需要使用行车数据时,可通过专用解析软件解读存储的行车信息,再现车辆行使过程中的数据。本实用新型存储的行车数据种类齐全,同时还具有可靠性高、结构简单、成本低廉、操作使用安全可靠。本实用新型的目的是这样实现的数据输入端口1与芯片U1P1口的P10~P17引脚相连,U1的P0口的P00~P07与U5的左边数据线D0~D7和U6的数据线I/O0~I/O7直接相连,同时P0口的P00~P07还与U3的D0~D7相连,然后由U3的输出线Q0~Q7与U5的左边地址线A0~A7和U6的地址线A0~A7分别相连,U1芯片P2口的P20~P23与U5的左边地址线A8~A10和U6的地址线A8~A10直接相连,U1芯片的RD、WR、P23和P24分别与U5的OEL、RWL、CEL和BUSYL直接连接,U1芯片的RD、WR、P26和P27分别与U6的OE、WE、RDY和CE直接连接,U2的P0口的P00~P07直接与U5的右边数据线DR0~DR7相连,同时P0口的P00~P07还与U4的D0~D7相连,然后由U4的输出线Q0~Q7与U5的右边地址线AR0~AR7相连,U2芯片P2口的P20~P23与U5的右边地址线AR8~AR10直接相连,U2芯片的RD、WR、P23和P24分别与U5芯片的OER、RWR、CER和BUSYR直接连接,芯片U1和U2的EA/VP引脚接高电平,芯片U1和U2的1和X2引脚分别外接晶振CY1和CY2,芯片U9的R1OUT和T1IN分别与芯片U2的RXD和TXD管脚相连,RXDPC和TXDPC分别与数据输出端口插座3相连,芯片U8的SDA2和SCL2与芯片U2的P12和P13相连,芯片U7的SDA1和SCL1与芯片U2的P10和P11相连。本实用新型优点是本实用新型接口遵循国家汽车电子行业的标准,数据采集接口既可与汽车上标准专用总线相连接,又可与与之配套的数据采集装置相连接。可存储50种不同的行车信息。本实用新型可连续记录最近48-288小时车辆行使状况,可以对最近5年事故进行记录,报警数据可以保存10年。本实用新型的无故障时间达到10000小时以上,故障自恢复时间小于1秒。本实用新型操作使用方便、安全可靠。


图1为本实用新型面板结构原理示意图;图2为本实用新型数据输入和微处理器电路原理图;图3(a)为本实用新型数据输出单元电路原理图;图3(b)为本实用新型镜像存储器U8电路原理图;图3(c)为本实用新型镜像存储器U7电路原理图。
具体实施方式
数据输入端口1与芯片U1P1口的P10~P17引脚相连,U1的P0口的P00~P07与U5的左边数据线D0~D7和U6的数据线I/O0~I/O7直接相连,同时P0口的P00~P07还与U3的D0~D7相连,然后由U3的输出线Q0~Q7与U5的左边地址线A0~A7和U6的地址线A0~A7分别相连,U1芯片P2口的P20~P23与U5的左边地址线A8~A10和U6的地址线A8~A10直接相连,U1芯片的RD、WR、P23和P24分别与U5的OEL、RWL、CEL和BUSYL直接连接,U1芯片的RD、WR、P26和P27分别与U6的OE、WE、RDY和CE直接连接,U2的P0口的P00~P07直接与U5的右边数据线DR0~DR7相连,同时P0口的P00~P07还与U4的D0~D7相连,然后由U4的输出线Q0~Q7与U5的右边地址线AR0~AR7相连,U2芯片P2口的P20~P23与U5的右边地址线AR8~AR10直接相连,U2芯片的RD、WR、P23和P24分别与U5芯片的OER、RWR、CER和BUSYR直接连接,芯片U1和U2的EA/VP引脚接高电平,芯片U1和U2的X1和X2引脚分别外接晶振CY1和CY2,芯片U9的R1OUT和T1IN分别与微处理器U2的RXD和TXD管脚却相连,RXDPC和TXDPC分别与数据输出端口插座3相连,芯片U8的SDA2和SCL2与微处理器U2的P12和P13相连,芯片U7的SDA1和SCL1与微处理器U2的P10和P11相连。本实用新型的工作过程用芯片U1进行行车数据的采集和处理工作。使用芯片U2进行行车数据的压缩、存储以及数据的上行传输工作。芯片U1和U2都使用89C58微处理器,U3和U4是两片锁存器,其型号为74LS373。U5为一片双口RAM,其型号为IDT132。U6为一片EEPROM,可在系统意外掉电时保存数据。行车数据经数据输入端口插座1输入,与芯片U1P1口的P10~P17引脚相连。U1的P0口为数据/地址复用线,作为数据线使用时,P0口的P00~P07与U5的左边数据线D0~D7和U6的数据线I/O0~I/O7直接相连;作为地址线使用时,P0口的P00~P07先与U3的D0~D7相连,然后由U3的输出线Q0~Q7与U5的左边地址线A0~A7和U6的地址线A0~A7分别相连。U1芯片P2口的P20~P23与U5的左边地址线A8~A10和U6的地址线A8~A10直接相连。U1芯片的RD、WR、P23和P24分别与U5的OEL、RWL、CEL和BUSYL直接连接,进行读、写、片选和数据访问冲突仲裁控制。U1芯片的RD、WR、P26和P27分别与U6的OE、WE、RDY和CE直接连接,进行读、写、查询和片选控制。U2的P0口为数据/地址复用线,作为数据线使用时,P0口的P00~P07直接与U5的右边数据线DR0~DR7相连;作为地址线使用时,P0口的P00~P07先与U4的D0~D7相连,然后由U4的输出线Q0~Q7与U5的右边地址线AR0~AR7相连。U2芯片P2口的P20~P23与U5的右边地址线AR8~AR10直接相连。U2芯片的RD、WR、P23和P24分别与U5芯片的OER、RWR、CER和BUSYR直接连接,进行读、写、片选和数据访问冲突仲裁控制。芯片U1和U2不需外接程序ROM,故而EA/VP引脚接高电平。芯片U1和U2的X1和X2引脚分别外接晶振CY1和CY2,提供芯片工作时所需要的时钟频率。芯片U7和U8为串行I2C非易失存储器FLASH,用于存储行车数据。U9为总线收发器,其型号为MAX232CPE,用于与计算机进行通信。芯片U9的R1OUT和T1IN分别与芯片U2的RXD和TXD管脚却相连,RXDPC和TXDPC分别与数据输出端口相连,用于将行车数据通过串行口RS232传至PC机。芯片U8的SDA2和SCL2与单片机U2的P12和P13相连。芯片U7的SDA1和SCL1与单片机U2的P10和P11相连。U7和U8是一对镜像存储器。处理器U1采集行车数据并进行相应的数据处理之后,将数据存储在双口RAMU5以及EEPROMU6中。处理器U2将存储在U5中的数据进行压缩后,分时存储在U7和U8中。U7和U8中的存储数据内容完全一致,主要用于实现行车数据的双备份。
权利要求1.一种行车记录仪,它包含数据输入端口插座1、壳体2,数据输出端口插座3、数据采集和处理微处理器U1、数据压缩和存储微处理器U2、锁存器U3和U4、双口RAMU5、保存数据芯片U6、镜像存储器U7和U8、总线收发器U9,其特征是数据输入端口1与芯片U1P1口的P10~P17引脚相连,U1的P0口的P00~P07与U5的左边数据线D0~D7和U6的数据线I/O0~I/O7直接相连,同时P0口的P00~P07还与U3的D0~D7相连,然后由U3的输出线Q0~Q7与U5的左边地址线A0~A7和U6的地址线A0~A7分别相连,U1芯片P2口的P20~P23与U5的左边地址线A8~A10和U6的地址线A8~A10直接相连,U1芯片的RD、WR、P23和P24分别与U5的OEL、RWL、CEL和BUSYL直接连接,U1芯片的RD、WR、P26和P27分别与U6的OE、WE、RDY和CE直接连接,U2的P0口的P00~P07直接与U5的右边数据线DR0~DR7相连,同时P0口的P00~P07还与U4的D0~D7相连,然后由U4的输出线Q0~Q7与U5的右边地址线AR0~AR7相连,U2芯片P2口的P20~P23与U5的右边地址线AR8~AR10直接相连,U2芯片的RD、WR、P23和P24分别与U5芯片的OER、RWR、CER和BUSYR直接连接,芯片U1和U2的EA/VP引脚接高电平,芯片U1和U2的X1和X2引脚分别外接晶振CY1和CY2,芯片U9的R1OUT和T1IN分别与微处理器U2的RXD和TXD管脚相连,RXDPC和TXDPC分别与数据输出端口插座3相连,芯片U8的SDA2和SCL2与微处理器U2的P12和P13相连,芯片U7的SDA1和SCL1与微处理器U2的P10和P11相连。
专利摘要本实用新型属于汽车电子应用领域,具体为汽车行车记录仪(汽车黑匣子)。其特点是它包含数据输入端口插座1、壳体2,数据输出端口插座3、数据采集和处理微处理器U1、数据压缩和存储微处理器U2、锁存器U3和U4、双口RAMU5、保存数据芯片U6、镜像存储器U7和U8、总线收发器U9。数据输入端口1与芯片U1P1口的P10~P17引脚相连,U1的P0口的P00~P07与U5的左边数据线D0~D7和U6的数据线I/O0~I/O7直接相连,同时P0口的P00~P07还与U3的D0~D7相连。
文档编号B60R99/00GK2616432SQ03212860
公开日2004年5月19日 申请日期2003年4月25日 优先权日2003年4月25日
发明者陈振华 申请人:陈振华
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1