低压降线性稳压装置的制作方法

文档序号:6290735阅读:202来源:国知局

专利名称::低压降线性稳压装置的制作方法
技术领域
:本发明涉及一种稳压装置,尤其涉及一种低压降线性稳压装置。
背景技术
:低压降线性稳压器(LowDrop-outLinearRegulator;LD0)是被广泛应用于手机、DVD、数码相机以及Mp3等多种消费类电子产品中的稳压芯片,为了满足这些精密电子产品的要求,在电源的输入端加入线性稳压器,以保证电源电压恒定与实现有源噪声滤波。此外,这些电子产品通常只有一组电池供电,为了节省供电池的电量,希望在设备不工作时,LDO工作于睡眠状态。为此,大部分LDO都具有使能控制功能,从而方便用户控制使用。但是,该LDO在方便使用的同时,存在一个无法避免的问题LDO的使能控制模块的逻辑工作电平没有办法覆盖一个连续的工作电平,从而造成当控制信号处于这个不连续工作电平的时候,使能控制模块处于浮动状态(介于高电平H与低电平L之间的一个无法控制的阶段),从而LDO失去对输出状态的控制。
发明内容有鉴于此,有必要提供一种解决低压降线性稳压器失去对输出状态的控制问题的低压降线性稳压装置。一种低压降线性稳压装置,其包括一个低压降线性稳压器及一个电压采样模块,该低压降线性稳压器具有一个能输出第二控制逻辑的使能控制模块,该电压采样模块对该低压降线性稳压器的输出电压进行采样,并输出第一控制逻辑,该第一控制逻辑与该第二控制逻辑构成第三控制逻辑。所述的低压降线性稳压装置,通过该第三控制逻辑来控制该低压降线性稳压器的输出状态,避免了因该使能控制模块处于浮动状态而导致该低压降线性稳压器的输出状态处于失效模式。图l为本发明第一实施方式提供的低压降线性稳压装置的功能结构图。图2为图l中低压降线性稳压器的输出电压与时间的关系曲线图。图3为图2中采样电压的逻辑电平与输出电压的关系示意图。图4为本发明第二实施方式提供的低压降线性稳压装置的功能结构图。具体实施例方式下面将结合附图对本发明实施方式作进一步的详细说明。请参阅图l,为本发明第一实施方式提供的一种低压降线性稳压装置100,该低压降线性稳压装置100包括一个低压降线性稳压器101及一个电压采样模块102。该低压降线性稳压器IOI包括一个使能控制模块IOII、M0S驱动模块1012、M0S开关模块1013、第四比较放大器1014及反馈模块1015。该电压采样模块102包括有一个逻辑输出模块1024、一个比较放大器模块1025及一个延迟模块1026,该比较放大器模块1025具有第一比较放大器10251与第二比较放大器10252。该低压降线性稳压器101接收外部输入电压Vin,经内部处理输出电压V。ut,以保证电源电压恒定与实现有源噪声滤波。该电压采样模块102对该低压降线性稳压器101的输出电压V。ut进行分时采样,得到第一采样电压Vi与第二采样电压V2,并判断该两次采样电压VhV2的逻辑电平,得到第一采样电压Vi的逻辑电平Ai与第二采样电压V2的逻辑电平A2,最后,将A工与A2构成一个第一控制逻辑Y工。该低压降线性稳压装置100的使能控制模块1011的输出具有一个参考电压Vref与一个第二控制逻辑Y2。该反馈模块1015对该低压降线性稳压器101的输出电压V。ut进行实时采样,并分别送入该第四比较放大器1014、该第一比较放大器10251与该延迟模块1026。该第四比较放大器1014接收该反馈模块1015的输出信号与该参考电压Vref,并将该两个信号进行比较放大后的输出用来驱动该M0S驱动模块1012。该第一比较放大器10251在第一时刻^接收该反馈模块1015的输出信号,得到第一采样电压Vb该第一比较放大器10251将该第一采样电压V工与该参考电压Vref构成第一逻辑电平Ab该第二比较放大器10252因为该延迟模块1026的存在,所以,在第二时刻t2接收该反馈模块1015的输出信号,得到第二采样电压V2。该第二比较放大器10252将该第二采样电压V2与该参考电压Vref构成第二逻辑电平A2。该逻辑输出模块1024接收该两个逻辑电平AhA2,并构成该第一控制逻辑Yb该M0S驱动模块1012接收该第四比较放大器模块1014的输出信号、该第二控制逻辑Y2及该第一控制逻辑Yh并将该第二控制逻辑Y2与该第一控制逻辑Yi构成第三控制逻辑Y。该M0S开关模块1013接收该低压降线性稳压器101的外部输入电压Vin与该第三控制逻辑Y,用来控制该低压降线性稳压器101的输出电压V。ut。请参阅图2,为图l中低压降线性稳压器101的输出电压V。ut与时间t的关系曲线图。该低压降线性稳压器101的输出电压V。ut与时间t的关系曲线为k,该电压采样模块102在tht2时刻对输出电压V。ut的采样电压分别为VhV2。请参阅图3,为图2中采样电压VhV2对应的逻辑电平AhA2与输出电压V。ut的关系示意图。^与t2之间的时间间隔为T,在本实施方式中,^与t2之间的时间间隔T大于该低压降线性稳压器101的软启动时间,以避免负载突然变化造成误动作。通过判断VhV2对应的逻辑电平AhA2,得到该第一控制逻辑Yh其逻辑关系转化为真值表可由下表l所示。表l<table>tableseeoriginaldocumentpage6</column></row><table>上表l可由以下逻辑关系式表示""1'""。该低压降线性稳压器101的使能控制模块1011的第二控制逻辑Y2与该第一控制逻辑Yh构成该第三控制逻辑Y,其逻辑关系转化为真值表可由下表2所示。表2<table>tableseeoriginaldocumentpage6</column></row><table>上表2可由以下逻辑关系式表示i〃"。因为Y工由该V^V2对应的逻辑电平A^A2的逻辑关系构成,所以,该A^A2与该第二控制逻辑Y2、该第三控制逻辑Y的逻辑关系转化为真值表可由下表3所示。表3<table>tableseeoriginaldocumentpage6</column></row><table><table>tableseeoriginaldocumentpage7</column></row><table>请参阅图4,为本发明第二实施方式提供的一种低压降线性稳压装置200,该低压降线性稳压装置200包括一个低压降线性稳压器101及一个电压采样模块103。该第二实施方式与该第一实施方式的区别在于,该电压采样模块103对该低压降线性稳压器101的输出电压V。ut进行实时采样,该电压采样模块103包括有一个第三比较放大器10253,且该电压采样模块103接收一个外部参考电压V'ref。该外部参考电压V'ref根据用户的需求进行设置,因为该外部参考电压V'ref决定了该低压降线性稳压器101的输出电压,所以该外部参考电压V'ref小于该使能控制模块1011的参考电压Vref。该第三比较放大器10253在t3时刻,接收该反馈模块1015的输出信号,得到第三输出电压V3。该第三比较放大器10253将该第三输出电压V3与该外部参考电压V'ref构成该第一控制逻辑Yb综上所述在第一、第二实施方式中,当该电压采样模块102的逻辑输出Y工为高电平那寸,无论该使能控制模块1011的逻辑输出Y2处于什么状态,总逻辑输出Y关闭该MOS开关模块1013;当Yi为低电平L时,Y2为高电平H时,该M0S开关模块1013也关闭,Y2为低电平L时,不对该M0S开关模块1013做控制。这样,就避免因该使能控制模块l011处于浮动状态而使该低压降线性稳压器101的输出状态处于失效模式的问题出现。虽然本发明已以较佳实施方式披露如上,但是,其并非用以限定本发明,另外,本领域技术人员还可以在本发明精神内做其它变化等。当然,这些依据本发明精神所做的变化,都应包含在本发明所要求保护的范围之内。权利要求权利要求1一种低压降线性稳压装置,其包括一个低压降线性稳压器,该低压降线性稳压器具有一个能输出第二控制逻辑的使能控制模块;其特征在于,该低压降线性稳压装置进一步包括一个电压采样模块,该电压采样模块对该低压降线性稳压器的输出电压进行采样,并输出第一控制逻辑,该第一控制逻辑与该第二控制逻辑构成第三控制逻辑,该第三控制逻辑用于控制该低压降线性稳压器的输出。2.如权利要求l所述的低压降线性稳压装置,其特!在于,该第一控制逻辑、该第二控制逻辑与该第三控制逻辑满足以下逻辑关系式Y:Y!xY^+X其中,Yl为该第一控制逻辑;Y2为该第二控制逻辑;Y为该第三控制逻辑。3.如权利要求l所述的低压降线性稳压装置,其特征在于,该使能控制模块的输出还具有一个参考电压,该电压采样模块具有一个逻辑输出模块、一个比较放大器模块及一个延迟模块,该电压采样模块通过该延迟模块对该低压降线性稳压器的输出电压进行分时采样,得到第一输出电压与第二输出电压,该比较放大器模块具有第一比较放大器与第二比较放大器,该第一比较放大器接收该第一输出电压与该使能控制模块的参考电压,并构成第一逻辑电平,该第二比较放大器接收该第二输出电压与该使能控制模块的参考电压,并构成第二逻辑电平,该逻辑输出模块将该两个逻辑电平构成该第一控制逻辑。4.如权利要求l所述的低压降线性稳压装置,其特征在于,该使能控制模块的输出还具有一个参考电压,该电压采样模块具有一个第三比较放大器,且该电压采样模块接收一个外部参考电压,并对该低压降线性稳压器的输出电压进行实时采样,得到第三输出电压,该第三比较放大器接收该第三输出电压与该外部参考电压,并构成该第一控制逻辑。5.如权利要求3所述的低压降线性稳压装置,其特征在于,该延迟模块的延迟时间大于该低压降线性稳压器的软启动时间。6.如权利要求3所述的低压降线性稳压装置,其特I^E于,该第一逻辑电平、该第二逻辑电平与该第一控制逻辑满足以下逻辑关系式Yi:AiXA^其中,Yl为该第一控制逻辑;Al为该第一逻辑电平;A2为该第二逻辑电平。7.如权利要求4所述的低压降线性稳压装置,其特征在于,该外部参考电压根据用户的需求进行设置,且小于该使能控制模块的参考电压。全文摘要本发明涉及一种低压降线性稳压装置,其包括一个低压降线性稳压器及一个电压采样模块,该低压降线性稳压器具有一个能输出第二控制逻辑的使能控制模块,该电压采样模块对该低压降线性稳压器的输出电压进行采样,并输出第一控制逻辑,该第一控制逻辑与该第二控制逻辑构成第三控制逻辑。所述的低压降线性稳压装置,通过该第三控制逻辑来控制该低压降线性稳压器的输出状态,避免了因该使能控制模块处于浮动状态而导致该低压降线性稳压器的输出状态处于失效模式。文档编号G05F1/56GK101436082SQ20071020253公开日2009年5月20日申请日期2007年11月14日优先权日2007年11月14日发明者震侯,辉王申请人:佛山普立华科技有限公司;鸿海精密工业股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1