基于fpga的dma控制实验装置的制造方法

文档序号:8806091阅读:127来源:国知局
基于fpga的dma控制实验装置的制造方法
【技术领域】
[0001]本实用新型属于自动控制技术领域,具体涉及到基于FPGA的DMA控制实验装置。
【背景技术】
[0002]在学生的实践学习中,经常会碰到数据通信速度的问题。DMA是一种提高速度的传输的方式,控制器根本不参加传送操作,因此就省去了控制器取指令、取数、送数等操作,故研宄DMA的控制就显得重要。然而普遍使用的DMA控制实验存在一些不足:DMA的控制电路复杂;不具有多种通信接口、及网络连接和管理能力。

【发明内容】

[0003]本实用新型所要解决的技术问题在于克服现有DMA控制实验装置的缺点,提供一种电路简单、操作方便、实用性强的基于FPGA的DMA控制实验装置。
[0004]解决上述技术问题所采用的技术方案是它具有:对整个装置进行控制的控制器;DMA控制电路,该电路的输入端接控制电路;通信电路,该电路与控制电路相连。
[0005]本实用新型的控制器为:集成电路U6的I脚?3脚、6脚?8脚、10脚、11脚、13脚、28脚、30脚?34脚、38脚、39脚接集成电路Ul的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、I脚、24脚,集成电路U6的65脚?68脚、70脚、71脚、73脚?75脚接集成电路U2的19脚?16脚、7脚、6脚、11脚?13脚,集成电路U6的43脚、44脚、46脚、49脚?55脚、58脚、59脚接集成电路U4的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚;集成电路U6的121脚和120脚接集成电路U3的24脚和25脚,集成电路U6的143脚、142脚接集成电路U5的3脚、2脚,集成电路U6的15脚、20脚、16脚、18脚、94脚、96脚、97脚、21脚、12脚、92脚、14脚、9脚接插座J3的13脚?2脚,集成电路U6的25脚接晶体振荡器Yl的4脚,集成电路U6的4脚、19 脚、22 脚、27 脚、41 脚、48 脚、57 脚、63 脚、140 脚、131 脚、123 脚、118 脚、95 脚、82 脚、79脚、36脚、108脚接地,集成电路U6的5脚、29脚、45脚、61脚、78脚、102脚、116脚、134脚、109脚、37脚接1.2V电源,集成电路U6的107脚、35脚接2.5V电源,集成电路U6的139脚、130脚、122脚、117脚、93脚、81脚、62脚、56脚、47脚、40脚、26脚、17脚接3V电源;插座J3的I脚接地,晶体振荡器Yl的I脚接3V电源、3脚接地;集成电路Ul和集成电路U4的型号为74ALVC164245,集成电路U2的型号为82C378A,集成电路U3的型号为FT232BM,集成电路U5的型号为MAX488,集成电路U6的型号为EP4CE6E22C7。
[0006]由于本实用新型采用FPGA芯片,使得电路简单外围元件减少,提高了学生的认识,扩展了学生的视野,便于学生对FPGA控制理解,以及远程通信和管理的充分认识。
【附图说明】
[0007]图1是本实用新型的电气原理方框图。
[0008]图2是图1中通信电路和DMA控制电路的电子线路原理图。
[0009]图3是图1中控制器的电子线路原理图。
【具体实施方式】
[0010]下面结合附图和实施例对本实用新型进一步详细说明,但本实用新型不限于下述的实施方式。
[0011]在图1、2、3中,本实施的基于FPGA的DMA控制实验装置由通信电路、控制器、DMA控制电路连接构成,通信电路与控制器相连,DMA控制电路的输入端接控制器。
[0012]本实施例的DMA控制电路由集成电路Ul、集成电路U2、集成蒂娜路U4连接构成,集成电路Ul和集成电路U4的型号为74ALVC164245、集成电路U2的型号为82C378A。集成电路U2的32脚?35脚、30脚?26脚、23脚?21脚、36脚、I脚、2脚接集成电路Ul的2脚、3脚、5脚、6脚、8脚、9脚、11脚?14脚、16脚、17脚、19脚、20脚、22脚,集成电路U2的37脚?40脚、25脚、24脚、14脚、15脚、9脚、8脚、10脚、3脚、4脚接集成电路U4的2脚、3脚、5脚、6脚、8脚、9脚、11脚?14脚、16脚、17脚、19脚,集成电路U2的5脚和31脚接5V电源、20脚接地,集成电路U2的19脚?16脚、7脚、6脚、11脚?13脚接控制器;集成电路Ul的25脚、10脚、15脚、4脚、21脚、48脚、45脚、39脚、34脚、28脚接地,集成电路Ul的42脚和31脚接3V电源、7脚和18脚接5V电源,集成电路Ul的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、I脚、24脚接控制器,集成电路U4的25脚、1脚、15脚、4脚、21脚、24脚、48脚、45脚、39脚、34脚、28脚、I脚接地,集成电路U4的7脚和18脚接5V电源、42脚和31脚接3V电源,集成电路U4的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚接控制器。
[0013]本实施例的通信电路由集成电路U3、集成电路U5、电容Cl?电容C3、电阻Rl?电阻R5、晶体振荡器Y2、插座J1、插座J2连接构成,集成电路U3的型号为FT232BM,集成电路U5的型号为MAX488。集成电路U3的8脚通过电阻Rl接插座Jl的3脚、7脚接电阻R3的一端并通过电阻R2接插座Jl的2脚、5脚接电阻R3的另一端、28脚接晶体振荡器Y2的一端和电容Cl的一端、27脚接晶体振荡器Y2的另一端和电容C2的一端、6脚接电容C3的一端、9脚和29脚以及31脚和14脚接地、30脚通过电阻R4接4脚和26脚以及3脚、24脚和25脚接控制器,插座Jl的4脚接地、I脚接5V电源,电容Cl?电容C3的另一端接地;集成电路U5的I脚接5V电源、4脚接地、5脚和6脚接插座J2的I脚和2脚,7脚接电阻R5的一端和插座J2的4脚、8脚接电阻R5的另一端接插座J2的3脚,3脚和2脚接控制器。
[0014]本实施例的控制器由集成电路U6、晶体振荡器Y1、插座J3连接构成,集成电路U6的型号为EP4CE6E22C7。集成电路U6的I脚?3脚、6脚?8脚、10脚、11脚、13脚、28脚、30脚?34脚、38脚、39脚接集成电路Ul的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、I脚、24脚,集成电路U6的65脚?68脚、70脚、71脚、73脚?75脚接集成电路U2的19脚?16脚、7脚、6脚、11脚?13脚,集成电路U6的43脚、44脚、46脚、49脚?55脚、58脚、59脚接集成电路U4的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚;集成电路U6的121脚和120脚接集成电路U3的24脚和25脚,集成电路U6的143脚、142脚接集成电路U5的3脚、2脚,集成电路U6的15脚、20脚、16脚、18脚、94脚、96脚、97脚、21脚、12脚、92脚、14脚、9脚接插座J3的13脚?2脚,集成电路U6的25脚接晶体振荡器Yl的4脚,集成电路U6的4脚、19脚、22脚、27 脚、41 脚、48 脚、57 脚、63 脚、140 脚、131 脚、123 脚、118 脚、95 脚、82 脚、79 脚、36 脚、108脚接地,集成电路U6的5脚、29脚、45脚、61脚、78脚、102脚、116脚、134脚、109脚、37脚接1.2V电源,集成电路U6的107脚、35脚接2.5V电源,集成电路U6的139脚、130脚、122脚、117脚、93脚、81脚、62脚、56脚、47脚、40脚、26脚、17脚接3V电源;插座J3的I脚接地,晶体振荡器Yl的I脚接3V电源、3脚接地。
【主权项】
1.一种基于FPGA的DMA控制实验装置,其特征在于它具有: 对整个装置进行控制的控制器; DMA控制电路,该电路的输入端接控制电路; 通信电路,该电路与控制电路相连。
2.根据权利要求1所述的基于FPGA的DMA控制实验装置,其特征在于所述的控制器为:集成电路U6的I脚?3脚、6脚?8脚、10脚、11脚、13脚、28脚、30脚?34脚、38脚、39脚接集成电路Ul的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚、29脚、27脚、I脚、24脚,集成电路U6的65脚?68脚、70脚、71脚、73脚?75脚接集成电路U2的19脚?16脚、7脚、6脚、11脚?13脚,集成电路U6的43脚、44脚、46脚、49脚?55脚、58脚、59脚接集成电路U4的47脚、46脚、44脚、43脚、41脚、40脚、38脚?35脚、33脚、32脚、30脚;集成电路U6的121脚和120脚接集成电路U3的24脚和25脚,集成电路U6的143脚、142脚接集成电路U5的3脚、2脚,集成电路U6的15脚、20脚、16脚、18脚、94脚、96脚、97脚、21脚、12脚、92脚、14脚、9脚接插座J3的13脚?2脚,集成电路U6的25脚接晶体振荡器Yl的4脚,集成电路U6的4脚、19脚、22脚、27脚、41脚、48脚、57脚、63脚、140脚、131脚、123脚、118脚、95脚、82脚、79脚、36脚、108脚接地,集成电路U6的5脚、29脚、45脚、61脚、78脚、102脚、116脚、134脚、109脚、37脚接1.2V电源,集成电路U6的107脚、35脚接2.5V电源,集成电路U6的139脚、130脚、122脚、117脚、93脚、81脚、62脚、56脚、47脚、40脚、26脚、17脚接3V电源;插座J3的I脚接地,晶体振荡器Yl的I脚接3V电源、3脚接地;集成电路Ul和集成电路U4的型号为74ALVC164245,集成电路U2的型号为82C378A,集成电路U3的型号为FT232BM,集成电路U5的型号为MAX488,集成电路U6的型号为EP4CE6E22C7。
【专利摘要】一种基于FPGA的DMA控制实验装置,对整个装置进行控制的控制器;DMA控制电路,该电路的输入端接控制电路;通信电路,该电路与控制电路相连。由于本实用新型采用FPGA芯片,使得电路简单外围元件减少,提高了学生的认识,扩展了学生的视野,便于学生对FPGA控制理解,以及远程通信和管理的充分认识。
【IPC分类】G05B19-042, G09B23-18
【公开号】CN204515442
【申请号】CN201520235035
【发明人】李增生, 党学立, 王晶
【申请人】榆林学院
【公开日】2015年7月29日
【申请日】2015年4月17日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1