一种上下电时序控制电路及电源系统的制作方法

文档序号:9163699阅读:1013来源:国知局
一种上下电时序控制电路及电源系统的制作方法
【技术领域】
[0001]本实用新型属于电源管理领域,尤其涉及一种上下电时序控制电路及电源系统。
【背景技术】
[0002]随着电子技术的发展,各种电子产品的电路系统的结构越来越复杂,通常需要依靠多个电源来供电,为了保证系统工作的可靠性电源管理技术随之发展。多电源供电系统对供电的可靠性要求较高,其中上电时序和下电时序控制是多电源系统中非常重要的技术,它直接影响到电子产品开机、关机的可靠性。如果多电源供电系统的上电时序和下电时序没控制好,会导致系统数据丢失甚至损坏电路元器件造成系统故障。
[0003]目前,常用的电源管理技术通常选用PMU(Phasor Measurement Unit,电源管理单元)芯片来控制电路系统的电源的上电时序,PMU电源管理芯片存在无法控制电源掉电时序、对于不同的电源输出场合必须选不同的PMU芯片管脚数目以及外围电路元器件多、对于一些体积要求较高的场合无法满足要求等缺陷。另外一种常用的电源管理技术是CPLD (Complex Programmable Logic Device,复杂可编程逻辑器件)技术,利用CPLD的输出1管脚控制不同电源芯片的控制引脚,CPLD是可编程逻辑器件,可灵活精整的控制各个管脚的输出顺序和各管脚的时间间隔,但CPLD技术会增加产品的复杂度和硬件成本。对于多路电源的上下电时序控制,现有的电源管理芯片无法满足对下电时序的控制,而且不能灵活的选择电源输出时序。
【实用新型内容】
[0004]本实用新型实施例的目的在于提供一种上下电时序控制电路及电源系统,旨在解决目前的电源管理芯片不能控制多路电源的下电时序、且不能灵活的控制电源的上电时序、结构复杂、稳定性差、成本高昂的问题。
[0005]本实用新型实施例是这样实现的,一种上下电时序控制电路,用于控制η个电源模块的上/下电时序,所述上下电时序控制电路包括:
[0006]与所述η个电源模块的输入端共接的上下电控制端;
[0007]通过一个充电电阻Rl与所述上下电控制端分别连接的第I时序控制模块到第η时序控制模块;
[0008]所述第I时序控制模块到第η时序控制模块的输出端分别与所述η个电源模块的使能端连接;
[0009]其中,第2时序控制模块到第η时序控制模块的输入端分别与所述η个电源模块的输出端对应连接;
[0010]所述η彡2且η为正整数。
[0011]优选的,所述第I时序控制模块包括二极管D1、电容Cl和放电电阻R2,其中,二极管Dl的正极接充电电阻Rl,二极管Dl的负极为所述第I时序控制模块的输出端,电容Cl和放电电阻R2并联在二极管Dl的负极和地之间,放电电阻R2的阻值远大于充电电阻Rl的阻值;
[0012]所述第2时序控制模块到第η-1时序控制模块中的第i时序控制模块包括二极管D1、放电电阻R21 1、电容Ci和充电电阻R21,其中,二极管Di反向连接于充电电阻Rl与放电电阻R21:的第一端之间,放电电阻R21:的第二端、电容Ci的第一端和充电电阻R21的第一端共接构成所述第i时序控制模块的输出端,电容Ci的第二端接地,充电电阻R21的第二端为所述第i时序控制模块的输入端;
[0013]其中,2 < i < n,且i为正整数,所述第2时序控制模块到第n_l时序控制模块中的放电电阻的阻值均不相同。
[0014]优选的,所述第η时序控制模块包括二极管Dn、电容Cn和充电电阻R2n,其中,二极管Dn的负极连充电电阻R1,二极管Dn的正极、电容Cn的第一端和充电电阻1^的第一端共接构成所述第η时序控制模块的输出端,电容Cn的第二端接地,充电电阻R2n的第二端为所述第η时序控制模块的输入端。
[0015]优选的,所述第η时序控制模块还包括放电电阻R2n i,所述放电电阻R2n 1连接在二极管Dn的正极和电容Cn的第一端、充电电阻R2n的第一端之间,所述第2时序控制模块到第η时序控制模块中的放电电阻的阻值均不相同。
[0016]优选的,所述第2时序控制模块到第η时序控制模块中的放电电阻的阻值依次递减。
[0017]优选的,所述第I时序控制模块到第η时序控制模块中的充电电阻均为可调电阻,且/或所述第I时序控制模块到第η时序控制模块中的放电电阻均为可调电阻,且/或所述第I时序控制模块到第η时序控制模块中的电容均为可调电容。
[0018]本实用新型实施例还提供一种电源系统,所述电源系统包括如前所述上下电时序控制电路,所述η个电源模块均接地。
[0019]优选的,所述η个电源模块中的任一个电源模块为DC-DC芯片、LDO芯片或隔离模块中的任一种。
[0020]本实用新型实施例提供的一种上下电时序控制电路及电源系统,其有益效果在于:本实用新型通过电阻、电容形成结构简单的延时电路,能够实现对多个电源模块的上电时序和下电时序的控制;通过在电路中设置二极管,利用二极管的单向导通特点,能简单有效的区分多路电源的上电时序和下电时序;通过可变电阻和可变电容来组成延时电路,能够灵活控制上电和下电过程延时的时间;本实用新型还具有结构简单、稳定性高、成本低廉、布线简单节省空间、控制灵活等特点,适于广泛推广和大规模生产。
【附图说明】
[0021]图1为本实用新型实施例提供的上下电时序控制电路与η个电源模块连接的基本结构框图;
[0022]图2为本实用新型的一优选实施例提供的上下电时序控制电路的电路图;
[0023]图3为本实用新型的一优选实施例提供的η = 3时,上下电时序控制电路与3个电源模块连接的电路图。
[0024]图4为本实用新型的另一优选实施例提供的η = 3时,上下电时序控制电路与3个电源模块的电路图。
【具体实施方式】
[0025]为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。
[0026]如图1所示,本实用新型提供的上下电时序控制电路100包括:
[0027]与第I电源模块201、第2电源模块202电源模块到第η电源模块20η共η个电源模块的输入端共接的上下电控制端;
[0028]通过一个充电电阻Rl与所述上下电控制端分别连接的第I时序控制模块101、第I时序控制模块102到第η时序控制模块1n ;
[0029]所述第I时序控制模块101到第η时序控制模块1n的输出端分别与所述η个电源丰吴块的使能端连接;
[0030]其中,第2时序控制模块102到第η时序控制模块1n的输入端分别与所述η个电源模块的输出端对应连接;
[0031]所述η彡2且η为正整数。
[0032]在具体应用中,第I电源模块201到第η电源模块20η中的各电源模块可以选择DC-DC芯片、LDO芯片或隔离模块中的任一种。
[0033]本实用新型所提供的多路电源的上下电时序控制电路可与多路电源模块相连接,以控制多路电源的上电时序和下电时序。
[0034]如图2所示,在本实用新型的一优选实施例中,所述第I时序控制模块101包括二极管D1、电容Cl和放电电阻R2,其中,二极管DI的正极接充电电阻Rl,二极管DI的负极为所述第I时序控制模块的输出端EN_VDD1,电容Cl和放电电阻R2并联在二极管Dl的负极和地之间,放电电阻R2的阻值远大于充电电阻Rl的阻值;
[0035]所述第2时序控制模块102到第η-1时序控制模块中的第i时序控制模块1i包括二极管D1、放电电阻R21 1、电容Ci和充电电阻R21,其中,二极管Di反向连接于充电电阻
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1