用于高速串行通信中的时钟发生的系统和方法_2

文档序号:8258437阅读:来源:国知局
最大频率减半,速度和噪声要求被满足。
[0026]B)由于自然的正交时钟信号发生中的更低的时钟频率,所以可能更容易设计PLL和振荡器。
[0027]C)PLL和振荡器以及传输系统中的时钟信号分布/传输电路所需的更低的功率,这是由于更低的时钟频率。
[0028]图4图示出根据实施例的示例性XOR门。所示的XOR门包括多个PMOS和NMOS晶体管,接收时钟信号I和Q的i和ib以及时钟信号Q的qb,以产生X0R_0UT。
[0029]图5图示出根据实施例的示例性XNOR门。所示的XNOR门包括多个PMOS和NMOS晶体管,接收时钟信号I和Q的i和ib以及时钟信号Q的qb,以产生XN0R_0UT,其可与X0R_OUT相反。
[0030]图6图示出根据实施例的示例性方法600。
[0031]在块610,振荡器110可产生至少两个时钟信号(例如I和Q)。
[0032]在块620,并串行转换器120可根据该至少两个时钟信号和多个通道(例如分别为Dl和D2)调节多个数据流(例如SI和S2)。
[0033]在块630,驱动器130可接收多个数据流并将其组合成单个输出数据流,其中单个输出数据流的时钟频率高于该至少两个时钟信号中的每个的频率。
[0034]应该理解的是,本发明并不局限于上述特定实施方式,而且其中存在冲突分配的任意数量的场合和实施例可被解决。
[0035]虽然已经参考多个示例实施例描述了本发明,应该理解的是已经使用的词汇是说明和解释的词汇,而不是限制的词汇。可以在不脱离当前陈述的或修改的权利要求的范围的情况下做出改变,而不脱离它的方面内的公开的范围和精神。虽然已经参考具体方式、材料和实施例描述了本发明,但是本发明并不限于具体公开;实际上本发明扩展到所附权利要求范围内的所有功能等同的结构、方法和用途。
[0036]本发明的说明书描述了可参考标准和协议实现在具体实施例中的组件和功能,本发明并不限于该标准和协议。这些标准周期性地被更快或更有效的具有基本上相同的功能的等同物淘汰。由此,具有相同或类似功能的替换标准和协议被看作是其等同物。
[0037]所述实施例的说明旨在提供对各种实施例的总体理解。说明不是用作对采样在此描述的设备或方法的设备和系统的元素和特征的完整解释。在阅读本说明书之后,多个其它实施例对于本领域技术任意来说变得明显。其它实施例可被采样并且可从公开文本中得至IJ,由此在不脱离本发明的范围的情况下可以在结构上和逻辑上做出替换和变化。此外,图示仅仅是代表性的而不是被按比例绘制。图示中的特定比例可能被放大,而其它比例可被最小化。由此,公开和附图被认为是示意性的而不是限制性的。
[0038]在此,仅仅出于方便的原因而不是主动地将本申请的范围限定至任意具体公开或发明构思,本发明的一个或多个实施例可单独地和/或集合地被指为术语“公开”。而且,虽然在此已经图示并描述了具体实施例,应该理解的是,用于实现相同或类似目的的任意后续布置可被替换用于所示的具体实施例。本发明旨在覆盖各种实施例的任意及所有后续调整或变化。在阅读本说明书之后,上述实施例的组合以及在此未具体描述的其它实施例对于本领域技术任意来说变得明显。
[0039]此外,在前面的具体实施例中,各种特征可组合在一起或在单个实施例中被描述以简化本发明的描述。本发明不应该被解释为反映了这样的意图,即请求保护的实施例要求比每个权利要求中清楚地表述的特征更多的特征。实际上,如所附权利要求所反映,本发明的主题可被指导为少于任意所公开的实施例的所有特征。因此,所附权利要求被并入说明书,其中每个权利要求单独地限定了所要求保护的主题。
[0040]上述公开的主题应该被看作是示意性的而不是限制性的,而且所附权利要求旨在覆盖落入本发明的真实精神和范围内的所有修改、改进和其它实施例。因此,在法律允许的最大程度上,本发明的范围由所附权利要求及其等价形式的最宽的可允许的解释来确定,而且不被前述详细说明所限制或局限。
【主权项】
1.一种传输系统,包括: 振荡器,用于产生至少两个时钟信号; 并串行转换器,用于根据该至少两个时钟信号和数据的多个通道来调制多个数据流;以及 驱动器,用于接收多个数据流并且将多个数据流组合成单个输出数据流, 其中单个输出数据流的时钟频率高于该至少两个时钟信号中的每个的频率。
2.根据权利要求1所述的传输系统,其中振荡器包括VCO,用于产生在相位上彼此正交的两个时钟信号。
3.根据权利要求1所述的传输系统,其中振荡器包括PLL。
4.根据权利要求1所述的传输系统,其中振荡器包括在相位上彼此正交的至少两个时钟信号的时钟频率下振荡的环振荡器。
5.根据权利要求1所述的传输系统,其中振荡器包括补偿器,用于调节时钟信号中的至少一个的相位将使得该至少两个时钟信号对齐成在相位上彼此正交。
6.根据权利要求5所述的传输系统,其中补偿器至少包括调节器,用于根据控制信号调节时钟信号中的至少一个的相位。
7.根据权利要求5所述的传输系统,其中补偿器至少包括调节器,用于调节时钟信号中的至少一个的相位。
8.根据权利要求5所述的传输系统,其中补偿器至少包括感测电路,用于根据时钟信号的相位产生控制信号以控制调节器来调节时钟信号中的至少一个的相位。
9.根据权利要求8所述的传输系统,其中感测电路包括XOR门、XNOR门和低通滤波器中的至少一个。
10.根据权利要求5所述的传输系统,其中驱动器包括XOR门,用于对多个数据流进行组合以产生单个输出数据流。
11.一种方法,包括: 通过振荡器产生至少两个时钟信号; 通过并串行转换器根据该至少两个时钟信号和数据的多个通道来调制多个数据流;以及 通过驱动器接收多个数据流并且将多个数据流组合成单个输出数据流, 其中单个输出数据流的时钟频率高于该至少两个时钟信号中的每个的频率。
12.根据权利要求11所述的方法,其中振荡器包括VC0,用于产生在相位上彼此正交的两个时钟信号。
13.根据权利要求11所述的方法,其中振荡器包括PLL。
14.根据权利要求11所述的方法,其中振荡器包括在相位上彼此正交的至少两个时钟信号的时钟频率下振荡的环振荡器。
15.根据权利要求11所述的方法,其中振荡器包括补偿器,用于调节时钟信号中的至少一个的相位将使得该至少两个时钟信号对齐成在相位上彼此正交。
16.根据权利要求15所述的方法,其中补偿器至少包括调节器,用于根据控制信号调节时钟信号中的至少一个的相位。
17.根据权利要求15所述的方法,其中补偿器至少包括调节器,用于调节时钟信号中的至少一个的相位。
18.根据权利要求15所述的方法,其中补偿器至少包括感测电路,用于根据时钟信号的相位产生控制信号以控制调节器来调节时钟信号中的至少一个的相位。
19.根据权利要求18所述的方法,其中感测电路包括XOR门、XNOR门和低通滤波器中的至少一个。
20.根据权利要求11所述的方法,其中驱动器包括XOR门,用于对多个数据流进行组合以产生单个输出数据流。
【专利摘要】本发明涉及用于高速串行通信中的时钟发生的系统和方法。一种传输系统可包括振荡器、并串行转换器和驱动器。振荡器可产生至少两个时钟信号。并串行转换器可根据该至少两个时钟信号和数据的多个通道来调制多个数据流。驱动器可接收多个数据流并且将多个数据流组合成单个输出数据流,其中单个输出数据流的时钟频率高于该至少两个时钟信号中的每个的频率。
【IPC分类】G06F13-42
【公开号】CN104572562
【申请号】CN201410573687
【发明人】M·R·埃里奥特, B·P·杰弗里斯, M·D·科尼, J·H·曼森, A·Z·皮特森
【申请人】亚德诺半导体集团
【公开日】2015年4月29日
【申请日】2014年10月24日
【公告号】EP2866348A1, US8854096
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1