集成电路、光盘装置及信号监测方法

文档序号:6762564阅读:156来源:国知局
专利名称:集成电路、光盘装置及信号监测方法
技术领域
本发明涉及一种可以监测内部信号的集成电路。
背景技术
随着信息通信技术的发达,需要高速处理大容量的信息。为此,在信息存储装置或通信装置中,将具备处理模拟信号或数字信号的功能的多个LSI等半导体集成电路进一步综合成一个半导体芯片(单片化)已有进展。
通过LSI的单片化,可以大大减少实现其目的功能所需的电子部件的数量,并且,可以简化电路构成。在具备利用多个LSI实现的功能的装置中,若可以实现LSI的单片化,可以减低该装置的制造成本。以低价提供具有高度处理功能的装置,也对于信息通信社会的发展非常重要。
但是随着LSI的单片化的进展,因为各功能块在LSI内部连接,无法从外部观测块之间传输的信号,使得产生各功能块的评价或调试变得困难等问题。为了解决这个问题,在过去的单片化之后的LSI上,设计有为了监测内部信号的监测端子。
例如,图1表示典型的信号处理用单片化LSI构成的框图。LSI16包含信号处理电路10、寄存器11、DRAM12、系统控制器13、监测端子14及接口15。在寄存器11,决定信号处理电路10的动作的设定值由系统控制器13设定。在信号处理电路10,根据设定在寄存器11中的设定值,进行输入到LSI16的输入信号的处理,由此获得的信号的信息传送至DRAM12。然后,包含在进行输入信号处理的过程中生成的内部信息的内部信号,作为监测信号输出到监测端子14。在监测端子14,将从信号处理电路10输入的监测信号向LSI16的外部输出。DRAM12,保存从信号处理电路0接收的处理信息。系统控制器13,通过接口15根据由外部输入的要求,把保存在DRAM12的信息通过接口15输出到外部。另外,根据通过接口15由外部输入的设定,将设定值设定在寄存器11。也可以根据在寄存器11设定的设定值,从多个内部信号中选择信号处理电路10输出到监测端子14的信号种类,并输出。
图2表示LSI16作为光盘装置的数字读出信道时的信号处理电路的具体构成框图。信号处理电路10包括A/D转换部10a、维特比(Viterbi)解码器10b、解调器10c、PLL电路10d、以及选择器10e。这些功能块,作为内部信号,生成相位误差信号、频率误差信号、多值采样电平信号、以及二值化信号。
为了进行LSI16的评价及调试有必要对这些内部信号进行观测。为此,在过去的LSI16中,从外部通过接口15,将为检测例如相位差信号的指令输入到系统控制器13。系统控制器13,根据指令,在寄存器11中设定用于对选择器10e的动作进行选择的值。选择器10e根据设定在寄存器11中的值,从PLL电路10d选择相位误差信号,并输出到监测端子14。当监测信号为8位时,例如,包括输出时钟的端子,而设计9个端子。这样,在过去的LSI中,通过设定寄存器11使得信号处理电路10的想观测的内部信息由监测端子14输出,用计测器观测监测端子14,进行信号处理电路10的动作确认、调试、评价等。
因设计监测端子而增加的端子数与LSI的成本提高直接相关。为此,在专利文献1中公开了一种通过将多位构成的监测信号进行并—串行变换后输出,尽可能减少监测端子数的技术。
但是,即使以串行输出监测信号,因需要监测专用的端子,多少都会与LSI的成本提高直接相关。
另外,为了把并行数据变换成串行数据,与利用多个监测端子输出并行数据的情况相比,不得不缩小监测端子的极性反相的间隔。这是因为频繁变化流过监测端子的电流,会增加LSI的噪声。这样的噪声,由于在应高速动的LSI中,成为误动作的原因,为了使LSI高速稳定动作,不希望形成可以引起噪声增加的监测端子。
另外,为了监测内部信息而输出监测信号时,由于监测信号引起的噪声,有时会与LSI的正常动作状态不同。即,即使评价监测信号,也有可能无法正确评价LSI的动作。

发明内容
本发明目的在于提供一种可以解决这样的现有技术问题,能够监测内部信号的集成电路、光盘装置及信号监测方法。
本发明的集成电路,包括信号处理电路,其接收输入信号,生成包含通过对上述输入信号实施给定处理所得到的处理信息的处理信号、以及包含在实施上述给定处理途中所得到的内部信息中至少一种的内部信号;存储器部,用于保存上述处理信号的处理信息;接口,与外部机器进行信号的传递;和控制部,控制上述信号处理电路、上述存储器部及上述接口;上述控制部控制上述信号处理电路及上述存储器部,以便当通过上述接口从上述外部机器接收到第1指令时,将从上述信号处理电路输出的上述处理信号的处理信息保存在上述存储器部,将保存在上述存储器部的上述处理信息从上述接口输出到外部机器,并且控制上述信号处理电路及上述存储器部,以便当通过上述接口从上述外部机器接收到第2指令时,将在上述信号处理电路中生成的内部信息保存在上述存储器部,将保存在上述存储器部的上述处理信息从上述接口输出到外部机器。
在优选实施方式中,上述信号处理电路生成多种内部信号。
在优选实施方式中,进一步包括将上述信息处理电路与上述存储器部连接的总线;上述控制部当从上述外部机器接收到第2指令时,从上述信号处理电路将上述至少一种或上述多种内部信号通过上述总线直接转送到上述存储器部。
在优选实施方式中,上述控制部,当从上述外部机器接收到第2指令时,从信号处理电路并行接收上述多种内部信号,通过将接收的多种内部信号并行转送到上述存储器部,在上述存储器部中保存多种内部信息。
在优选实施方式中,上述信号处理电路包含选择器,其根据上述控制部的控制,从上述多种内部信号中选择一种内部信号。
在优选实施方式中,上述存储器部包含第1存储器区域及第2存储器区域,上述第1存储器及上述第2存储器各自保存上述处理信息及上述内部信息。
在优选实施方式中,上述存储器部包含第1存储器区域,上述第1存储器根据上述第1及第2指令,保存上述处理信息或上述内部信息。
在优选实施方式中,具备临时性保存上述内部信息的寄存器,上述信号处理电路生成的上述内部信号的内部信息逐次保存在上述寄存器中后,转送到上述存储器部。
在优选实施方式中,保存在上述寄存器的上述内部信息的更新间隔足够长于上述控制部的动作时钟。
在优选实施方式中,上述存储器部由DRAM构成,上述寄存器由SRAM构成。
在优选实施方式中,上述信号处理电路包含模拟/数字变换电路、维特比解码器、PLL电路及解调器,上述内部信号包含相位误差信号、频率误差信号、多值采样电平信号及二值化信号。
本发明的光盘装置,包括电动机,用于旋转驱动记录有信息的光盘;拾取器,其接收通过对上述光盘照射光所获得的反射光,输出再生信号,该再生信号的信号电平根据在上述光盘形成的标记或者凹坑变化;和上述任一项集成电路,作为输入信号接收上述再生信号,输出解调信号。
本发明的信号监测方法,用于监测集成电路的内部信号,上述集成电路包括信号处理电路,其接收输入信号,生成包含通过对上述输入信号实施给定处理所得到的处理信息的处理信号、以及包含在实施上述给定处理途中所得到的内部信息中至少一种的内部信号;存储器部,用于保存上述处理信号的处理信息;接口,与外部机器进行信号的传递;和控制部,控制上述信号处理电路、上述存储器部及上述接口,将在上述信号处理电路中得到的内部信息保存在上述存储器部中,将保存在上述存储器部的上述内部信息从上述接口输出到外部机器。
1本发明的信号处理方法,其中包含接收输入信号,生成包含通过对上述输入信号实施给定处理所得到的处理信息的处理信号、以及包含在实施上述给定处理途中所得到的内部信息中至少一种的内部信号的步骤;和当通过接口从外部机器接收到第1指令时,在存储器部中保存上述处理信息,将保存在存储器中的上述处理信息从上述接口输出到外部机器,并且当接收到第2指令时,将在上述内部信息保存在上述存储器部,将保存在上述存储器部的上述内部信息从上述接口输出到外部机器的步骤。
依据本发明,即使不具备专用的监测端子也能够观测集成电路的内部信号,进行集成电路的调试及评价。另外,因为不从监测端子接收信号,内部信号不会作为噪声给集成电路的动作带来不良影响。另外,因为没有设置监测端子,也可以降低成本,缩小外形。


图1表示现有技术的LSI的构成框图。
图2表示图1所示的现有技术的LSI信号处理电路的构成框图。
图3表示根据本发明的集成电路的第1实施方式的框图。
图4表示第1实施方式的另一例的框图。
图5表示根据本发明的光盘装置的第1实施方式的框图。
图6表示图4所示集成电路的具体构成的框图。
图7表示根据本发明光盘装置的第2实施方式的框图。
图8表示第2实施方式的另一例的框图。
图9表示图7所示集成电路的具体构成的框图。
图中10、20、30-信号处理电路,10a、20a、30a-A/D转换器,10b、20b、30b-维特比解码器,10c、20c、30c-解调器,10d、20d、30d-PLL电路,10e、20e-选择器,11、21、30、30e、30f、31-寄存器,12、22、32-DRAM,13、23、33-系统控制器。
具体实施例方式
(第1实施方式)图3表示本发明的集成电路(以下简称LSI)的第1实施方式的框图。如图3所示,LSI26包括信号处理电路20、寄存器21、作为存储器部的DRAM22、系统控制器23和具有多个端子的接口25。LSI26整体由树脂等所封装,构成芯片。另外,从封装向外部露出接口25的多个端子。
信号处理电路20接收输入信号,通过对输入信号实施指定处理,生成包含处理信息的处理信号。另外,信号处理电路20也生成包含进行指定处理过程中获得的内部信息的内部信号。信号处理电路20进行的处理内容根据从系统控制器23设定到寄存器21的设定值确定。另外,在寄存器21中也设定应从信号处理电路20到DRAM22输出实施给定处理的处理信号,还是应当输出内部信号。寄存器21优选高速动作,由SRAM等构成。
DRAM22,从信号处理电路20通过第1总线28a接收实施指定处理后的处理信号。另外,通过第2总线28b从信息处理电路20接收内部信号。DRAM22具有为保存接收到的处理信号的处理信息及内部信号的内部信息而共同使用的存储器区域。
接口25根据外部机器的要求与外部机器间进行信号的传递。系统控制器23,按照当从外部机器通过接口25接收到第1指令时信号处理电路20输出处理信号那样,设定寄存器21的值。由此,DRAM22从信号处理电路20通过第1总线28a依次接收处理信号,在其存储器区域内依次保存处理信号的处理信息。另外,系统控制器23读出保存在DRAM22中的处理信息,从接口25的端子向外部机器输出包含处理信息的信号。
另一方面,系统控制器23,按照当从外部机器通过接口25接收到第2指令时信号处理电路20输出内部信号那样,设定寄存器21的值。由此,DRAM22从信号处理电路20通过第2总线28b依次接收内部信号,在其存储器区域按指定时间间隔依次保存内部信号的内部信息。另外,系统控制器23读出保存在DRAM22中的内部信息,从接口25的端子向外部机器输出包含内部信息的信号。
还有从信号处理电路输出的内部信号的时序与DRAM接收信号的时序有必要一致。为此,虽图3中没有明确记载,信号处理电路20包含临时保存内部信号的内部信息的寄存器,保存在寄存器中的内部信息与DRAM22的动作时钟同步进行更新。寄存器也可与信号处理电路20独立进行设置。该更新间隔,通过比系统控制器23的动作时钟足够长,可以在不丢失内部信息的情况下正确进行内部信号的监测。
根据LSI26,包含由信号处理电路20输出的内部信息的内部信号,先保存在DRAM22中,通过接口25及系统控制器23输出至LSI的外部。因此,不需要像过去那样在LSI26设置内部信息专用监测端子,就可以观测信号处理电路20中想观测的内部信息,进行信号处理电路20的动作确认、调试及评价等。另外,因内部信息先保存在DRAM22中,接口25的转送速度的上限可以不受限制,可以采用与信号处理电路20及DRAM22动作速度相同的速度将内部信息读取到DRAM。即,能够更详细评价内部信息。因内部信息的输出与处理信息的输出同样通过接口25进行,内部信息的读出信号成为噪声的原因引起LSI26的误动作的问题也不会出现。
另外,因在DRAM22中保存内部信息,没有必要为了监测内部信号而附加新的存储器等,可以防止LSI26的制造成本上升,或为监测而增大芯片尺寸。
另外,将内部信息读取到通过接口连接在外部的主计算机,因为能在主计算机上用图表、数值或其它适当表示方法表示出来,能够不需要逻辑分析器等专用测量器进行内部信息监测,不仅是LSI的成本,进行装置整体的评价、解析、调试的系统能够低成本构筑。
另外,只要LSI正常动作,多种情况不需要评价LSI的内部信息。这时,设置在LSI的监测用端子不仅使用不到,因设置监测用端子,增加了LSI的端子数,也增大了封装尺寸。这阻碍了机器的小型化。本发明的LSI因不具备监测用端子,解决了这样的问题,也能够实现LSI的小型化。
还有,在信号处理电路20生成的内部信号也可以是两种或以上。生成两种或以上的内部信号时,也可以根据在寄存器21中设定的值决定应当将哪一个输出到DRAM22,而将所选择的内部信号输出到DRAM22。或者,也可以让第2总线28b具备必要总线宽度而可以同时输出两种或以上的内部信号。
另外在本实施方式中,虽然与传达处理信号的第1总线28a另外设置了传达内部信号的第2总线28b,也可以利用共同的总线传达内部信号及处理信号。
进一步,如图4所示,也可以将保存处理信息的存储器和保存内部信息的存储器分离。图4所示的LSI26’具备包含第1存储区域22a及第2存储区域22b的存储器22’。第1存储区域22a及第2存储区域22b互相独立,能够同时存取。
从信号处理电路20输出的处理信号通过第1总线28a送至第1存储区域22a。并且,内部信号通过第2总线28b送至第2存储区域22b。第1存储区域22a及第2存储区域22b各自保存处理信息及内部信息。系统控制器23根据通过接口25从外部输入的第2指令,将保存在第2存储器22b中的内部信息通过接口25的端子输出到外部。另外,根据通过接口25从外部输入的第1指令,将保存在第1存储器22a中的内部信息通过接口25的端子输出到外部。这样,可以在完全不阻碍LSI26的正常动作(信号处理电路的动作)的情况下,进行内部信号的监测。另外,因为能够同时得到内部信号和处理信号,通过一边考虑得到的处理信息一边评价内部信息,可以详细对信号处理电路的动作状态进行评价等。
以下,对本实施方式适用于光盘的例加以说明。图5表示本实施方式的光盘50的框图。光盘装置50包括主轴电动机51、拾取器52、驱动器53、前端LSI55、后端LSI56、主机CPU57等。主轴电动机51,根据驱动器53的控制旋转驱动记录有信息的光盘54。拾取器52向光盘54照射光。在光盘上,沿轨道形成根据信息形成的凹坑或者标记,拾取器52根据驱动器53的控制,一边追踪轨道一边将光照射到光盘54。拾取器52,通过接收来自光盘54的反射光并且变换成电信号,根据所记录的信息或跟踪误差输出信号电平变化的模拟再生信号。
前端LSI55,接受来自拾取器52的模拟再生信号进行数字化、解调、纠正错误等处理,输出包含记录在光盘的信息即再生信息的数字再生信号。后端LSI56,包含MPEG解码器等,对包含在数字再生信号的信息按照用途进行处理。例如,分离输出音频信号和视频信号。主机CPU57,控制前端LSI55及后端LSI56。
图6是表示前端LSI55构成的框图。前端LSI55具备与图3所示LSI26同样的结构。具体地说,前端LSI55包含信号处理电路20、寄存器21、DRAM22、系统控制器23、接口25。信号处理电路20进一步包含A/D转换部20a、维特比(Viterbi)解码器20b、解调器20c、PLL电路20d及选择器20e。
作为输入信号的模拟再生信号,在信号处理电路20的A/D转换部20a,变换为多值采样电平信号。此时,PLL电路20d生成与多值采样电平信号同步的同步时钟信号。维特比解码器20b,通过对来自A/D转换部20a的多值采样电平信号的PRML(Partial Response Maximum Likelihood)处理后变换为二值化信号。通过解调器20c,进行二值化信号的错误纠正及数据解调,获得包含地址信息或用户数据等的再生信息的数字再生信号。
在PLL电路20d,生成同步时钟信号时,对多值采样电平信号和同步时钟信号间的相位误差及频率误差进行评价,对各自包含相位误差信息及频率误差信息的相位误差信号及频率误差信号作为内部信号生成。另外,多值采样电平信号及二值化信号对于信号处理电路20的处理进行评价也是重要的内部信号。选择器20e从这些内部信号中选择一种通过总线28b输出至DRAM22。例如,设定在寄存器的值为1、2、3及4时,各自选择输出相位误差信号、频率误差信号、多值采样电平信号及二值化信号。另外,若值0已设定,则任何一个内部信号也不输出到DRAM22。
从外部机器通过接口25向系统控制器23,例如输入多值采样电平信号的监测指令时,系统控制器23在寄存器21中设定值3。选择器20e根据寄存器21中设定的值选择作为内部信号的多值采样电平信号。系统控制器23,根据来自外部机器的指令中的指定回数,或者从外部机器输入了停止监测的指令为止,每次发生中断时通过总线28b把多值采样电平信号输出到DRAM22。这样,在DRAM22中保存有多值采样电平信息。获得多值采样电平信息结束后,系统控制器23通过接口25把保存在DRAM22的多值采样电平信息输出到外部机器。
例如,光盘是DVD,监测7位多值采样电平信息时,多值采样电平按信号处理电路的动作时钟周期更新。为此,在过去的方法中是从8个监测器端子(数据7位+时钟1位)输出数十~数百MHz的信号。另外,在减少监测端子而进行串行变换后输出监测信息的过去的方法中,输出超过数百MHz到1GHz的信号,此时的发生的噪声影响是不可忽视的。但是,根据本实施方式的LSI,内部信息保存在DRAM,与信号处理过的信息同样通过接口的端子输出。为此,能够免受噪声的影响观测多值采样电平。
(第2实施方式)图7表示依据本发明的LSI的第2实施方式的框图。LSI36具备信号处理电路30、寄存器31、作为存储器部的DRAM32、系统控制器33和有多个端子的接口35。信号处理电路30、DRAM32及接口35和第1实施方式相应的构成要素具备同样的功能。
在本实施方式中,在信号处理电路30生成的内部信号临时保存在寄存器31中,通过系统控制器33保存在DRAM32中。具体地说,寄存器31,在设定用于决定信号处理电路30的处理内容的值的第1寄存器部31a的基础上,包含用于保存内部信号的第2寄存器部31b。在信号处理电路30中生成的内部信号通过总线38c转送至寄存器31的区域31b,内部信息临时被保存。保存的内部信息通过总线38c及系统控制器33依次转送到DRAM32,在DRAM32保存内部信息。
保存在第2寄存器部31b的内部信息可以是一种,也可以是多种。当与在信号处理电路30生成的内部信息的数量相比,在第2寄存器部31b保存的内部信息的数量少时,也可以在信号处理电路30设置选择器,根据设定在第1寄存器部31a的值让选择器动作,选择要保存在第2寄存器部31b的内部信息。另外,也可以在第2寄存器部31b临时保存所有的内部信息,只把用选择器选择的内部信息保存到DRAM32。若在DRAM32保存多个内部信息,可以同时监测多个内部信号。
系统控制器33,按照当从外部机器通过接口35接收到第1指令时信号处理电路30输出处理信号那样,设定寄存器31的区域31a的值。由此,DRAM32从信号处理电路30通过第1总线38a依次接收处理信号,在其存储器区域内依次保存处理信号的处理信息。另外,系统控制器33读出保存在DRAM32的处理信息,从接口35的端子输出包含处理信息的信号至外部机器。
另一方面,系统控制器33,按照当从外部机器通过接口35接收到第2指令时信号处理电路30输出内部信号那样,设定寄存器31的区域31a的值。由此,信号处理电路30通过总线38c把内部信号输出到第2寄存器部31b,依次保存内部信息。系统控制器33,以指定时序依次读出保存在第2寄存器部31b的内部信息,通过总线38c保存在DRAM32。另外,系统控制器33读出保存在DRAM32的内部信息,从接口35的端子输出包含内部信息的信号至外部机器。
还有,信息处理电路30及系统控制器33的动作时钟不同时,保存在第2寄存器部31b的内部信息的更新间隔,希望比系统控制器33的动作时钟周期足够长,可以让系统控制器33能够读出正确的内部信息。另外,系统控制器33转送保存在寄存器31的内部信息至DRAM32的时序,希望与保存在第2寄存器部31b的内部信息的更新间隔同等程度或更长间隔,以不多次转送同样的监测信息。
另外,系统控制器33转送保存在寄存器31的内部信息至DRAM32的时序,可以按相隔给定时间,也可以是信号处理电路30从输入信号检测出有特征的模式(例如同步信号等)。例如,为了在每检测出同步信号时观测被更新的内部信息,若每检测出同步信号时把保存在寄存器31的内部信息转送至DRAM32,就能够有效利用DRAM32。
进一步,如图8所示,也可以将保存处理信息的存储器和保存内部信息的存储器分离。图8所示的LSI36’具备包含第1存储区域32a及第2存储区域32b的存储器32’。第1存储区域32a及第2存储区域32b互相独立,能够同时存取。
从信号处理电路30输出的处理信号通过第1总线38a送至第1存储区域32a。并且,内部信号通过总线38c送至第2存储区域32b。第1存储区域32a及第2存储区域32b各自保存处理信息及内部信息。系统控制器33根据通过接口35从外部输入的第2指令,把第2存储器32b保存着的内部信息通过接口35的端子输出到外部。另外,根据通过接口35从外部输入的第1指令,把第1存储器32a保存着的内部信息通过接口35的端子输出到外部。这样,可以在完全不阻碍LSI26’的正常动作(信号处理电路的动作)的情况下,进行内部信号的监测。另外,因为能够同时得到内部信号和处理信号,通过一边考虑得到的处理信息一边评价内部信息,可以更详细对信号处理电路的动作状态进行评价等。
这样,依据LSI36,能够与第1的实施方式同样,不需设置监测端子也可以观测信息处理电路30中想观测的内部信息。
图9表示本实施方式适用于光盘的前端LSI65的例。前端LSI65在图5所示的光盘装置中,适合替换前端LSI55。如图9所示,前端LSI65包含信号处理电路30、寄存器31、DRAM32、系统控制器33、接口35。信号处理电路30如同第1实施方式,包含A/D转换部30a、维特比解码器30b、解调器30c、PLL电路30d。
如同第1实施方式,在信号处理电路30中,作为内部信号生成表示同步时钟信号和多值采样电平信号之间的相位误差及频率误差的相位误差信号及频率误差信号。另外也生成多值采样电平信号及二值化信号。
寄存器31包含用于设定信号处理电路动作的第1寄存器部31a,以及临时保存相位误差信号、频率误差信号、多值采样电平信号及二值化信号的信息的第2寄存器部31b。
从外部机器通过接口35向系统控制器33输入监测相位误差信号及二值化信号那样的指令时,系统控制器33在第1寄存器31a中设定给定值,使再生信息不向DRAM32输出。系统控制器33,根据来自外部机器的指令的指定回数或者从外部机器输入停止监测的指令为止,每次发生中断时从保存有相位差信息及二值化信息的第2寄存器部31b中同时读出这些信息,输出到DRAM32。这样,在DRAM32中保存相位误差信息及二值化信息。获得相位误差信息及二值化信息结束之后,系统控制器33通过接口35把保存在DRAM32的相位误差信息及二值化信息输出到外部机器。
如此依据本实施方式,可以同时对取得的相位误差信息及二值化信息进行监测,例如可以评价二值化信息中产生的错误是否因相位误差而起。而且若同时取得频率误差信息及多值采样电平信息保存在DRAM32,则能够详细评价信号处理电路30的动作。
在上述第1及第2实施方式中,虽然是以用于光盘装置的前端LSI作为具体例进行了说明,但本发明可以很好适用于硬盘、数字广播等信号处理LSI和其他各种LSI。输入到LSI的信号不需要是模拟信号,也可以是数字信号。
另外,在前端LSI的信号处理电路中被监测的内部信息也可以是相位误差信息、频率误差信号、多值采样电平信号及二值化信号的信息以外的信息。例如,也可以监测表示再生信息所包含的地址信息的检出状态的信息。此时,因为地址信息的检出在地址同步信号被检出时被更新,若检出地址同步信号是把保存在寄存器31的表示地址信息检出状态的信息转送到DRAM,则能够有效利用DRAM,能够正确观测长时间的地址检出状态。
(产业上的利用可能性)本发明可以用于需要监测内部信号的LSI中。
权利要求
1.一种集成电路,其特征在于,包括信号处理电路,其接收输入信号,生成包含通过对所述输入信号实施给定处理所得到的处理信息的处理信号、以及包含在实施所述给定处理途中所得到的内部信息中至少一种的内部信号;存储器部,用于保存所述处理信号的处理信息;接口,与外部机器进行信号的传递;和控制部,控制所述信号处理电路、所述存储器部及所述接口;所述控制部控制所述信号处理电路及所述存储器部,以便当通过所述接口从所述外部机器接收到第1指令时,将从所述信号处理电路输出的所述处理信号的处理信息保存在所述存储器部,将保存在所述存储器部的所述处理信息从所述接口输出到外部机器,并且控制所述信号处理电路及所述存储器部,以便当通过所述接口从所述外部机器接收到第2指令时,将在所述信号处理电路中生成的内部信息保存在所述存储器部,将保存在所述存储器部的所述处理信息从所述接口输出到外部机器。
2.根据权利要求1所述的集成电路,其特征在于,所述信号处理电路生成多种内部信号。
3.根据权利要求1或2所述的集成电路,其特征在于,进一步包括将所述信息处理电路与所述存储器部连接的总线;所述控制部当从所述外部机器接收到第2指令时,从所述信号处理电路将所述至少一种或所述多种内部信号通过所述总线直接转送到所述存储器部。
4.根据权利要求2所述的集成电路,其特征在于,所述控制部,当从所述外部机器接收到第2指令时,从信号处理电路并行接收所述多种内部信号,通过将接收的多种内部信号并行转送到所述存储器部,在所述存储器部中保存多种内部信息。
5.根据权利要求2所述的集成电路,其特征在于,所述信号处理电路包含选择器,其根据所述控制部的控制,从所述多种内部信号中选择一种内部信号。
6.根据权利要求1或2所述的集成电路,其特征在于,所述存储器部包含第1存储器区域及第2存储器区域,所述第1存储器及所述第2存储器各自保存所述处理信息及所述内部信息。
7.根据权利要求1或2所述的集成电路,其特征在于,所述存储器部包含第1存储器区域,所述第1存储器根据所述第1及第2指令,保存所述处理信息或所述内部信息。
8.根据权利要求1或2所述的集成电路,其特征在于,具备临时性保存所述内部信息的寄存器,所述信号处理电路生成的所述内部信号的内部信息逐次保存在所述寄存器后,转送到所述存储器部。
9.根据权利要求8所述的集成电路,其特征在于,保存在所述寄存器的所述内部信息的更新间隔比所述控制部的动作时钟足够长。
10.根据权利要求9所述的集成电路,其特征在于,所述存储器部由DRAM构成,所述寄存器由SRAM构成。
11.根据权利要求1或2所述的集成电路,其特征在于,所述信号处理电路包含模拟/数字变换电路、维特比解码器、PLL电路及解调器,所述内部信号包含相位误差信号、频率误差信号、多值采样电平信号及二值化信号。
12.一种光盘装置,其特征在于,包括电动机,用于旋转驱动记录有信息的光盘;拾取器,其接收通过对所述光盘照射光所获得的反射光,输出根据在所述光盘形成的标记或者凹坑而信号电平变化的再生信号;和权利要求1或2所述的集成电路,作为输入信号接收所述再生信号,输出解调信号。
13.一种信号监测方法,用于监测集成电路的内部信号,所述集成电路包括信号处理电路,其接收输入信号,生成包含通过对所述输入信号实施给定处理所得到的处理信息的处理信号、以及包含在实施所述给定处理途中所得到的内部信息中至少一种的内部信号;存储器部,用于保存所述处理信号的处理信息;接口,与外部机器进行信号的传递;和控制部,控制所述信号处理电路、所述存储器部及所述接口,其特征在于,将在所述信号处理电路中得到的内部信息保存在所述存储器部中,将保存在所述存储器部的所述内部信息从所述接口输出到外部机器。
14.一种信号处理方法,其中包含接收输入信号,生成包含通过对所述输入信号实施给定处理所得到的处理信息的处理信号、以及包含在实施所述给定处理途中所得到的内部信息中至少一种的内部信号的步骤;和当通过接口从外部机器接收到第1指令时,在存储器部中保存所述处理信息,将保存在存储器中的所述处理信息从所述接口输出到外部机器,并且当接收到第2指令时,将在所述内部信息保存在所述存储器部,将保存在所述存储器部的所述内部信息从所述接口输出到外部机器的步骤。
全文摘要
本发明提供一种集成电路,包括生成包含通过对输入信号实施给定处理所获得的处理信息的处理信号的信号处理电路、用于保存处理信号的处理信息的存储器部、与外部机器进行信号传递的接口、和控制部,控制部控制信号处理电路和存储器部,以便当通过接口从外部机器接收到第1指令时将信号处理电路输出的处理信号的处理信息保存在存储器部,将保存在存储器部的处理信息从接口向外部机器输出,当通过接口从外部机器接收到第2指令时,将信号处理电路生成的内部信号的内部信息保存在存储器部,将保存在存储器部的内部信息从接口向外部机器输出。这样,可以在防止因设置监测器专用的端子而增大制造成本和监测信号引起噪声增大的情况下监测内部信号。
文档编号G11B27/36GK1542836SQ20041003281
公开日2004年11月3日 申请日期2004年4月12日 优先权日2003年4月10日
发明者木村直浩, 宫下晴旬, 中嶋健, 石桥广通, 山本义一, 中田浩平, 一, 平, 旬, 通 申请人:松下电器产业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1