Eeprom接口电路的制作方法

文档序号:6763914阅读:428来源:国知局
Eeprom接口电路的制作方法
【专利摘要】本发明公开了一种EEPROM接口电路,包括:一偶校验产生电路,一选择替换电路。在存储数据时,自动让EEPROM多存一位,当读取时用该多存的一位代替出错的位,从而使芯片在EEPROM出现一位错误的时候,还能继续工作。
【专利说明】EEPROM接口电路
【技术领域】
[0001]本发明涉及一种改进的EEPROM接口电路。
【背景技术】
[0002]模拟的EEPROM往往由于生产时工艺的原因造成不能正常工作,错误类型最多的是同一块EEPROM中某一位线上的数据都错。

【发明内容】

[0003]本发明要解决的技术问题是提供一种EEPROM接口电路,在EEPROM出现一位错误时,使芯片还能继续工作。
[0004]为解决上述技术 问题,本发明的EEPROM接口电路,包括:
[0005]一偶校验产生电路,其输入记为a,输出记为b ;输入a是需要写入EEPROM的数据,为数据总线信号,记为a[0]到a[N_l],其中N是正整数,为数据总线宽度;输出b是一位数据信号,b=a[0]+a[l]+…+a[N_l],其中的加为二进制加;输出b与输入a—起输入EEPROM存储;该EEPROM对每个地址有N+1位存储空间;b,a[N-l]到a[0]依次在存储空间里从高位到低位存储;用于产生一位备份,即输出b ;当a[0]到a[N_l]中任何一位出现错误时,都可以用输出b去代替错误位,得到正确的a[0]到a[N_l];
[0006]一选择替换电路,其一个输入是存储在EEPROM里的输出b与输入a的组合,记为c ;另一个输入是选择信号e ;将输出b与输入a的组合中的第e位,用输出b代替,然后把结果的低N位作为EEPROM的读出数据输出,输出记为d ;当测试后发现EEPROM的第e位出现错误时,用输出b代替该错误位。
[0007]本发明通过改进EEPROM接口电路,在存储数据时,自动让EEPROM多存一位,当读取时用该多存的一位代替出错的位,从而使芯片在EEPROM出现一位错误的时候,还能继续工作。检测EEPROM出错位,可以在自动生产测试(ATE测试)中进行。
【专利附图】

【附图说明】
[0008]下面结合附图与【具体实施方式】对本发明作进一步详细的说明:
[0009]附图是改进的EEPROM接口电路示意图。
【具体实施方式】
[0010]参见附图所示,所述EEPROM接口电路,包括:
[0011]一偶校验产生电路,其输入是系统需要写入EEPROM的数据,记为a。a是数据总线信号,记为a[0]到a[N_l];其中N是正整数,为数据总线宽度。其输出是偶校验结果,记为b,b是一位数据信号,b=a[0]+a[l]+…+a[N_l]。其中的加是二进制加,二进制加就是异或操作。输出b与输入a—起送到EEPROM里存储。所述EEPROM对每个地址有N+1位存储空间。b,a[N_l]到a[0]依次在存储空间里从高位到低位存储。所述偶校验产生电路的作用是产生一位备份,就是输出b。用偶校验方式产生输出b就可以使其它位a[0]到a[N_l]中任何一位出现错误,都可以用b位去代替错误位,得到正确的a[0]到a[N_l]。
[0012]一选择替换电路,其一个输入是存储在EEPROM里的输出b与输入a的组合,记为C。c是数据总线信号,b,a[N-l]到a[0]这些位在c中依次由高位到低位排列。另一个输入是选择信号e。所述选择替换电路执行的操作是把输出b与输入a的组合中的第e位,用输出b这一位代替;然后把结果的低N位作为EEPROM的读出数据输出,输出记为d ;d是本接口电路给系统其它部分作为EEPROM读出数据的数据总线。所述选择替换电路的作用就是当测试后发现EEPROM的第e位出现错误,就可以通过该选择替换电路,用输出b这一位代替这个错误位。
[0013]所述EEPROM接口电路的工作分两个阶段,第一阶段为自动生产测试(ATE测试)阶段,这时选择信号e设为N,即输出b与输入a的组合c的第N位用b代替,因为第N位本身就是b,所以选择替换电路的输出d就是a。系统通过比较读出的值与写入的值是否相同,来判断EEPROM存储是否正确。如果发现所有读出值与写入值不符的情况都是第k位出错,那么在第二阶段(正常工作阶段)就设e等于k,这样本接口电路就可以用b来代替第k位,从而使得系统能够读出正确的存储结果。
[0014]以上通过【具体实施方式】对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。
【权利要求】
1.一种EEPROM接口电路,其特征在于,包括:一偶校验产生电路,其输入记为a,输出记为b ;输入a是需要写入EEPROM的数据,为数据总线信号,记为a[0]到a[N_l],其中N是正整数,为数据总线宽度;输出b是一位数据信号,b=a[0]+a[l]+…+a[N_l],其中的加为二进制加;输出b与输入a—起输入EEPROM存储;该EEPROM对每个地址有N+1位存储空间;b,a[N-l]到a [O]依次在存储空间里从高位到低位存储;用于产生一位备份,即输出b ;当a[0]到a[N_l]中任何一位出现错误时,都可以用输出b去代替错误位,得到正确的a[0]到a[N_l];一选择替换电路,其一个输入是存储在EEPROM里的输出b与输入a的组合,记为c ?’另一个输入是选择信号e ;将输出b与输入a的组合中的第e位,用输出b代替,然后把结果的低N位作为EEPROM的读出数据输出,输出记为d ;当测试后发现EEPROM的第e位出现错误时,用输 出b代替该错误位。
【文档编号】G11C16/06GK103456355SQ201210174775
【公开日】2013年12月18日 申请日期:2012年5月31日 优先权日:2012年5月31日
【发明者】王吉健 申请人:上海华虹集成电路有限责任公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1