一种SRAM型存储器高速灵敏放大器电路的制作方法

文档序号:17837519发布日期:2019-06-05 23:44阅读:736来源:国知局
一种SRAM型存储器高速灵敏放大器电路的制作方法

本发明涉及一种sram型存储器高速灵敏放大器电路,属于存储器电路设计领域。



背景技术:

读写速度是衡量sram型存储器性能的关键指标。由于sram型存储读操作耗时一般大于写操作的耗时,所以读速度成为关键。读操作时间指的是从地址信号输入到数据输出所需的时间,主要由地址信号输入io、行列译码器、存储单元、灵敏放大器和输出io单元的延时共同决定。要减小读取时间,通常有两种方案可选择:一是缩短从地址信号输入到字线开启的耗时,但由于行列译码器等电路的结构基本固化,所以想通过改进这些电路来减小延时,效果不明显;二是通过缩短从开启字线到数据输出这个过程的耗时,而这部分耗时的缩短可通过改进灵敏放大器的设计来实现。

因为形成灵敏放大器正常工作需要的最小输入电压消耗的时间和灵敏放大器放大过程消耗的时间就会占据总读延时较大的比例,所以灵敏放大器的性能对sram型存储器的读取时间具有很大影响。

现有sram型存储器电路的灵敏放大器一般采用正反馈差分电压灵敏放大器和常见的锁存器型灵敏放大器电路,均依靠放大器电路部分的反馈作用进行加速响应,但是二者均需要最小能被分辩的输入电压差值较大,形成该输入压差需要一定耗时,从而影响存储器的整体读取速度。



技术实现要素:

本发明的目的在于克服现有技术的不足,针对sram型存储器应用,提供一种sram型存储器高速灵敏放大器电路,对输入电压差的要求降低,从而能够加快存储电路的读取速度。

本发明目的通过如下技术方案予以实现:

提供一种sram型存储器高速灵敏放大器电路,包括:位线读取开关模块、锁存器型放大器模块和输出模块;

当读取状态开启时,位线读取开关模块读取存储单元的位线电压并送入锁存器型放大器模块,锁存器型放大器模块放大位线电压的压差,并通过输出模块输出存储单元的存储数据。

优选的,位线读取开关模块包括第一pmos晶体管、第二pmos晶体管;第一pmos晶体管的源端连接存储单元的一个位线,第二pmos晶体管的源端连接存储单元的另一个位线,二者的栅端连接读取状态控制信号;第一pmos晶体管的漏端作为位线读取开关模块的第一输出端;第二pmos晶体管的漏端作为漏端连接到位线读取开关模块的第二输出端。

优选的,位线读取开关模块的第一输出端经电容接地。

优选的,锁存器型放大器模块包括第三pmos晶体管、第四pmos晶体管,第一nmos晶体管、第二nmos晶体管以及第三nmos晶体管;第三pmos晶体管和第四pmos晶体管源端连接电源,并作交叉耦合连接;第一nmos晶体管和第二nmos晶体管的源端经第三nmos晶体管接地,并作交叉耦合连接,第三nmos晶体管的栅端连接读取状态控制信号;第一nmos晶体管和第三pmos晶体管的漏端连接到位线读取开关模块的第一输出端,第二nmos晶体管和第四pmos晶体管的漏端连接到位线读取开关模块的第二输出端。

优选的,电容的大小正比于第一输出端的寄生电容和第一nmos晶体管的长宽比。

优选的,电容取10ff。

优选的,输出模块包括第五pmos晶体管、第四nmos晶体管、与非门、第一非门、锁存器;与非门的一个输入端连接到位线读取开关模块的第二输出端,另一个输入端连接读取状态控制信号,输出端连接第五pmos晶体管的栅端;第五pmos晶体管源端连接电源电压,第五pmos晶体管的漏端连接第四nmos晶体管的漏端,并经锁存器输出存储单元的存储数据;第一非门的输入端连接位线读取开关模块的第二输出端,输出端连接第四nmos晶体管的栅端,第四nmos晶体管的源端接地。

优选的,所述锁存器包括首尾相连的第二非门和第三非门。

优选的,当读取状态控制信号由低电平跳变为高电平的瞬间,如果存储单元的存储数据为“0”时,则第五pmos晶体管导通,锁存器快速输出为低电平。

优选的,如果存储单元的存储数据为“1”,当读取状态控制信号从低电平变为高电平时,第二pmos晶体管放电能力强于第一nmos晶体管的放电能力,且由于电容c1的电荷保持能力,经锁存器型放大器模块正反馈作用,位线读取开关模块的第一输出端保持高电平,位线读取开关模块的第二输出端电位迅速被拉低至低电平,开启第四nmos晶体管,关闭第五pmos晶体管,从而使得锁存器输出高电平。

本发明与现有技术相比具有如下优点:

(1)本发明所述电路结构在读取“1”存储单元时,通过电容c1的电荷保持特性,通过正反馈加快锁存放大器的整体响应速度,使放大器对输入电压差的要求大大降低,加快了sram型存储器读取“1”的速度。

(2)本发明所述电路结构在读取“0”存储单元时,通过读取使能信号s的跳变对与非门i1的控制,依靠晶体管mp5快速上拉作用,读出存储数据,对输入电压差的要求大大降低,加快灵敏放大器的读出速度,加快了sram型存储器读取“0”的速度。

(3)本发明降低了灵敏放大器对输入压差的要求,提高了灵敏放大器的反应速度和处理能力。

附图说明

图1是本发明具体实施方式所述的sram型存储器高速灵敏放大器电路结构图。

具体实施方式

下面结合附图和具体实施了对本发明作进一步详细的描述:

如图1所示为本发明的sram型存储器高速灵敏放大器电路结构图。包括:位线读取开关模块、锁存器型放大器模块和输出模块。位线读取开关模块包括pmos晶体管mp1、mp2,电容c1;锁存器型放大器模块包括pmos晶体管mp3、mp4,nmos晶体管mn1、mn2、mn3;读取模块包括与非门i1、反相器i2-i4、pmos晶体管mp5、nmos晶体管mp4。

位线读取开关模块中pmos晶体管mp1、mp2源端分别连接sram单元位线(cell)输出bl和blb端,pmos晶体管mp1、mp2栅端共连,由读取使能输入信号s控制,漏端输出分别为q和qn节点,电容c1连接q节点和地。bl端和blb端最终输出信号互为反相。

锁存器型放大器模块中pmos晶体管mp3、mp4源端连接电源,并作交叉耦合连接,即mp3的漏端和mp4的栅端连接到节点q,mp3的栅端和mp4的漏端连接到节点qn。q节点同时连接nmos晶体管mn1的漏端和mn2的栅端,qn节点同时连接nmos晶体管mn1的栅端和mn2的漏端,构成正反馈环路。nmos晶体管mn1、mn2的源端和mn3的漏端共连,此外读取使能输入信号s控制着nmos晶体管mn3的栅端。

输出模块中qn节点和读取使能输入信号s作为与非门i1的输入,其输出控制pmos晶体管mp5的栅极;qn节点同时作为反相器i2输入,其输出控制着nmos晶体管mn4的栅端。mos晶体管mp5和nmos晶体管mn4漏端共连节点y作为输出连接至反相器i3、i4首尾相连构成的锁存电路输入。

具体的,当电路处于非读取状态时,读取使能输入信号s为低电平,pmos晶体管mp1和mp2导通,bl和blb位线经过预充,使得qn节点处于高电平,经反相器i2,nmos晶体管mn4处于截止态;同时使与非门i1输出保持固定高电平,pmos晶体管mp5处于截止态,反相器i3、i4首尾相连构成的锁存电路处于保持状态。

当sram单元存储“1”时,读取使能s信号为低电平,bl和blb位线经预充处于高电平,电容c1充满电荷,out输出为保持态;进行读取时,位线预充关闭,bl位线和q节点维持高电平,blb位线和节点qn缓慢掉电变为弱高电平,电位比q节点略低;当位线使能s信号从低电平变为高电平时,nmos晶体管mn2对qn节点的放电能力强于nmos晶体管mn1对q节点的放电能力,节点q来不及泄放电荷保持高电平,经nmos晶体管mn1和mn2正反馈作用,节点qn电位迅速被拉低至低电平,从而打开nmos晶体管mn4,将y节点下拉至低电平,从而out输出高电平。使得节点qn和节点q之间的压差迅速加大,输出端迅速读取数据“1”。

当sram单元存储“0”,位线使能s信号为低电平时,bl和blb位线经预充处于高电平,电容c1充满电荷,out输出为保持态;进行读取时,位线预充关闭,blb位线和qn节点维持高电平,bl位线和节点q缓慢掉电变为弱高电平,电位比qn节点略低;当位线使能s信号从低电平变为高电平瞬间,节点qn来不及泄放电荷保持高电平,从而与非门输出低电平打开pmos晶体管mp5,将y节点上拉至高电平,从而out输出低电平;由于q节点的弱高电平,电位比qn节点略低,使得nmos晶体管mn2对qn节点的放电能力弱于nmos晶体管mn1对q节点的放电能力,由于正反馈作用,最终q节点保持低电平,qn节点保持在高电平,pmos晶体管mp5依旧保持开启状态,将y节点上拉至高电平,从而输出out保持输出低电平。

综上所述,在分别读取“0”和“1”存储单元时,该灵敏放大器可以不需要达到较大输入电压差就能响应放大,从而加速存储器读取速度。

以上所述,仅为本发明最佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。

本发明说明书中未作详细描述的内容属于本领域专业技术人员的公知技术。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1