电流比较读电路的制作方法

文档序号:18354409发布日期:2019-08-06 22:54阅读:855来源:国知局
电流比较读电路的制作方法

本发明涉及集成电路领域,特别是涉及一种用于嵌入式非易失性存储器(eflashmemory)的电流比较读电路。



背景技术:

嵌入式非易失性存储器(eflashmemory)在系统断电之后,可以很好地保存数据而广泛应用于汽车电子、智能家居等行业。随着这些行业的兴起,市场对存储器的需求越来越多,同时对其性能的要求也越来越高。影响嵌入式非易失性存储器(eflashmemory)竞争力的关键指标有很多,其中最为关注的是读相关的指标,包括读出速度及读功耗。

嵌入式非易失性存储器(eflashmemory)传统电流比较读出电路如图1所示,icell为地址对应存储单元(bitcell)的导通电流,iref为外加参考电流。电流比较读出电路通过对比icell与iref的电流幅值大小,确定读出数据。数据锁存电路如图2所示,当bitcell存储数据为“0”,icell电流幅值大于iref电流幅值,电压vcl0i小于电压vcl1i,经过锁存器输出dout为“0”;当bitcell存储数据“1”,icell电流幅值小于iref电流幅值,电压vcl0i大于电压vcl1i,输出dout为“1”。电流比较读出电路时序控制如图3所示。a信号为使能信号,当其为低电平时,pm1管导通,电源vdd对选中bitline进行充电(precharge),vcl0&vcl1电压上升稳定在650mv。当充电完成时,bitline端电流为icell,参考端电流为镜像电流iref。当a信号为高电平时,pm1管关断,寄生电容开始对地放电(discharge)。由于icell电流幅值与iref电流幅值不同,两端的放电速度不同,导致电压vcl0i&vcl1i下降速度不同。bitcell存储数据“0”,icell>iref,vcl0i电压的下降速度大于参考端vcl1i电压的下降速度;bitcell存储数据“1”,icell<iref,vcl0i电压的下降速度小于参考端vcl1i电压的下降速度。c信号为nm2使能信号,当其为高电平,pm2&nm2导通,latch锁存电路上电。当vcl0i与vcl1i电压差值超过锁存电路的分辨率,lat0&lat1会翻转成高低电平。d信号是区块选择信号,选中区块在数据读出过程为高,out0&out1经过逻辑电路,输出数据dout。

读出电路功耗分动态功耗和静态功耗,其中动态功耗由电容充放电产生的功耗、pmos和nmos同时导通形成的瞬态短路功耗决定。电容充放电功耗:p1=a*c*v*f,其中a是占空比,即充放电时间占总时间的比例,c是bitline电容及寄生电容,v是电源电压,f是时钟频率。电路设计bitcell电容由工艺决定,存储容量及时钟频率由客户决定。在工艺和客户产品决定的前提下,能否降低电源电压、减小寄生电容是减小动态功耗的关键。

传统设计通过增加信号线之间的间距,减小寄生电容降低读出动态功耗,但增加间距会大大增加版图面积,从而减低eflaship的市场竞争力。从图1可知,vcli电压由电源电压提供,且小于电源电压。在传统设计中,读出电路的电源电压是1.2v,32个读出电路的功耗约为210ua,占eflashmemoryip读功耗的30%。因此,降低读出电路功耗对降低整个eflaship功耗具有十分重要的意义。



技术实现要素:

本发明要解决的技术问题是提供一种在不增大面积的条件下,能降低eflaship读出功耗的电流比较读电路。

为解决上述技术问题,本发明提供用于嵌入式非易失性存储器的电流比较读电路,包括:第一~第四mosm1-m4、存储单元bitcell和恒流源ccs;

第一mosm1和第二mosm2的第一连接端和第四连接端连接电源vddl,第一mosm1和第二mosm2的第二连接端分别连接第三mosm3和第四mosm4的第二连接端,第三mosm3第一连接端连接存储单元bitcell,存储单元bitcell另一端连接地vss,第四mosm4第一连接端连接恒流源ccs,恒流源ccs另一端连接地vss,第三mosm3和第四mosm4的第四连接端连接地vss,第一mosm1和第二mosm2的第三连接端作为该电流比较读电路的第一信号连接端a,第三mosm3和第四mosm4的第三连接端作为该电流比较读电路的第二信号连接端b。

其中,第一mosm1和第二mosm2是pmos,第三mosm3和第四mosm4是nmos。

其中,第一~第四mosm1-m4的第一连接端是源极,第二连极端是漏极,第三连接端是栅极,第四连接端是衬底。

其中,在充电阶段precharge,第一mosm1和第二mosm2导通,第三mosm3和第四mosm4第一连接端电压通过他模块镜像稳压为第一预设电压,第三mosm3和第四mosm4第二连接端电压是vds电压与vcl电压之和,vds是第三mos(m3)、第四mos(m4)的漏极和源极间电压,vcl是第一预设电压。

其中,存储单元bitcell包括第五mosm5和第六mosm6;

第五mosm5第二连接端作为该存储单元bitcell第一连接端,第五mosm5第一连接端连接第六mosm6第二连接端,第六mosm6第一连接端连接地vss,第五mosm5和第六mosm6第三连接端悬空。

其中,第五mosm5和第六mosm6是nmos。

其中,第五mosm5具有浮栅。

其中,第五mosm5和第六mosm6的第一连接端是源极,第二连极端是漏极,第三连接端是栅极

如图4所示,在充电阶段precharge,开关管第一mos和第二mos导通,第三mos和第四mos源极电压(vcl0&vcl1)由其他模块镜像稳压在650mv,第三mos和第四mos漏极电压(vcl0i&vcl1i)是vds电压与vcl电压之和。vds是场效应管漏极和源极间的电压,vgs是栅极与源极间电压。

电流icell由工艺决定,设5ua。通路电流与第三mos和第四mos的vds、vgs及管子width成正比,因此保持电流不变,当vds减小,vgs及管子width增大。分析如下:

1)vgs增大,gate端电压(b)由其他模块提供,因此增加vgs会导致其他模块电压的增加,从而使flaship功耗增加

2)第三mos和第四mos衬底(bulk端)接地,尺寸增加对管子导通的栅极gate电压(vb)影响的仿真结果如表1,vb随管子width增加而减小,当管子width由5u增加四倍到20u,vb电压由1.18v减小到1.13v,变化很小,且电压值接近1.2v。表1是第三mos和第四mos衬底电位接地,尺寸增加对vb影响。

表1

由于管子阈值电压大,vds电压小,增加尺寸对vds影响小,导致设计面积增大。因此,实现在不增大面积的同时减小读出电路功耗的关键是减小管子的阈值电压。本发明通过提高第三mos和第四mos的衬底电位,减小其阈值电压,从而降低了读出电路的功耗。

附图说明

下面结合附图与具体实施方式对本发明作进一步详细的说明:

图1是现有电流比较读出电路结构示意图。

图2是现有数据锁存电路结构示意图。

图3是现有数据读出电路控制时序图

图4是本发明第一实施的结构示意图。

具体实施方式

以下通过特定的具体实施例说明本发明的实施方式,本领域技术人员可由本说明书所公开的内容充分地了解本发明的其他优点与技术效果。本发明还可以通过不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点加以应用,在没有背离发明总的设计思路下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。

如图4所示,本发明提供用于嵌入式非易失性存储器的电流比较读电路第一实施例,包括:第一~第四mosm1-m4、存储单元bitcell和恒流源ccs;第一mosm1和第二mosm2是pmos,第三mosm3和第四mosm4是poms

第一mosm1和第二mosm2的源极和衬底连接电源vddl,第一mosm1和第二mosm2的第二连接端分别连接第三mosm3和第四mosm4的第二连接端,第三mosm3源极连接存储单元bitcell,存储单元bitcell另一端连接地vss,第四mosm4源极连接恒流源ccs,恒流源ccs另一端连接地vss,第三mosm3和第四mosm4的衬底连接地vss,第一mosm1和第二mosm2的栅极作为该电流比较读电路的第一信号连接端a,第三mosm3和第四mosm4的栅极作为该电流比较读电路的第二信号连接端b。

在充电阶段precharge,第一mosm1和第二mosm2导通,第三mosm3和第四mosm4源极电压通过他模块镜像稳压为第一预设电压(根据需求设定),第三mosm3和第四mosm4第二连接端电压是vds电压与vcl电压之和,vds是第三mos(m3)、第四mos(m4)的漏极和源极间电压,vcl是第一预设电压。

其中,存储单元bitcell包括第五mosm5和第六mosm6;第五mosm5和第六mosm6均为nmos,第五mosm5具有浮栅。

第五mosm5漏极作为该存储单元bitcell第一连接端,第五mosm5源极连接第六mosm6第二连接端,第六mosm6源极连接地vss,第五mosm5和第六mosm6栅极悬空。

在256keflaship设计中,存在两个高低电源电压,分别是1.13v和0.72v,nm1管子衬底电位接低电源电压,尺寸增加对vb影响的仿真结果如表2。当管子width由5u增加四倍到20u,vb电压由1.02v减小到0.95v。表2是第三mosm3和第四mosm4衬底电位接低电源电压,尺寸增加对vb影响。

表2

因此,在设计中合理利用高低电源电压可以减小,提供vb电压模块的电源电压采用高电压,读出电路的电源电压采用低电压,可以有效减小eflaship的功耗。仿真结果表明:读出电路的电源电压是0.72v,32个读出电路的功耗约为153ua,与传统读出电路功耗相比,降低了35%。

以上通过具体实施方式和实施例对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1