集成存储器电路的制作方法

文档序号:20855368发布日期:2020-05-22 21:09阅读:224来源:国知局
集成存储器电路的制作方法

本公开涉及集成存储器电路。



背景技术:

参考图1,其示出了包括多个存储器单元12的标准存储器电路10的示意图,存储器单元12通常以包括多个列和行的阵列布置。这种实施方式中的每个存储器单元12例如是常规的六晶体管(6t)静态随机存取存储器(sram)单元12。存储器电路10还包括用于每行的字线驱动器14和地址解码器16,地址解码器16被配置为用于控制字线驱动器的操作。

每个存储器单元12包括两个交叉耦合的cmos反相器22和24,每个反相器包括串联连接的p沟道和n沟道mosfet晶体管对。反相器22和24的输入和输出被耦合以形成具有真实数据存储节点qt和互补数据存储节点qb的锁存电路。单元12还包括两个传输(传输门)晶体管26和28,其栅极端子由字线(wl)驱动,字线(wl)耦合到字线驱动器14的输出。晶体管26的源极-漏极连接在真实数据存储节点之间qt和与真实位线(blt)相关联的节点之间。晶体管28的源极-漏极连接在互补数据存储节点qb和与互补位线(blb)相关联的节点之间。每个反相器22和24中的p沟道晶体管30和32的源极端子被耦合成在高供电节点处接收高电源电压(例如,vdd),而每个反相器22和24中的n沟道晶体管34和36的源极端子被耦合成在低供电节点处接收低电源电压(例如,gnd)。高供电节点处的高电源电压vdd和低供电节点处的低电源电压gnd构成用于单元12的电压的电源组。

字线驱动器电路14包括串联连接的p沟道和n沟道mosfet晶体管对,从而形成逻辑反相器。字线驱动器电路14还被耦合成接收高供电节点处的高电源电压(vdd)并且以低供电节点处的低电源电压(gnd)为基准。字线驱动器电路14的输入耦合到地址解码器16的输出,并且用于单元12的一行的字线(wl)耦合到对应的字线驱动器电路14的输出。地址解码器16接收地址(addr),对所接收的地址进行解码,并且通过字线驱动器电路14选择性地致动字线,以断言逻辑高字线信号。

在许多应用(包括片上系统(soc)应用)中,sram单元12是优选的存储器元件,因为其尺寸小且数据存取操作快。存储器电路10将包括许多sram单元12,并且因此每个sram单元的尺寸是重要的设计考虑因素。努力对sram单元12使用尽可能最小的晶体管器件,以便减小裸片面积和控制成本。然而,小晶体管器件的使用增加了对变化和稳定性的担忧。

以尽可能最低水平的高电源电压(vdd)操作存储器电路10也是重要的。静态噪声容限(snm)是在存取期间sram单元12的稳定性的度量,并且写入容限(wm)是将数据写入到单元中的容易度的度量。snm和wm都随着高电源电压vdd水平的降低而降低,并且因此随着电源电压的降低,稳定性也对应降低。实际上,本领域技术人员知晓sram单元12由于在较低电源电压下的低snm而变得不稳定,因为在访问时,存储在单元中的数据可能翻转。

已经开发了许多技术来在使用降低的电源电压vdd水平时辅助sram单元12的操作。一种技术被称为字线欠驱动(wlud),其中字线上的逻辑高电压被字线欠驱动辅助电路40下拉至低于电源电压的电压,以便为读取和写入操作提供足够的静态噪声容限(snm)。当字线欠驱动有效时,应用到传输(传输门)晶体管26和28的栅极的字线信号的逻辑高电压水平小于电源电压vdd水平。字线wl基本上由δv电压欠驱动,使得所断言的字线信号的逻辑高电压水平处于vdd-δv的电压水平。字线欠驱动技术的效果是降低传输(传输门)晶体管26和28的强度。图2示出了不利用字线欠驱动技术的第一种情况42和利用了字线欠驱动技术的第二种情况44的字线信号电压的比较。

使用字线欠驱动技术的缺点是单元电流的减小和操作频率的对应降低。如图3中所示,降低的字线电压的应用增加了单元的翻转时间,其中第一种情况42具有翻转时间tflip,而第二种情况具有翻转时间tflip+δt。



技术实现要素:

根据本公开的一个方面,提供了一种集成存储器电路,包括:字线,被配置为耦合到由电源电压供电的存储器单元;上拉晶体管,具有连接在所述电源电压和所述字线之间的源极-漏极路径,其中所述上拉晶体管响应于对所述字线的选择而被致动,以在所述存储器单元处执行读/写操作;下拉晶体管,具有连接在所述字线和地节点之间的源极-漏极路径;以及控制电路,被配置为将控制信号应用到所述下拉晶体管的控制端子,以提供包括多个字线欠驱动脉冲的字线欠驱动;其中每个字线欠驱动脉冲使字线电压从第一电压水平下降到第二电压水平,然后从所述第二电压水平上升到所述第一电压水平;并且其中所述第一电压水平和所述第二电压水平两者均大于所述存储器单元的地电压。

在一些实施例中,所述控制电路包括:偏置电路,耦合到所述下拉晶体管的控制端子,并且被配置为设置固定字线欠驱动的量;以及脉冲电路,耦合到所述下拉晶体管的所述控制端子,并且被配置为应用所述多个字线欠驱动脉冲。

在一些实施例中,所述第一电压水平等于所述存储器单元的所述电源电压。

在一些实施例中,所述第一电压水平小于所述存储器单元的所述电源电压。

在一个实施例中,一种电路包括:字线,被配置为耦合到由电源电压供电的存储器单元;上拉晶体管,具有连接在电源电压和字线之间的源极-漏极路径,其中响应于对字线的选择而致动上拉晶体管以在存储器单元处执行读/写操作;下拉晶体管,具有连接在字线和地节点之间的源极-漏极路径;以及控制电路,被配置为将控制信号应用到下拉晶体管的控制端子,以提供包括多个字线欠驱动脉冲的字线欠驱动;其中每个字线欠驱动脉冲使字线电压从第一电压水平下降到第二电压水平,然后从第二电压水平上升到第一电压水平;并且其中第一和第二电压水平都大于存储器单元的地电压。

附图说明

为了更好地理解本实用新型,现在仅通过示例的方式参考附图,其中:

图1是具有字线欠驱动(wlud)辅助的标准存储器电路的示意图;

图2是示出使用和不使用字线欠驱动时字线电压的比较的时序图;

图3是示出使用和不使用字线欠驱动时单元翻转时序的比较的时序图;

图4是具有脉冲字线欠驱动(wlud)辅助的存储器电路的示意图;

图5是示出脉冲字线欠驱动的一个实施例的时序图;

图6是示出脉冲字线欠驱动的另一个实施例的时序图;

图7a-图7b是脉冲字线欠驱动辅助电路的框图;以及

图8图示了使用常规字线欠驱动(如图1)和脉冲字线欠驱动(如图4)的操作的比较。

具体实施方式

参考图4,其示出了包括多个存储器单元12的存储器电路110的示意图,这些存储器单元12通常以包括多个列和行的阵列布置。在这种实施方式中的每个存储器单元12例如是常规的六晶体管(6t)静态随机存取存储器(sram)单元12。存储器电路110还包括用于每行的字线驱动器14和地址解码器16,地址解码器16被配置为用于控制字线驱动器的操作。

每个存储器单元12包括两个交叉耦合的cmos反相器22和24,每个反相器包括串联连接的p沟道和n沟道mosfet晶体管对。反相器22和24的输入和输出被耦合以形成具有真实数据存储节点qt和互补数据存储节点qb的锁存电路。单元12还包括两个传输(传输门)晶体管26和28,其栅极端子由字线(wl)驱动,字线(wl)耦合到字线驱动器14的输出。晶体管26的源极-漏极连接在真实数据存储节点qt和与真实位线(blt)相关联的节点之间。晶体管28的源极-漏极连接在互补数据存储节点qb和与互补位线(blb)相关联的节点之间。每个反相器22和24中的p沟道晶体管30和32的源极端子被耦合成在高供电节点处接收高电源电压(例如,vdd),而每个反相器22和24中的n沟道晶体管34和36的源极端子被耦合成在低供电节点处接收低电源电压(例如,gnd)。在高供电节点处的高电源电压vdd和在低供电节点处的低电源电压gnd构成用于单元12的电压的电源组。

字线驱动器电路14包括串联连接的p沟道和n沟道mosfet晶体管对,从而形成逻辑反相器。字线驱动器电路14还被耦合成接收高供电节点处的高电源电压(vdd)并且以低供电节点处的低电源电压(gnd)为基准。字线驱动器电路14的输入耦合到地址解码器16的输出,并且用于单元12的一行的字线(wl)耦合到对应的字线驱动器电路14的输出。地址解码器16接收地址(addr),对所接收的地址进行解码,并通过字线驱动器电路14选择性地致动字线,以断言逻辑高字线信号。

存储器电路110使用脉冲字线欠驱动辅助电路140来支持改进形式的字线欠驱动(wlud)。脉冲字线欠驱动辅助电路140耦合到字线wl并且可以由地址解码器16选择性地致动。

图5示出了根据脉冲字线欠驱动技术的一个实施例的字线的单个断言144(响应于选择字线的地址解码)为逻辑高的时序图。地址解码器16通过字线驱动器电路14对字线的断言144与读取或写入时段相对应,并包括前沿150和后沿152,在前沿150中,字线信号的电压从低电源电压(gnd)上升到高电源电压(vdd),在后沿152中,字线信号的电压从高电源电压(vdd)下降到低电源电压(gnd)。在所断言的字线信号的前沿150和后沿152之间,脉冲字线欠驱动辅助电路140将多个欠驱动脉冲154应用到字线,这使字线信号的逻辑高电压下降δv(其中δv<vdd)。δv电压的值、每个欠驱动脉冲154的持续时间(pd)以及连续的欠驱动脉冲154之间的间隔(pi)的值可由脉冲字线欠驱动辅助电路140配置。

图6示出了根据脉冲字线欠驱动技术的另一个实施例的字线的单个断言244(响应于选择字线的地址解码)的时序图。地址解码器16通过字线驱动器电路14对字线的断言244与读取或写入时段相对应,并且包括前沿250和后沿252,在前沿250中,字线信号的电压从低电源电压(gnd)上升到固定的欠驱动电压(vdd-δv1;其中δv1<vdd),在后沿252中,字线信号的电压从固定的欠驱动电压(vdd-δv1)下降到低电源电压(gnd)。在所断言的字线信号的前沿250和后沿252之间,脉冲字线欠驱动辅助电路140将多个欠驱动脉冲254应用到字线,这使字线信号的逻辑高电压下降δv2(其中δv2<vdd;并且δv1+δv2<vdd)。δv1和δv2电压的值、每个欠驱动脉冲254的持续时间(pd)以及连续的欠驱动脉冲254之间的间隔(pi)的值可由脉冲字线欠驱动辅助电路140配置。

现在参考图7a,其示出了脉冲字线欠驱动辅助电路140的框图。下拉电路160耦合在字线wl和低电源电压(gnd)节点之间。下拉电路160的导电性由第一控制信号cntl1控制。第一控制信号cntl1由脉冲电路170调制。脉冲电路170可以向下拉电路160应用脉冲,以选择用于脉冲字线欠驱动辅助的脉冲的电压水平δv或δv2。字线欠驱动电路162耦合在字线wl和低电源电压(gnd)节点之间。字线欠驱动电路162的导电性由第二控制信号cntl2控制。第二控制信号cntl2由偏置电路172调制。偏置电路172可以向下拉电路160应用偏置,以选择用于固定的欠驱动电压的电压水平δv1。脉冲字线欠驱动辅助电路140被由地址解码器生成的字线欠驱动使能信号(wluden)使能以进行操作。脉冲电路170可配置以选择δv或δv2电压的值、持续时间(pd)和间隔(pi)的值。偏置电路172可配置以选择电压水平δv1的幅度。

在一个实施例中,下拉电路160可以包括n沟道下拉晶体管,其源极-漏极耦合在字线wl和低电源电压(gnd)节点之间。第一控制信号cntl1被应用到下拉晶体管的栅极。当下拉电路160的下拉晶体管和驱动器12的p沟道上拉晶体管168都有效时,这两个晶体管形成分压器电路,并且该分压设置字线处的电压水平以实施用于脉冲字线欠驱动辅助的脉冲。

在一个实施例中,字线欠驱动电路162可以包括n沟道下拉晶体管,其源极-漏极耦合在字线wl和低电源电压(gnd)节点之间。第二控制信号cntl2被应用到下拉晶体管的栅极。当下拉电路162的下拉晶体管和驱动器12的p沟道上拉晶体管168都有效时,这两个晶体管形成分压器电路,并且该分压设置字线处的电压水平以实施字线欠驱动。

应当理解,字线欠驱动电路162可以被省略,或备选地被选择性地禁用,使得脉冲字线欠驱动辅助仅应用脉冲。图7b中示出了这种实施方式的示例。

现在参考图8,其图示了使用常规的字线欠驱动(如图1)和脉冲字线欠驱动(如图4)的操作的比较。图8的上部示出了具有常规的字线欠驱动(附图标记400)的字线信号的断言、具有脉冲字线欠驱动(附图标记402)的字线信号的断言,以及没有任何形式的字线欠驱动(附图标记404)的字线的断言。在每种情况下,字线信号的断言具有前沿250和后沿252。在边沿250和252之间,没有任何形式的字线欠驱动(附图标记404)的字线信号处于vdd的电压水平。在边沿250和252之间,具有常规的字线欠驱动(附图标记400)的字线信号处于vwlud的电压水平,其中vwlud<vdd。在边沿250和252之间,具有脉冲字线欠驱动(附图标记402)的字线信号具有vdd-δv1(固定的欠驱动电压,其中δv1<vdd)的最大电压,其大于vwlud,并且包括多个欠驱动脉冲254,其中对于每个脉冲,所断言的字线信号的电压下降到低于vwlud的vdd-δv2(其中δv2<vdd;并且δv1+δv2<vdd)的电压。

图8的下部示出了响应于具有常规的字线欠驱动(附图标记400)的字线信号的断言以及具有脉冲字线欠驱动(附图标记402)的字线信号的断言的位线电压。特别地,将注意到,与常规的字线欠驱动(附图标记400)相比,在使用脉冲字线欠驱动(附图标记402)的情况下,在真实位线(blt)电压410和互补位线(blb)电压412之间存在增加的差异(vdiff)。

脉冲字线欠驱动(附图标记402)的使用在写入操作期间提供了益处。与常规的字线欠驱动(附图标记400)相比,较低字线欠驱动要求或较好字线电压水平提供改进的写入窗口420(在连续脉冲254之间)。

前面的描述已经通过示例性和非限制性示例提供了对本实用新型的示例性实施例的完整且信息丰富的描述。然而,当结合附图和所附权利要求阅读时,鉴于前面的描述,各种修改和调整对于本领域技术人员而言将变得显而易见。然而,对本实用新型的教导的所有这些和类似的修改仍将落入所附权利要求中限定的本实用新型的范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1