源极区和漏极区之间具有box层的应变硅mos器件的制作方法

文档序号:7223885阅读:468来源:国知局
专利名称:源极区和漏极区之间具有box层的应变硅mos器件的制作方法
源极区和漏极区之间具有BOX层的应变硅MOS器件背景技术半导体衬底上集成电路器件,例如晶体管、电阻器和电容器增强的性 能通常是设计、制造和操作这些器件期间考虑的主要因素。例如,在设计 和制造金属氧化物半导体(M0S)晶体管器件,例如用在互补金属氧化物半 导体(CMOS)中的金属氧化物半导体晶体管器件时,常常希望提高N型MOS 器件(NMOS)沟道中电子的迁移率,并且提高P型M0S器件(PM0S)沟道 中带正电的空穴的迁移率。一种用于提高M0S晶体管中电子和空穴迁移率的技术在晶体管的沟道 区中使用了应变硅。沟道中的硅原子被整齐包裹在点阵结构中。拉伸该点 阵结构,使得硅原子比它们的自然状态分隔得更远,这使得N0MS晶体管切 换得更快。类似地,压縮点阵结构使得PMOS晶体管切换得更快。这种拉伸 和压縮被称为硅的应变。为了使沟道区中的硅发生应变,蚀刻M0S晶体管的源极区和漏极区并 用点阵结构与轻掺杂硅沟道区不同的硅合金来进行替代。蚀刻工艺除去了 源极/漏极区并对与晶体管栅极叠层相邻的间隔体进行底割(undercut)。 图1和2中示出了这种情况。图1示出了构建于体硅衬底102上的M0S晶 体管100。用硅合金108填充晶体管100升高的源极区104和升高的漏极区 106,该硅合金108给沟道区110带来了应变。如图所示,底割U2容许硅 合金108填入一对间隔体114下方的区域中,该对间隔体114形成于晶体 管栅极叠层116的横向相对侧上。图2示出了已经形成于绝缘体上硅(S0I)衬底200上的相似的M0S晶 体管100。 SOI衬底200包括夹置在薄硅器件层204和体硅层206之间的掩 埋氧化物层202。这里所示的晶体管100包括被硅合金108填充的源极区 104和漏极区106,该硅合金108给沟道区110带来应变。同样,底割112 容许硅合金108填入间隔体114下方的区域中。基于性能和短沟道效应(SCE)之间的折衷来选择底割深度。太深的底割可能会劣化SCE,因为源极区和漏极区之间的间隔变得非常小,导致表面 穿通泄漏电流增大。此外,由于在沟道区两侧上形成的垂直壁较长,深的 底割会增大栅极边缘结寄生电容。不过,深底割是有益的,因为它们容许增大硅应变并降低电阻。电阻 更低是因为在浅底割中电流在从接触被收集之前几乎没有空间散布,造成 非常高的电阻。深的底割还防止了自对准多晶硅化物的尖峰(spike)缺陷, 在底割深度浅于相邻浅沟槽隔离(STI)结构中的剩余氧化物时可能发生这 种缺陷。图3示出了会出现自对准多晶硅化物尖峰缺陷的常规配置。如图 所示,晶体管300形成于SOI衬底302上。晶体管300包括浅底割区域304, 该浅底割区域304在掩埋氧化物层308顶部留下硅薄层306。相邻的STI结 构310通常由于处理的原因具有浅高度,这使得硅薄层306能够与接下来 淀积的镍金属层312接触。硅薄层302和镍金属层312之间的接触可能会 导致自对准多晶硅化物尖峰缺陷。因此,100nm以下的应变硅MOS器件需要一种改进的设计,这种设计能够减小源极区和漏极区之内的电阻并减小栅极边缘寄生电容,同时提高迁 移率增益并针对表面下穿通进行保护。


图1示出了构建于体硅衬底上的常规MOS晶体管。 图2示出了构建于SOI衬底上的常规MOS晶体管。 图3示出了具有硅化物尖峰缺陷的常规MOS晶体管。 图4为形成根据本发明实施例的晶体管的方法。 图5到9示出了在执行图4的方法时形成的结构。
具体实施方式
这里描述的是形成源极区和漏极区之间包括掩埋氧化物层的MOS晶体 管的系统和方法。在下述说明中,将使用本领域技术人员通用的将他们的 工作实质传达给本领域其他技术人员的术语描述例示实施例的各方面。不 过,对于本领域的技术人员来说显然本发明可以仅利用所述各方面中的一 些来加以实践。出于解释的目的,阐述了具体的数目、材料和构造,以提供对例示实施例的透彻理解。不过,对于本领域技术人员而言,显然可以 不用特定细节实践本发明。在其他情况下,省略或简化公知的特征以免让 例示实施例难以理解。将会把各种操作描述为多个分立的操作,同时也以最有助于理解本发 明的方式加以描述,不过,不应将描述顺序视为暗指这些操作一定是取决 于次序的。具体而言,这些操作不必按照说明的次序执行。本发明的实施例提供了用于在升高的源极区和漏极区之间包括掩埋氧化物(BOX)层的单轴向应变MOS晶体管的系统和方法。在源极区和漏极区 之间形成BOX层就能够使用深底割,同时使与常规深底割相关的问题最小 化。具体而言,在源极区和漏极区之间包括BOX层就能够使用深底割,以 减小源极/漏极电阻并防止自对准多晶硅化物尖峰缺陷,同时抑制可能会导 致栅极边缘寄生电容的耗尽层的形成。图4示出了用于形成根据本发明一个实施例的M0S晶体管的方法400。图5到9示出了在执行方法400时形成的结构。以下的说明将参考图5到9 以进一步解释和阐明方法400的各处理阶段。首先,提供完全耗尽的绝缘体上硅(SOI)衬底(图4的402)。本领域 公知,S0I晶片一般包括硅薄层和体硅衬底之间的绝缘层,例如氧化硅(Si02) 层。因此该绝缘层是"掩埋"在硅之内的,可以被称为掩埋氧化物(BOX) 层。在备选实施例中,可以使用除Si02之外的BOX层,包括但不限于掺碳 氧化物(CDO)、有机聚合物、全氟环丁烷(PFCB)、氮氧化物和氟硅酸盐玻 璃(FSG)。在一些实施例中,BOX层可以惨有诸如氮的掺杂剂。图5示出了硅薄层504和体硅衬底506之间形成有BOX层502的常规 SOI晶片500。可以在硅薄层504上形成一个或多个集成电路器件,例如晶 体管。B0X层5O2的存在通常减小了电容,因此通常减少了在开关操作期间 每个晶体管必须要移动的电荷量,使得晶体管速度更快并使其能以更少能 量进行切换。在很多情况下,构建于SOI晶片上的集成电路可以更快,并 使用比常规CMOS集成电路更少的功率。SOI晶片500还可以包括STI结构 508,以对将要形成的器件,如晶体管进行电隔离。在本发明的实施例中,优选使用利用氧注入分隔(SIMOX)工艺形成的 SOI衬底,即所谓的SIMOX晶片,以避免在后面的外延生长期间发生任何可能的晶格失配问题。如本领域公知的,其他S0I晶片,例如Smart Cut SOI 晶片,即使在它们具有相同晶体取向时也可能在BOX层和硅主体之间具有 横向偏移。然后在SOI晶片顶部形成MOS器件,如PMOS和/或NMOS器件的晶体管 栅极叠层以及任何必要的间隔体(404)。在常规CMOS处理中,PMOS和NOMS 晶体管都是形成于同一硅晶片上的。因此,将使用一些栅极叠层构建PMOS 晶体管,而用其他栅极叠层构建NOMS晶体管。图6示出了已经在S01晶片 500顶部、STI结构508之间形成的一个晶体管栅极叠层600。如本领域所 公知的,每个晶体管栅极叠层600至少包括栅电极602和栅极电介质604。 通常在晶体管栅极叠层600的横向相对侧上形成一对间隔体606。在一些实施例中,栅极电介质604可以由外延生长的二氧化硅(Si02) 形成。可以通过淀积并蚀刻多晶硅层形成栅电极602。可以使用常规光刻技 术来构图多晶硅以形成栅电极602。在该实施例中,晶体管栅极叠层600还 可以包括多晶硅栅电极顶部的硅化物层(未示出)。例如,可以在晶体管栅 极叠层600上淀积镍层并退火来形成硅化镍层。可以利用常规的金属淀积 工艺,例如溅射淀积工艺来淀积镍层。在其他实施例中,栅极电介质604可以由高k介电材料形成,并且可 以用金属或金属合金形成栅电极602。这种晶体管被称为高k/金属栅极晶 体管。可以用作栅极电介质604的高k介电材料包括但不限于氧化铪、氧 化铪硅、氮氧化铪硅、氧化镧、氧化锆、氧化锆硅、氧化钽、氧化钛、氧 化钡锶钛、BST、氧化钡钛、氧化锶钛、氧化钇、氧化铝、氧化铅钪钽、铌 酸铅锌和PZT,以及其他铪(Hf)基或锆(ZiO基材料。在一些实施例中, 高k介电材料可以经过退火。可以用作栅电极602的金属或金属合金包括 但不限于铜、钌、钯、铂、钴、镍、氧化钌、钨、铝、钛、钽、氮化钛、 氮化钽、铪、锆、金属碳化物或导电金属氧化物。在一些实施例中,可以通过首先形成间隔体来形成高k/金属栅极晶体 管栅极叠层。然后在间隔体之间淀积高k介电材料层并退火。最后,在高k 介电^"料顶部淀积金属或金属合金层并进行平坦化以形成金属栅电极。可 以用常规的化学机械抛光(CMP)工艺来对淀积的金属进行平坦化。在其他实施例中,可以通过首先向SOI晶片上淀积高k介电材料并对高k介电材料退火来形成高k/金属栅极晶体管栅极叠层。然后可以蚀刻高 k介电材料以形成栅极电介质。可以在栅极电介质的横向相对边缘上形成一 对间隔体,并且可以在高k介电材料顶部淀积金属或金属合金层。然后可 以通过例如CMP对金属层进行平坦化以形成金属栅电极。可以利用诸如氮化硅的材料形成间隔体606。不论晶体管栅极叠层600 是由Si02/多晶硅构成还是由高k/金属构成,间隔体材料可以是相同的。在一些实施例中,任选地,可以向硅薄层504与间隔体606相邻的区 域中注入掺杂剂来形成源极区和漏极区(未示出)。可用来形成源极区和漏 极区的掺杂剂是本领域公知的,例如用于形成N型区域的砷、磷和/或锑, 以及用于形成P型区域的硼和/或铝。可以使用高温退火工艺来激活掺杂剂 以完成源极区和漏极区的形成。虽然如本领域公知的,掺杂源极区和漏极 区的形成不是必须的,但高掺杂源极区和漏极区的存在可以辅助后续蚀刻 工艺。在形成晶体管栅极叠层和间隔体之后,用掩模遮蔽一组栅极叠层,使 其在下述的后续蚀刻和淀积工艺中不被暴露(406)。根据本发明,构建PMOS 晶体管所需的蚀刻和淀积工艺不同于构建NOMS晶体管所需的蚀刻和淀积工 艺。例如,如果已经形成了源极区和漏极区,PMOS晶体管中使用的掺杂剂 不同于丽OS晶体管中使用的掺杂剂,因此可能需要不同的蚀刻工艺。此外, 将在PMOS晶体管中用于赋予压縮应变的硅合金不同于将在NOMS晶体管用 于赋予拉伸应变的硅合金。因此,如果根据本发明的实施例形成PMOS晶体 管,则利用掩蔽材料遮挡住用于NOMS晶体管的晶体管栅极叠层。类似地, 如果根据本发明的实施例形成NMOS晶体管,则利用掩蔽材料遮挡住用于 POMS晶体管的晶体管栅极叠层。可用于掩蔽一组晶体管的材料包括但不限于氧化物、氮化物、氮氧化 物及其他类似材料。在本发明的实施例中,可以在SOI晶片上淀积掩蔽材 料,并且可以用常规光刻技术对掩蔽材料构图以暴露适当的晶体管栅极叠 层。然后进行各向同性蚀刻工艺以除去硅薄层与间隔体相邻的、并对应于 将要形成源极区和漏极区的区域的至少一部分(408)。在本发明的实施例 中,各向同性蚀刻工艺除去硅,直至SOI晶片的BOX层。各向同性蚀刻工艺还在间隔体下方形成底割区域。这些底割区域可以在横向上靠近晶体管 栅极叠层的边缘。在本发明的一些实施例中,可以利用六氟化硫(SFB)和/或三氟化氮 (NF3)用干法蚀刻工艺执行各向同性蚀刻工艺。在备选实施例中,可以使 用采用诸如四甲基氢氧化铵(TMAH)的材料的湿法蚀刻工艺。如本领域的 技术人员所认识到的,这里也可以使用其他各向同性蚀刻工艺。图7示出了具有蚀刻后的源极区和漏极区的SOI晶片500。如图所示, 向下直到BOX层502形成第一空腔区域700,其包括间隔体606之一下方的 底割区域702。底割区域702的内边缘在横向上靠近晶体管栅极叠层600的 边缘704。类似地,向下直到BOX层502形成第二空腔区域706,其包括另 一个间隔体606下方的底割区域708。底割区域708的内边缘在横向上靠近 晶体管栅极叠层600的边缘710。保留的硅薄层504的部分形成MOS晶体管 的沟道区。现在将把该区域称为沟道区712。接下来,执行各向异性刻蚀工艺,以除去在各向同性蚀刻工艺期间形 成于空腔区域下方的BOX层部分(410)。在本发明的实施例中,各向异性 刻蚀工艺除去BOX层,向下直至SOI晶片的体硅衬底。在一个实施例中, 可以利用采用(^8气体的干法蚀刻工艺执行各向异性刻蚀工艺。如本领域的 技术人员所认识到的,这里也可以使用其他各向异性蚀刻工艺。图8示出了具有蚀刻后的BOX层502的SOI晶片500,以下将该蚀刻后 的BOX层称为BOX区域800。如图所示,现在第一空腔区域700和第二空腔 区域706包括了蚀刻BOX层502留下的空洞。因为用于除去BOX层502的 蚀刻工艺是各向异性工艺,因此基本未除去沟道区712下方的BOX层502 的部分(即,BOX区域800)。此外,如图8所示,除去部分B0X层502的 各向异性刻蚀工艺还可以除去STI结构508的部分。然后执行淀积工艺,用能够为晶体管上的沟道区赋予应变的适当的硅 合金(例如Si工)填充第一空腔和第二空腔(412)。淀积的硅合金形成了 MOS晶体管的源极区和漏极区。在一个实施例中,可以用外延淀积工艺来用 硅合金填充第一和第二空腔。在其他实施例中,可以用诸如物理气相淀积、 化学气相淀积或原子层淀积的备选淀积工艺来向空腔中淀积硅合金。在其 他实施例中,可以使用能够充当源极区和漏极区并且能够在沟道区上带来应变的非硅合金材料。
如果正在形成PMOS晶体管,淀积到第一和第二空腔中的硅合金可以是 为晶体管的沟道区上带来压縮应变的材料。在一些实施例中,可以使用硅 锗(SiGe)合金。可以与硅合金淀积一起执行现场掺杂工艺以将诸如硼或 铝的掺杂剂引入硅合金中,从而形成P掺杂区域。
如果正在形成丽OS晶体管,淀积到第一和第二空腔中的硅合金可以是 为晶体管的沟道区上带来拉伸应变的材料。在一些实施例中,可以使用碳 化硅(SiC)合金。同样,可以在硅合金淀积期间执行现场掺杂工艺,以向 硅合金中引入诸如砷、磷和/或锑的掺杂剂,从而形成N掺杂区域。
在本发明的实施例中,硅合金的淀积可以持续到形成了升高的源极区 和漏极区为止。升高的源极区和漏极区在本领域中是公知的,由顶表面与 沟道区的顶表面不共面的硅合金区域构成。升高的源极区和漏极区通常延 伸到沟道区的顶表面之上,由此使得源极区和漏极区除了从与沟道区平齐 的方向施加应变之外,还能够从沟道区之上施加应变。
图9示出了升高的源极区900和升高的漏极区902。如上所述,通过向
之前未填充的第一和第二空腔区域700/708中淀积硅合金形成源极区和 漏极区900/902。对于PMOS晶体管而言,源极区和漏极区900/902通常由 SiGe材料构成。对于NOMS晶体管而言,源极区和漏极区900/902通常由 SiC材料构成。如图所示,相对于沟道区712的顶表面906升高源极区和漏 极区900/902的顶表面904。淀积完升高的源极区和漏极区,就基本形成了 成品M0S晶体管908。如本领域的技术人员所认识到的,可以形成其他元件 以使MOS晶体管908可以完全工作起来,例如形成通向源极和漏极区 900/902的电触点。
本发明的源极区和漏极区900/902相对于常规源极区和漏极区提供若 干优点。由于除去了部分B0X层502,因此源极区和漏极区900/902除了延 伸到沟道区712之上以外还延伸到沟道区712下方。这使得本发明的源极 区和漏极区900/902能够从沟道区712上方、平齐方向和下方施加应变, 由此改善了总共施加的应变。并且因为源极区和漏极区900/902向下延伸 到体硅衬底506,所以它们比常规源极区和漏极区相对较大。这使得本发明 的源极区和漏极区900/902能够为电流提供更大空间,由此减小了 MOS晶体管908的总电阻。
此外,如图9所示,本发明的源极区和漏极区900/902提供了靠近晶 体管栅极叠层600边缘的浅深度,但仍然提供了与STI结构508相邻的大 深度。靠近晶体管栅极叠层600边缘的浅深度防止在底割区域702/708的 垂直边缘上形成耗尽层,由此减小了栅极边缘寄生结电容并改善了SCE。源 极区900和漏极区902之间存在BOX区域800有助于减小栅极边缘结寄生 电容,因为在BOX区域800上无法形成耗尽层。换言之,虽然底割很深, 但在沟道区712的任一侧上都没有形成能有利于栅极边缘结寄生电容的长 垂直壁。同时,与STI结构508相邻的大深度使自对准多晶硅化物尖峰缺 陷的风险最小化。
因此,本领域的技术人员将认识到,提供靠近晶体管栅极叠层600的 浅深度并提供与STI结构508相邻的大深度这样的能力提供了额外的自由 度,以独立地优化源极/漏极串联电阻、电子/空穴迁移率和SCE,同时仍针 对自对准多晶硅化物尖峰缺陷加以保护。这样就能够制造栅极长度相对较 小的高性能MOS器件。 一旦根据本发明的实施例形成了M0S晶体管908,之 后就可以使用标准的CMOS流程了 。
以上对本发明例示实施例的描述,包括在摘要中描述的内容,并不意 在穷举或将本发明限制在所公开的精确形式。尽管为了例示的目的本文描 述了本发明的特定实施例和范例,但是如本领域的技术人员将认识到的, 在本发明的范围内,各种等效的变型都是可能的。
可以根据以上详细说明做出本发明的这些变型。不应将以下权利要求 中所用的术语视为将本发明限制到说明书和权利要求中公开的特定实施 例。相反,本发明的范围完全由以下权利要求确定,将依照权利要求法律 解释的既定法条解释本发明的范围。
权利要求
1、一种设备,包括栅极叠层,其包括设置于栅极电介质上的栅电极;形成于所述栅极叠层的横向相对侧上的第一间隔体和第二间隔体;邻接所述第一间隔体的源极区;邻接所述第二间隔体的漏极区;在所述栅极叠层下方并且被所述源极区和所述漏极区夹持的沟道区;以及在所述沟道区下方并且被所述源极区和所述漏极区夹持的掩埋氧化物区域。
2、 根据权利要求l所述的设备,其中所述栅电极包括如下材料中的至 少一种铜、钌、钯、铂、钴、镍、氧化钌、钨、铝、钛、钽、氮化钛、 氮化钽、铪、锆、金属碳化物和导电金属氧化物。
3、 根据权利要求2所述的设备,其中所述栅极电介质包括从以下材料 构成的组中选出的高k介电材料氧化铪、氧化铪硅、氮氧化铪硅、氧化 镧、氧化锆、氧化锆硅、氧化钽、氧化钛、氧化钡锶钛、BST、氧化钡钛、 氧化锶钛、氧化钇、氧化铝、氧化铅钪钽、铌酸铅锌和PZT。
4、 根据权利要求1所述的设备,其中所述源极区和所述漏极区包括升 高的源极区和升高的漏极区。
5、 根据权利要求1所述的设备,其中所述源极区和所述漏极区包括硅锗。
6、 根据权利要求1所述的设备,其中所述源极区和所述漏极区包括碳 化硅。
7、 根据权利要求5或6所述的设备,其中所述源极区和所述漏极区掺 有硼、铝、砷、磷和锑中的至少一种。
8、 根据权利要求1所述的设备,其中所述源极区和所述漏极区包括能 够在所述沟道区上赋予压缩应变的硅合金。
9、 根据权利要求1所述的设备,其中所述源极区和所述漏极区包括能 够在所述沟道区上赋予拉伸应变的硅合金。
10、 根据权利要求1所述的设备,其中所述源极区包括位于所述第一 间隔体下方并沿横向邻接所述栅极叠层侧面的第一底割区域,且其中所述 漏极区包括位于所述第二间隔体下方并沿横向邻接所述栅极叠层侧面的第 二底割区域。
11、 根据权利要求1所述的设备,其中所述掩埋氧化物区域包括从以 下材料构成的组中选择的氧化物二氧化硅、掺碳氧化物、有机聚合物、 PFCB、氮氧化物和FSG。
12、 根据权利要求ll所述的设备,其中所述掩埋氧化物区域可以掺有氮。
13、 一种方法,包括提供SOI衬底,所述SOI衬底包括设置于第一硅层和第二硅层之间的 氧化物层;在所述第一硅层上形成晶体管栅极叠层; 在所述晶体管栅极叠层的横向相对侧上形成一对间隔体; 各向同性地蚀刻所述第一硅层与所述一对间隔体相邻的暴露部分,直到暴露出部分的所述氧化物层,其中所述各向同性蚀刻形成了所述晶体管栅极叠层下方的沟道区;各向异性地蚀刻所述氧化物层的暴露部分,直到暴露部分的所述第二硅层,其中所述各向异性蚀刻形成了所述沟道区下方的掩埋氧化物区域; 以及在所述第二硅层的暴露部分上淀积硅合金以形成源极区和漏极区。
14、 根据权利要求13所述的方法,其中所述各向同性蚀刻形成位于所 述一对间隔体下方且在横向上邻接所述晶体管栅极叠层侧面的一对底割区 域。
15、 根据权利要求13所述的方法,其中所述氧化物层包括从以下材料 构成的组中选择的氧化物二氧化硅、掺碳氧化物、有机聚合物、PFCB、 氮氧化物和FSG。
16、 根据权利要求13所述的方法,其中所述源极区和所述漏极区被所 述沟道区和所述掩埋氧化物区域隔开。
17、 根据权利要求13所述的方法,其中淀积所述硅合金包括淀积硅锗。
18、 根据权利要求17所述的方法,其中淀积硅锗包括现场掺杂工艺以 用硼和铝中的至少一种对所述硅锗进行掺杂。
19、 根据权利要求13所述的方法,其中淀积所述硅合金包括淀积碳化硅。
20、 根据权利要求19所述的方法,其中淀积所述碳化硅包括现场掺杂 工艺以用砷、磷和锑中的至少一种对所述碳化硅进行掺杂。
21、 根据权利要求17或19所述的方法,其中淀积所述硅合金以形成 升高的源极区和升高的漏极区。
全文摘要
一种MOS器件包括栅极叠层,其包括设置于栅极电介质上的栅电极;形成于栅极叠层的横向相对侧上的第一间隔体和第二间隔体;邻接第一间隔体的源极区;邻接第二间隔体的漏极区;以及位于栅极叠层下方且设置在源极区和漏极区之间的沟道区。本发明的MOS器件还包括位于沟道区下方且设置在源极区和漏极区之间的掩埋氧化物(BOX)区域。该BOX区域使得能够形成更深的源极区和漏极区以减小晶体管电阻并使尖峰缺陷自毁,同时防止栅极边缘结寄生电容。
文档编号H01L21/336GK101292334SQ200680039083
公开日2008年10月22日 申请日期2006年12月6日 优先权日2005年12月14日
发明者G·库雷洛, H·V·德什潘德, M·博尔, S·提亚吉 申请人:英特尔公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1