一种集成结构的制备方法以及由此得到的铜互连线与介质材料集成结构与流程

文档序号:18402857发布日期:2019-08-10 00:05阅读:170来源:国知局
一种集成结构的制备方法以及由此得到的铜互连线与介质材料集成结构与流程

本发明涉及集成电路结构,更具体地涉及一种集成结构的制备方法以及由此得到的铜互连线与介质材料集成结构。



背景技术:

在超大规模集成电路制造中,为了解决器件特征尺寸不断缩小引起的电路中电阻电容延迟效应,大马士革和双大马士革工艺采用了铜作为互连线导线,低/超低介电常数介电质作为金属间介质层。这种铜互连线制程应用于90nm及其更小尺寸的工艺制造。由于低/超低介电常数介电材料是在传统介质材料(sio2)中掺杂c等元素形成多孔结构,其力学、机械性能将会明显降低。这使得在等离子刻蚀形成介电层沟槽的工艺过程中,沟槽壁的表面较为粗糙,进而导致铜互连线边缘粗糙度很高(lineedgeroughness);以及在铜金属的化学机械抛光工艺过程中,由于低/超低介电常数介质层支撑性较弱,铜导线的顶角处更容易被磨损。因此铜-低/超低介电常数介质层的界面属于薄弱区域。当工艺制程发展至22nm技术及以下时,由于超低介电常数的金属间介质层性能引起的结构弱化现象会越来越严重,也是工艺中继续解决的难题。



技术实现要素:

为了解决上述现有技术存在的tddb问题,本发明旨在提供一种集成结构的制备方法以及由此得到的铜互连线与介质材料集成结构。

本发明提供一种集成结构的制备方法,包括以下步骤:s1,在半导体衬底上,沉积一层高分子聚合物,在高分子聚合物的表面形成一层光刻板;s2,通过等离子刻蚀高分子聚合物形成聚合物沟槽,并去除光刻板;s3,在聚合物沟槽的壁面覆盖一层金属阻挡层;s4,在聚合物沟槽中填充沉积铜金属以形成铜互连线结构;s5,通过等离子刻蚀将铜金属之间的高分子聚合物全部清除,在铜金属之间形成金属沟槽;s6,在金属沟槽中填充沉积介质材料;s7,在介质材料和铜互连线结构上沉积绝缘材料,形成覆盖层。优选地,该高分子聚合物是机械性能良好的聚合材料,其在形成沟槽以及沉积铜金属后容易被清除。

金属阻挡层是tan层。

所述步骤s4包括在沉积铜金属后进行铜金属的化学机械抛光使其表面平整。

所述介质材料为低介电常数的sicoh。

所述步骤s6包括在沉积介质材料后进行介质材料的化学机械抛光使其表面平整。

所述绝缘材料为高介电常数的sin。

本发明还提供根据上述的制备方法得到的铜互连线与介质材料集成结构。

相对于在介质材料沟槽中填充铜金属的现有技术,本发明在聚合物沟槽中填充铜金属,借助于高分子聚合物本身具有的良好机械性能,使得沟槽的表面平滑,在形成沟槽的刻蚀过程中能够降低刻蚀引起的沟槽壁的损伤,即避免了直接对介质材料进行刻蚀(形成沟槽)所引起的沟槽表面缺陷。而且,由于高分子聚合物具有较强的支撑性能,铜金属形成的铜互连线结构的顶部得到更好的支撑就不容易被磨损。总之,根据本发明的集成结构的制备方法,采用大马士革工艺,能够有效地提高铜互连线与介质材料集成结构的界面结构性能,改善铜互连线边缘粗糙性、以及化学机械抛光引起的铜导线磨损。

附图说明

图1是根据本发明的一个优选实施例的铜互连线-低k介质材料集成结构的制备方法的工艺流程图。

具体实施方式

下面结合附图,给出本发明的较佳实施例,并予以详细描述。

图1是根据本发明的一个优选实施例的铜互连线-低介电常数(k)介质材料集成结构的制备方法的工艺流程图,具体包括:

在半导体衬底1上,沉积一层高分子聚合物(polymerdeposition)2,在高分子聚合物2的表面形成一层光刻板(trenchmask)3,如a)所示;

接下来通过等离子刻蚀(plasmaetch)高分子聚合物2形成聚合物沟槽21,并去除光刻板3,如b)所示;

接下来在聚合物沟槽21的壁面覆盖一层金属阻挡层tan(metalbarrierdeposition)4,如c)所示;

接下来在聚合物沟槽21中填充沉积铜金属(metaldeposition)5,如d)所示;

接下来进行铜金属5的化学机械抛光(cmp)使其表面平整,此时即形成了铜互连线结构,如(e)所示;

接下来通过等离子刻蚀(plasmaetch),将铜金属5之间的高分子聚合物(polymerdeposition)2全部清除(polymerremoved),在铜金属之间形成金属沟槽51,如(f)所示。

接下来在金属沟槽51中填充沉积超低介电常数介质材料sicoh(ultra-low-kdeposition)6,如(g)所示;

接下来再进行介质材料6的化学机械抛光,使其表面平整(ultra-low-kdeposition),如(h)所示;

最后在介质材料6和铜互连线结构上沉积绝缘材料以形成覆盖层sin(cappinglayerdeposition)7,此时完成第一层铜互连线-低k介质材料的结构,如(i)所示。

依此方法,可以接着在第一层铜互连线-低k介质材料的结构上形成第二层铜互连线-低k介质材料的结构等,直至完成剩余金属层,得到铜互连线与介质材料集成结构。

以上所述的,仅为本发明的较佳实施例,并非用以限定本发明的范围,本发明的上述实施例还可以做出各种变化。即凡是依据本发明申请的权利要求书及说明书内容所作的简单、等效变化与修饰,皆落入本发明专利的权利要求保护范围。本发明未详尽描述的均为常规技术内容。



技术特征:

技术总结
本发明提供一种集成结构的制备方法,包括:S1,在半导体衬底上,沉积一层高分子聚合物,在高分子聚合物的表面形成一层光刻板;S2,通过等离子刻蚀高分子聚合物形成聚合物沟槽,去除光刻板;S3,在聚合物沟槽的壁面覆盖一层金属阻挡层;S4,在聚合物沟槽中填充沉积铜金属以形成铜互连线结构;S5,通过等离子刻蚀将铜金属之间的高分子聚合物全部清除,在铜金属之间形成金属沟槽;S6,在金属沟槽中填充沉积介质材料;S7,在介质材料和铜互连线结构上沉积绝缘材料形成覆盖层。本发明还提供根据上述的制备方法得到的铜互连线与介质材料集成结构。本发明通过在聚合物沟槽中填充铜金属,避免直接对介质材料进行刻蚀所引起的沟槽表面缺陷。

技术研发人员:黄亚敏;董业民
受保护的技术使用者:中国科学院上海微系统与信息技术研究所
技术研发日:2019.04.25
技术公布日:2019.08.09
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1