利用电机定子绕组的残压确定电机转子转速的装置及方法

文档序号:7361344阅读:225来源:国知局
利用电机定子绕组的残压确定电机转子转速的装置及方法
【专利摘要】本发明公开了一种利用电机定子绕组的残压确定电机转子转速的装置及方法,其装置包括微处理器模块,微处理器模块的输入端接有电机定子绕组残压检测电路模块,电机定子绕组残压检测电路模块由依次相接的电压采集电路模块、差分放大电路模块和信号调理电路模块构成;其方法包括步骤:一、电机定子绕组的残压信号采集及传输;二、将残压线电压信号UAB、UBC和UCA转换成残压相电压信号UA、UB和UC,进行Clark变换,得到第j组残压相电压空间矢量的空间相位角φj;三、运用最小二乘法进行线性拟合并得到线性拟合直线方程的系数;四、确定出电机转子转速。本发明结构简单,有效地利用了电机定子绕组的残压,工作稳定性高,实现成本低。
【专利说明】利用电机定子绕组的残压确定电机转子转速的装置及方法
【技术领域】
[0001]本发明涉及一种电机转子转速的确定方法,尤其是涉及一种利用电机定子绕组的残压确定电机转子转速的装置及方法。
【背景技术】
[0002]众所周知,正常运行的交流电动机突然失去外加电源电压后,其转子电流将在定子绕组中产生感应电压。该感应电压并不立即减小到零,而是保持一定的时间,此电压被称为失电残余电压,简称残压。失电残压是交流电动机在使用中的普遍现象,由于残压的存在,不但对电机造成影响,而且会影响电源的稳定,因此交流电动机失电残压无论是对电动机还是对电源都是有害的。然而失电残余电压有时又是可以利用的,如用于快速制动、转子绕组故障诊断等。因此有必要利用失电残余电压解决一些技术问题,使失电残余电压起到好的作用。
[0003]在离散变频软起动系统中,很关键的一点就是根据电动机的转速进行各频段的切换,在离散变频频段中,电源电压不总是在电动机定子端的,而是间隔地存在三相都不导通的时间段,且该状态持续时间较长,即会产生失电残余电压,所以有必要把该残压利用起来,发挥残压对系统有利的一面。
[0004]现有技术中对电机转子转速的检测通常是采用转速传感器来进行的,一方面是需要在电机中外加转速传感器,这在一些场合中是不允许的,另一方面,成本高,安装使用不方便,也没有很好地利用电机定子绕组的残压。

【发明内容】

[0005]本发明所要解决的技术问题在于针对上述现有技术中的不足,提供一种电路结构简单、接线方便、能够集成在离散变频软启动器中使用、满足任何场合的使用需求、无需增加额外的成本的利用电机定子绕组的残压确定电机转子转速的装置。
[0006]为解决上述技术问题,本发明采用的技术方案是:一种利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:包括微处理器模块,所述微处理器模块的输入端接有电机定子绕组残压检测电路模块,所述电机定子绕组残压检测电路模块由依次相接的电压采集电路模块、差分放大电路模块和信号调理电路模块构成;所述电压采集电路模块包括用于对电机定子A相绕组电压进行采集的A相电压采集电路、用于对电机定子B相绕组电压进行采集的B相电压采集电路和用于对电机定子C相绕组电压进行采集的C相电压采集电路,所述差分放大电路模块包括用于将A相电压和B相电压转换为A相绕组与B相绕组之间的AB线电压的第一差分放大电路,用于将B相电压和C相电压转换为B相绕组与C相绕组之间的BC线电压的第二差分放大电路,以及用于将C相电压和A相电压转换为C相绕组与A相绕组之间的CA线电压的第三差分放大电路;所述A相电压采集电路和B相电压采集电路均与所述第一差分放大电路相接,所述B相电压采集电路和C相电压采集电路均与所述第二差分放大电路相接,所述C相电压采集电路和A相电压采集电路均与所述第三差分放大电路相接;所述信号调理电路模块包括用于对AB线电压信号进行异相求和调理的AB线电压信号调理电路、用于对BC线电压信号进行异相求和调理的BC线电压信号调理电路和用于对CA线电压信号进行异相求和调理的CA线电压信号调理电路;所述第一差分放大电路与AB线电压信号调理电路相接,所述第二差分放大电路与BC线电压信号调理电路相接,所述第三差分放大电路与CA线电压信号调理电路相接。
[0007]上述的利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:所述A相电压采集电路包括电阻RPL1、电阻RPL4和瞬态抑制二极管TPL1,所述电阻RPLl的一端与电机的A相定子绕组相接,所述电阻RPLl的另一端与电阻RPL4的一端和瞬态抑制二极管TPLl的一端相接且为所述A相电压采集电路的输出端UA,所述电阻RPL4的另一端通过电容CPLl接地,所述瞬态抑制二极管TPLl的另一端接地;所述B相电压采集电路包括电阻RPL2、电阻RPL5和瞬态抑制二极管TPL2,所述电阻RPL2的一端与电机的B相定子绕组相接,所述电阻RPL2的另一端与电阻RPL5的一端和瞬态抑制二极管TPL2的一端相接且为所述B相电压采集电路的输出端UB,所述电阻RPL5的另一端通过电容CPLl接地,所述瞬态抑制二极管TPL2的另一端接地;所述C相电压采集电路包括电阻RPL3、电阻RPL6和瞬态抑制二极管TPL3,所述电阻RPL3的一端与电机的C相定子绕组相接,所述电阻RPL3的另一端与电阻RPL6的一端和瞬态抑制二极管TPL3的一端相接且为所述C相电压采集电路的输出端UC,所述电阻RPL6的另一端通过电容CPLl接地,所述瞬态抑制二极管TPL3的另一端接地。
[0008]上述的利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:所述第一差分放大电路包括第一芯片LM324以及电阻RABl、RAB2、RAB3、RAB4和RAB5,所述第一芯片LM324的第I引脚和第2引脚均与电阻RABl的一端和电阻RAB2的一端相接,所述第一芯片LM324的第3引脚与B相电压采集电路的输出端相接,所述第一芯片LM324的第4引脚与+12V电源的输出端相接,所述第一芯片LM324的第5引脚与A相电压采集电路的输出端相接,所述电阻RABl的另一端与所述第一芯片LM324的第6引脚和第7引脚以及电阻RAB4的一端相接,所述电阻RAB2的另一端与电阻RAB3的一端和所述第一芯片LM324的第13引脚相接,所述电阻RAB3的另一端与所述第一芯片LM324的第14引脚相接且为所述第一差分放大电路的AB线电压输出端UAB,所述电阻RAB4的另一端与所述第一芯片LM324的第12引脚和电阻RAB5的一端相接,所述电阻RAB5的另一端接地,所述第一芯片LM324的第11引脚与-12V电源的输出端相接;所述第二差分放大电路包括第二芯片LM324以及电阻RBCU RBC2、RBC3、RBC4和RBC5,所述第二芯片LM324的第I引脚和第2引脚均与电阻RBCl的一端和电阻RBC2的一端相接,所述第二芯片LM324的第3引脚与C相电压采集电路的输出端相接,所述第二芯片LM324的第4引脚与+12V电源的输出端相接,所述第二芯片LM324的第5引脚与B相电压采集电路的输出端相接,所述电阻RBCl的另一端与所述第二芯片LM324的第6引脚和第7引脚以及电阻RBC4的一端相接,所述电阻RBC2的另一端与电阻RBC3的一端和所述第二芯片LM324的第9引脚相接,所述电阻RBC3的另一端与所述第二芯片LM324的第8引脚相接且为所述第二差分放大电路的BC线电压输出端UBC,所述电阻RBC4的另一端与所述第二芯片LM324的第10引脚和电阻RBC5的一端相接,所述电阻RBC5的另一端接地,所述第二芯片LM324的第11引脚与-12V电源的输出端相接;所述第三差分放大电路包括第三芯片LM324以及电阻RCA1、RCA2、RCA3、RCA4和RCA5,所述第三芯片LM324的第I引脚和第2引脚均与电阻RCAl的一端和电阻RCA2的一端相接,所述第三芯片LM324的第3引脚与A相电压采集电路的输出端相接,所述第三芯片LM324的第4引脚与+12V电源的输出端相接,所述第三芯片LM324的第5引脚与C相电压采集电路的输出端相接,所述电阻RCAl的另一端与所述第三芯片LM324的第6引脚和第7引脚以及电阻RCA4的一端相接,所述电阻RCA2的另一端与电阻RCA3的一端和所述第三芯片LM324的第9引脚相接,所述电阻RCA3的另一端与所述第三芯片LM324的第8引脚相接且为所述第二差分放大电路的CA线电压输出端UCA,所述电阻RCA4的另一端与所述第三芯片LM324的第10引脚和电阻RCA5的一端相接,所述电阻RCA5的另一端接地,所述第三芯片LM324的第11引脚与-12V电源的输出端相接。
[0009]上述的利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:所述信号调理电路模块包括用于为AB线电压信号调理电路、BC线电压信号调理电路和CA线电压信号调理电路提供基准电压的基准电压产生电路,所述基准电压产生电路包括第四芯片LM324,第一稳压芯片TL431,电容CVR3,以及电阻REFl、REF2、REF3和REF4 ;所述第四芯片LM324的第12引脚通过电阻REF2接地,所述第四芯片LM324的第13引脚通过电阻REF3与所述第一稳压芯片TL431的第I引脚和第3引脚相接,所述第一稳压芯片TL431的第2引脚接地,所述第一稳压芯片TL431的第3引脚与电阻REFl的一端相接,所述电阻REFl的另一端与+12V电源的输出端相接且通过电容CVR3接地,所述第四芯片LM324的第14引脚为所述基准电压产生电路的基准电压输出端REF且通过电阻REF4与所述第四芯片LM324的第13引脚相接;所述AB线电压信号调理电路包括第五芯片LM324,电容CUAB1,电阻RUAB2、RUAB3、RUAB4、RUAB5和RUAB6,以及稳压二极管DUABl和DUAB2 ;所述第五芯片LM324的第
12引脚通过电阻RUAB5接地,所述第五芯片LM324的第13引脚与电阻RUAB2的一端、电阻RUAB3的一端和电阻RUAB4的一端相接,所述电阻RUAB2的另一端与所述第一差分放大电路的AB线电压输出端相接且通过电容CUABl接地,所述电阻RUAB3的另一端与所述基准电压产生电路的基准电压输出端REF相接,所述电阻RUAB4的另一端与所述第五芯片LM324的第14引脚和电阻RUAB6的一端相接,所述电阻RUAB6的另一端与稳压二极管DUABl的正极和稳压二极管DUAB2的负极相接且为所述AB线电压信号调理电路的输出端AD_UAB,所述稳压二极管DUABl的负极与+5V电源的输出端相接,所述稳压二极管DUAB2的正极接地;所述BC线电压信号调理电路包括第六芯片LM324,电容CUBC1,电阻RUBC2、RUBC3、RUBC4、RUBC5和RUBC6,以及稳压二极管DUBCl和DUBC2 ;所述第六芯片LM324的第12引脚通过电阻RUBC5接地,所述第六芯片LM324的第13引脚与电阻RUBC2的一端、电阻RUBC3的一端和电阻RUBC4的一端相接,所述电阻RUBC2的另一端与所述第二差分放大电路的BC线电压输出端相接且通过电容CUBCl接地,所述电阻RUBC3的另一端与所述基准电压产生电路的基准电压输出端REF相接,所述电阻RUBC4的另一端与所述第六芯片LM324的第14引脚和电阻RUBC6的一端相接,所述电阻RUBC6的另一端与稳压二极管DUBCl的正极和稳压二极管DUBC2的负极相接且为所述BC线电压信号调理电路的输出端AD_UBC,所述稳压二极管DUBCl的负极与+5V电源的输出端相接,所述稳压二极管DUBC2的正极接地;所述CA线电压信号调理电路包括第七芯片LM324,电容CUCA1,电阻RUCA2、RUCA3、RUCA4、RUCA5和RUCA6,以及稳压二极管DUCAl和DUCA2 ;所述第七芯片LM324的第12引脚通过电阻RUCA5接地,所述第七芯片LM324的第13引脚与电阻RUCA2的一端、电阻RUCA3的一端和电阻RUCA4的一端相接,所述电阻RUCA2的另一端与所述第三差分放大电路的CA线电压输出端相接且通过电容CUCAl接地,所述电阻RUCA3的另一端与所述基准电压产生电路的基准电压输出端REF相接,所述电阻RUCA4的另一端与所述第七芯片LM324的第14引脚和电阻RUCA6的一端相接,所述电阻RUCA6的另一端与稳压二极管DUCAl的正极和稳压二极管DUCA2的负极相接且为所述CA线电压信号调理电路的输出端AD_UCA,所述稳压二极管DUCAl的负极与+5V电源的输出端相接,所述稳压二极管DUCA2的正极接地。
[0010]上述的利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:所述微处理器模块包括数字信号处理器芯片DSPIC30F6014以及电源电路、晶振电路、复位电路和校准电压电路,所述电源电路包括电容CAU10、CAUlU CAU12、CAU13和CAU14,所述电容CAUlO的一端、电容CAUll的一端、电容CAU12的一端、电容CAU13的一端和电容CAU14的一端均与+5V电源的输出端相接且为所述电源电路的输出端AVDD,所述电容CAUlO的另一端、电容CAU11的另一端、电容CAU12的另一端、电容CAU13的另一端和电容CAU14的另一端均接地且为所述电源电路的输出端AVSS ;所述晶振电路由晶振XATl以及电容CATl和CAT2构成,所述晶振XATl的一端与电容CATl的一端和所述数字信号处理器芯片DSPIC30F6014的第49引脚相接,所述晶振XATl的另一端与电容CAT2的一端和所述数字信号处理器芯片DSPIC30F6014的第50引脚相接,所述电容CATl的另一端和电容CAT2的另一端均接地;所述复位电路由复位按键SES1、电容CESl以及电阻RESl和RES2构成,所述复位按键SESl的一端与电阻RESl的一端相接,所述电阻RESl的另一端、电阻RES2的一端和电容CESl的一端均与所述数字信号处理器芯片DSPIC30F6014的第9引脚相接,所述电阻RES2的另一端与+5V电源的输出端相接,所述复位按键SESl的另一端和电容CESl的另一端均接地;所述校准电压电路由第二稳压芯片TL431,电容CU15,以及电阻RX1、RX2、RX3和RX4构成;所述第二稳压芯片TL431的第I引脚与电阻RX2的一端和电阻RX3的一端相接,所述第二稳压芯片TL431的第2引脚和电阻RX2的另一端均接地,所述第二稳压芯片TL431的第3引脚与电阻RXl的一端、电阻RX3的另一端和电阻RX4的一端相接,所述电阻RXl的另一端与+5V电源的输出端相接且通过电容⑶15接地,所述电阻RX4的另一端与所述数字信号处理器芯片DSPIC30F6014的第24引脚相接;所述数字信号处理器芯片DSPIC30F6014的第11引脚、第26引脚、第31引脚和第51引脚均与所述电源电路的输出端AVSS相接,所述数字信号处理器芯片DSPIC30F6014的第12引脚、第25引脚、第32引脚和第48引脚均与所述电源电路的输出端AVDD相接,所述数字信号处理器芯片DSPIC30F6014的第76引脚为所述微处理器模块的第一信号输出端OUTl,所述数字信号处理器芯片DSPIC30F6014的第77引脚为所述微处理器模块的第二信号输出端0UT2。
[0011]本发明还提供了一种有效地利用了电机定子绕组的残压、为离散变频软起动系统的频段切换提供了判断依据、有利于频段切换的利用电机定子绕组的残压确定电机转子转速的方法,其特征在于该方法包括以下步骤:
[0012]步骤一、电机定子绕组的残压信号采集及传输:电机断电后,所述电机定子绕组残压检测电路模块对电机定子绕组的残压线电压信号UAB、UBC和UCA进行间隔时间为At的等间隔采样,并将其采集到的n组残压线电压信号UAB、UBC和UCA输出给微处理器模块;其中,n为大于2的自然数;
[0013]步骤二、首先,所述微处理器模块将其接收到的n组残压线电压信号UAB、UBC和UCA转换成残压相电压信号UA、UB和UC ;然后,所述微处理器模块对n组残压相电压信号UA,UB和UC分别进行Clark变换,得到n个采样时刻n组电机定子在静止坐标系中的横轴坐标和电机定子在静止坐标系中的纵轴坐标,其中,电机定子在静止坐标系中的第j组横轴坐标为ua j,电机定子在静止坐标系中的第j组纵轴坐标为uej ;最后,所述微处理器模块根据公式:
[0014]
【权利要求】
1.一种利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:包括微处理器模块(I ),所述微处理器模块(I)的输入端接有电机定子绕组残压检测电路模块,所述电机定子绕组残压检测电路模块由依次相接的电压采集电路模块(2)、差分放大电路模块(3)和信号调理电路模块(4)构成;所述电压采集电路模块(2)包括用于对电机定子A相绕组电压进行采集的A相电压采集电路(2-1)、用于对电机定子B相绕组电压进行采集的B相电压采集电路(2-2 )和用于对电机定子C相绕组电压进行采集的C相电压采集电路(2-3 ),所述差分放大电路模块(3)包括用于将A相电压和B相电压转换为A相绕组与B相绕组之间的AB线电压的第一差分放大电路(3-1),用于将B相电压和C相电压转换为B相绕组与C相绕组之间的BC线电压的第二差分放大电路(3-2),以及用于将C相电压和A相电压转换为C相绕组与A相绕组之间的CA线电压的第三差分放大电路(3-3);所述A相电压采集电路(2-1)和B相电压采集电路(2-2)均与所述第一差分放大电路(3-1)相接,所述B相电压采集电路(2-2 )和C相电压采集电路(2-3 )均与所述第二差分放大电路(3-2 )相接,所述C相电压采集电路(2-3 )和A相电压采集电路(2-1)均与所述第三差分放大电路(3-3 )相接;所述信号调理电路模块(4)包括用于对AB线电压信号进行异相求和调理的AB线电压信号调理电路(4-1)、用于对BC线电压信号进行异相求和调理的BC线电压信号调理电路(4-2)和用于对CA线电压信号进行异相求和调理的CA线电压信号调理电路(4-3);所述第一差分放大电路(3-1)与AB线电压信号调理电路(4-1)相接,所述第二差分放大电路(3-2)与BC线电压信号调理电路(4-2)相接,所述第三差分放大电路(3-3)与CA线电压信号调理电路(4-3)相接。
2.按照权利要求1所述的利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:所述A相电压采集电路(2-1)包括电阻RPLl、电阻RPL4和瞬态抑制二极管TPLlJf述电阻RPLl的一端与电机的A相定子绕组相接,所述电阻RPLl的另一端与电阻RPL4的一端和瞬态抑制二极管TPLl的一端相接且为所述A相电压采集电路(2-1)的输出端UA,所述电阻RPL4的另一端通过电容CPLl接地,所述瞬态抑制二极管TPLl的另一端接地;所述B相电压采集电路(2-2)包括电`阻RPL2、电阻RPL5和瞬态抑制二极管TPL2,所述电阻RPL2的一端与电机的B相定子绕组相接,所述电阻RPL2的另一端与电阻RPL5的一端和瞬态抑制二极管TPL2的一端相接且为所述B相电压采集电路(2-2)的输出端UB,所述电阻RPL5的另一端通过电容CPLl接地,所述瞬态抑制二极管TPL2的另一端接地;所述C相电压采集电路(2-3)包括电阻RPL3、电阻RPL6和瞬态抑制二极管TPL3,所述电阻RPL3的一端与电机的C相定子绕组相接,所述电阻RPL3的另一端与电阻RPL6的一端和瞬态抑制二极管TPL3的一端相接且为所述C相电压采集电路(2-3)的输出端UC,所述电阻RPL6的另一端通过电容CPLl接地,所述瞬态抑制二极管TPL3的另一端接地。
3.按照权利要求1所述的利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:所述第一差分放大电路(3-1)包括第一芯片LM324以及电阻狀81、狀82、狀83、狀84和RAB5,所述第一芯片LM324的第I引脚和第2引脚均与电阻RABl的一端和电阻RAB2的一端相接,所述第一芯片LM324的第3引脚与B相电压采集电路(2-2)的输出端相接,所述第一芯片LM324的第4引脚与+12V电源的输出端相接,所述第一芯片LM324的第5引脚与A相电压采集电路(2-1)的输出端相接,所述电阻RABl的另一端与所述第一芯片LM324的第6引脚和第7引脚以及电阻RAB4的一端相接,所述电阻RAB2的另一端与电阻RAB3的一端和所述第一芯片LM324的第13引脚相接,所述电阻RAB3的另一端与所述第一芯片LM324的第14引脚相接且为所述第一差分放大电路(3-1)的AB线电压输出端UAB,所述电阻RAB4的另一端与所述第一芯片LM324的第12引脚和电阻RAB5的一端相接,所述电阻RAB5的另一端接地,所述第一芯片LM324的第11引脚与-12V电源的输出端相接;所述第二差分放大电路(3-2)包括第二芯片LM324以及电阻RBC1、RBC2、RBC3、RBC4和RBC5,所述第二芯片LM324的第I引脚和第2引脚均与电阻RBCl的一端和电阻RBC2的一端相接,所述第二芯片LM324的第3引脚与C相电压采集电路(2-3)的输出端相接,所述第二芯片LM324的第4引脚与+12V电源的输出端相接,所述第二芯片LM324的第5引脚与B相电压采集电路(2_2)的输出端相接,所述电阻RBCl的另一端与所述第二芯片LM324的第6引脚和第7引脚以及电阻RBC4的一端相接,所述电阻RBC2的另一端与电阻RBC3的一端和所述第二芯片LM324的第9引脚相接,所述电阻RBC3的另一端与所述第二芯片LM324的第8引脚相接且为所述第二差分放大电路(3-2)的BC线电压输出端UBC,所述电阻RBC4的另一端与所述第二芯片LM324的第10引脚和电阻RBC5的一端相接,所述电阻RBC5的另一端接地,所述第二芯片LM324的第11引脚与-12V电源的输出端相接;所述第三差分放大电路(3-3)包括第三芯片LM324以及电阻RCA1、RCA2、RCA3、RCA4和RCA5,所述第三芯片LM324的第I引脚和第2引脚均与电阻RCAl的一端和电阻RCA2的一端相接,所述第三芯片LM324的第3引脚与A相电压采集电路(2-1)的输出端相接,所述第三芯片LM324的第4引脚与+12V电源的输出端相接,所述第三芯片LM324的第5引脚与C相电压采集电路(2-3)的输出端相接,所述电阻RCAl的另一端与所述第三芯片LM324的第6引脚和第7引脚以及电阻RCA4的一端相接,所述电阻RCA2的另一端与电阻RCA3的一端和所述第三芯片LM324的第9引脚相接,所述电阻RCA3的另一端与所述第三芯片LM324的第8引脚相接且为所述第二差分放大电路(3-2)的CA线电压输出端UCA,所述电阻RCA4的另一端与所述第三芯片LM324的第10引脚和电阻RCA5的一端相接,所述电阻RCA5的另一端接地,所述第三芯片LM324的第11引脚与-12V电源的输出端相接。
4.按照权利要求1所述的利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:所述信号调理电路模块(4)包括用于为AB线电压信号调理电路(4-1)、BC线电压信号调理电路(4-2)和CA线电压信号调理电路(4-3)提供基准电压的基准电压产生电路(4-4),所述基准电压产生电路(4-4)包`括第四芯片LM324,第一稳压芯片TL431,电容CVR3,以及电阻REF1、REF2、REF3和REF4 ;所述第四芯片LM324的第12引脚通过电阻REF2接地,所述第四芯片LM324的第13引脚通过电阻REF3与所述第一稳压芯片TL431的第I引脚和第3引脚相接,所述第一稳压芯片TL431的第2引脚接地,所述第一稳压芯片TL431的第3引脚与电阻REFl的一端相接,所述电阻REFl的另一端与+12V电源的输出端相接且通过电容CVR3接地,所述第四芯片LM324的第14引脚为所述基准电压产生电路(4_4)的基准电压输出端REF且通过电阻REF4与所述第四芯片LM324的第13引脚相接;所述AB线电压信号调理电路(4-1)包括第五芯片LM324,电容CUAB1,电阻RUAB2、RUAB3、RUAB4、RUAB5和RUAB6,以及稳压二极管DUABl和DUAB2 ;所述第五芯片LM324的第12引脚通过电阻RUAB5接地,所述第五芯片LM324的第13引脚与电阻RUAB2的一端、电阻RUAB3的一端和电阻RUAB4的一端相接,所述电阻RUAB2的另一端与所述第一差分放大电路(3_1)的AB线电压输出端相接且通过电容CUABl接地,所述电阻RUAB3的另一端与所述基准电压产生电路(4-4)的基准电压输出端REF相接,所述电阻RUAB4的另一端与所述第五芯片LM324的第14引脚和电阻RUAB6的一端相接,所述电阻RUAB6的另一端与稳压二极管DUABl的正极和稳压二极管DUAB2的负极相接且为所述AB线电压信号调理电路(4-1)的输出端AD_UAB,所述稳压二极管DUABl的负极与+5V电源的输出端相接,所述稳压二极管DUAB2的正极接地;所述BC线电压信号调理电路(4-2)包括第六芯片LM324,电容CUBCl,电阻RUBC2、RUBC3、RUBC4、RUBC5和RUBC6,以及稳压二极管DUBCl和DUBC2 ;所述第六芯片LM324的第12引脚通过电阻RUBC5接地,所述第六芯片LM324的第13弓丨脚与电阻RUBC2的一端、电阻RUBC3的一端和电阻RUBC4的一端相接,所述电阻RUBC2的另一端与所述第二差分放大电路(3-2)的BC线电压输出端相接且通过电容CUBCl接地,所述电阻RUBC3的另一端与所述基准电压产生电路(4-4)的基准电压输出端REF相接,所述电阻RUBC4的另一端与所述第六芯片LM324的第14引脚和电阻RUBC6的一端相接,所述电阻RUBC6的另一端与稳压二极管DUBCl的正极和稳压二极管DUBC2的负极相接且为所述BC线电压信号调理电路(4_2)的输出端AD_UBC,所述稳压二极管DUBCl的负极与+5V电源的输出端相接,所述稳压二极管DUBC2的正极接地;所述CA线电压信号调理电路(4-3)包括第七芯片LM324,电容⑶CA1,电阻RUCA2、RUCA3、RUCA4、RUCA5和RUCA6,以及稳压二极管DUCAl和DUCA2 ;所述第七芯片LM324的第12引脚通过电阻RUCA5接地,所述第七芯片LM324的第13引脚与电阻RUCA2的一端、电阻RUCA3的一端和电阻RUCA4的一端相接,所述电阻RUCA2的另一端与所述第三差分放大电路(3-3)的CA线电压输出端相接且通过电容⑶CAl接地,所述电阻RUCA3的另一端与所述基准电压产生电路(4-4)的基准电压输出端REF相接,所述电阻RUCA4的另一端与所述第七芯片LM324的第14引脚和电阻RUCA6的一端相接,所述电阻RUCA6的另一端与稳压二极管DUCAl的正极和稳压二极管DUCA2的负极相接且为所述CA线电压信号调理电路(4-3)的输出端AD_UCA,所述稳压二极管DUCAl的负极与+5V电源的输出端相接,所述稳压二极管DUCA2的正极接地。
5.按照权利要求1所述的利用电机定子绕组的残压确定电机转子转速的装置,其特征在于:所述微处理器模块(I)包括数字信号处理器芯片DSPIC30F6014以及电源电路、晶振电路、复位电路和校准电压`电路,所述电源电路包括电容CAU10、CAUlU CAU12、CAU13和CAU14,所述电容CAUlO的一端、电容CAUll的一端、电容CAU12的一端、电容CAU13的一端和电容CAU14的一端均与+5V电源的输出端相接且为所述电源电路的输出端AVDD,所述电容CAU10的另一端、电容CAU11的另一端、电容CAU12的另一端、电容CAU13的另一端和电容CAU14的另一端均接地且为所述电源电路的输出端AVSS ;所述晶振电路由晶振XATl以及电容CATl和CAT2构成,所述晶振XATl的一端与电容CATl的一端和所述数字信号处理器芯片DSPIC30F6014的第49引脚相接,所述晶振XATl的另一端与电容CAT2的一端和所述数字信号处理器芯片DSPIC30F6014的第50引脚相接,所述电容CATl的另一端和电容CAT2的另一端均接地;所述复位电路由复位按键SES1、电容CESl以及电阻RESl和RES2构成,所述复位按键SESl的一端与电阻RESl的一端相接,所述电阻RESl的另一端、电阻RES2的一端和电容CESl的一端均与所述数字信号处理器芯片DSPIC30F6014的第9引脚相接,所述电阻RES2的另一端与+5V电源的输出端相接,所述复位按键SESl的另一端和电容CESl的另一端均接地;所述校准电压电路由第二稳压芯片TL431,电容⑶15,以及电阻RX1、RX2、RX3和RX4构成;所述第二稳压芯片TL431的第I引脚与电阻RX2的一端和电阻RX3的一端相接,所述第二稳压芯片TL431的第2引脚和电阻RX2的另一端均接地,所述第二稳压芯片TL431的第3引脚与电阻RXl的一端、电阻RX3的另一端和电阻RX4的一端相接,所述电阻RXl的另一端与+5V电源的输出端相接且通过电容⑶15接地,所述电阻RX4的另一端与所述数字信号处理器芯片DSPIC30F6014的第24引脚相接;所述数字信号处理器芯片DSPIC30F6014的第11引脚、第26引脚、第31引脚和第51引脚均与所述电源电路的输出端AVSS相接,所述数字信号处理器芯片DSPIC30F6014的第12引脚、第25引脚、第32引脚和第48引脚均与所述电源电路的输出端AVDD相接,所述数字信号处理器芯片DSPIC30F6014的第76引脚为所述微处理器模块(I)的第一信号输出端OUTl,所述数字信号处理器芯片DSPIC30F6014的第77引脚为所述微处理器模块(I)的第二信号输出端0UT2。
6.一种利用如权利要求1所述装置确定电机转子转速的方法,其特征在于该方法包括以下步骤: 步骤一、电机定子绕组的残压信号采集及传输:电机断电后,所述电机定子绕组残压检测电路模块对电机定子绕组的残压线电压信号UAB、UBC和UCA进行间隔时间为At的等间隔采样,并将其采集到的n组残压线电压信号UAB、UBC和UCA输出给微处理器模块(I);其中,n为大于2的自然数; 步骤二、首先,所述微处理器模块(I)将其接收到的n组残压线电压信号UAB、UBC和UCA转换成残压相电压信号UA、UB和UC ;然后,所述微处理器模块(I)对n组残压相电压信号UA、UB和UC分别进行Clark变换,得到n个采样时刻n组电机定子在静止坐标系中的横轴坐标和电机定子在静止坐标系中的纵轴坐标,其中,电机定子在静止坐标系中的第j组横轴坐标为ua j,电机定子在静止坐标系中的第j组纵轴坐标为uej ;最后,所述微处理器模块(I)根据公式:
【文档编号】H02P21/00GK103684176SQ201310719057
【公开日】2014年3月26日 申请日期:2013年12月21日 优先权日:2013年12月21日
【发明者】胡晓东 申请人:西安科技大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1