PMIC开机时序电路及PMIC开机时序确定方法与流程

文档序号:14450590阅读:2237来源:国知局

本发明涉及pmic开机技术领域,尤其涉及一种pmic开机时序电路及pmic开机时序确定方法。



背景技术:

目前pmic(powermanagementic,电源管理集成电路)越来越精简化,使用的pmic已经将内部的非易失性存储设备省略,在这种情况下,pmic内部没有内部编码,在开机的时候会先建立起时序控制电路(tcon)所需要的三个电压,然后再由时序控制电路从非易失性存储设备(nvm)中读取pmic所需的内部编码,通过数据传输写入pmic,pmic才会输出后续面板驱动所需电压,以控制整个驱动面板。

但是对于不同的时序控制电路,其所需要的电压大小以及时序是不一样的,那么这种控制方式就很难实现。

因此,有必要提供一种新型的pmic开机时序电路及pmic开机时序确定方法,以克服上述缺陷。



技术实现要素:

本发明的目的在于提供一种新型的pmic开机时序电路及pmic开机时序确定方法,其可以实现不同时序的产生以及正常的开机时序。

为了达到上述目的,本发明提供一种pmic开机时序电路,该电路包括pmic、第一电容、第二电容以及三极管,所述pmic包括第一降压模块、第二降压模块、第三降压模块以及直流电流源,所述第一电容一端与所述直流电流源连接,另一端接地,所述第二电容一端与所述直流电流源的一端连接,另一端接三极管的漏极,所述三极管的源极接地,栅极接所述pmic。

优选的,所述三极管用于控制所述第一电容和所述第二电容并联设置。

优选的,所述第一降压模块产生第一电压;所述直流电流源给所述第一电容充电到第一电压阈值,所述第二降压模块产生第二电压;所述第二电压控制所述三极管导通,所述直流电流源给所述第一电容和所述第二电容充电到第二电压阈值,所述第三降压模块产生第三电压。

优选的,所述三极管为场效应管。

本发明还提供一种基于权利要求1所述pmic开机时序电路的pmic开机时序确定方法,该方法包括如下步骤:

步骤1、设定降压模块,将pmic内部的第一降压模块、第二降压模块和第三降压模块采用相同设置;

步骤2、产生第一电压,开机后,所述第一降压模块产生第一电压,所述直流电流源给所述第一电容充电;

步骤3、产生第二电压,当所述直流电流源给所述第一电容充电至第一电压阈值,所述第二降压模块产生第二电压,所述第二电压控制所述三极管导通,使所述第一电容和所述第二电容并联设置;

步骤4、产生第三电压,所述直流电流源给所述第一电容和所述第二电容充电至第二电压阈值,所述第三降压模块产生第三电压。

优选的,所述三极管为场效应管。

与相关技术相比较,本发明提供的pmic开机时序电路及pmic开机时序确定方法,将pmic中产生三个电压的第一降压模块、第二降压模块以及第三降压模块采用相同设置,通过三极管导通控制第一电容和第二电容并联状态以及调整直流电流源给第一电容和/或第二电容充电到达的电压阈值来产生不同的电压和产生的时间,从而实现了时序控制电路所需的不同时序的产生以及正常的开机时序,保证各个电压的产生以及时序能够符合时序控制电路的需求,且使整个面板驱动能够正常运行,减少了pmic中的非易失性存储设备模块。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:

图1为本发明pmic开机时序电路的电路图;

图2为本发明pmic开机时序电路的时序图;

图3为本发明pmic开机时序确定方法的流程图。

具体实施方式

下面将对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。

请参阅图1,图1为本发明pmic开机时序电路的电路图,本发明提供一种pmic开机时序电路100,所述pmic开机时序电路100包括pmic1、第一电容2、第二电容3以及三极管4。

所述pmic1包括第一降压模块11、第二降压模块12、第三降压模块13以及直流电流源14。所述第一降压模块11、所述第二降压模块12以及所述第三降压模块13用于产生驱动时序控制电路所需的三个电压,再由时序控制电路读取所述pmic1所需要的内部编码,通过数据传输方式输入到所述pmic1,以便于所述pmic1产生后续面板驱动所需的各种电压。

所述直流电流源14设置于所述pmic1内,用于给所述第一电容2和所述第二电容3充电,所述第一电容2一端与所述直流电流源14连接,另一端接地,所述第二电容3一端与所述直流电流源14的一端连接,另一端接三极管的漏极,所述三极管4的源极接地,栅极接所述pmic1。所述三极管4为nmos管,通过所述三极管4的栅极与所述pmic1连接,控制所述三极管4的导通,使所述第一电容2和所述第二电容3并联增加电容值。

请参阅图2,图2为本发明pmic开机时序电路的时序图,将三种电压产生的所述第一降压模块11、所述第二降压模块12以及所述第三降压模块13作为相同设置,使用所述pmic1的一个pin做时序的判断,开机后所述第一降压模块11产生第一电压dvdd,所述直流电流源14给所述第一电容2充电到第一电压阈值,所述第二降压模块12开始产生第二电压vcore1,所述第二电压vcore1产生后控制所述三极管4导通,所述直流电流源14给所述第一电容2和所述第二电压3充到第二电压阈值,第三降压模块13开始产生第三电压vcore2。其充到第一电压阈值受所述第一电容2控制,充到第二电压阈值会受到所述三极管4导通后所述第一电容2和所述第二电容3并联设置的控制,这样就可以实现不同时序的产生以及正常的开机时序。本发明图2中所示vdly为电容充电电压变化。

请参阅图3,图3为本发明pmic开机时序确定方法的流程图,所述pmic开机时序电路确定方法,包括:

s1、设定降压模块,将pmic1内部的所述第一降压模块11、所述第二降压模块12和所述第三降压模块13采用相同设置;

设定所述第一降压模块11产生第一电压,所述第二降压模块12产生第二电压,所述第三降压模块13产生第三电压,产生的次序可以按照不同的需求自由设定,所述pmic1的其中一个pin脚用作时序的判断,所述第一电压、所述第二电压以及所述第三电压均用于驱动不同时序电路。

s2、产生第一电压,开机后,所述第一降压模块产生第一电压,所述直流电流源给所述第一电容充电;

所述第一降压模块11产生第一电压dvdd,所述第一电压dvdd产生后,所述直流电流源14给所述第一电容2进行充电。

s3、产生第二电压,当所述直流电流源给所述第一电容充电至第一电压阈值,所述第二降压模块产生第二电压,所述第二电压控制所述三极管导通,使所述第一电容和所述第二电容并联设置并增加电容值;

所述直流电流源4给所述第一电容2充电,当所述第二降压模块12检测所述第一电容2电压达到第一电压阈值,所述第二降压模块12开始产生第二电压vcore1,所述第二电压vcore1产生后控制所述三极管4导通,使所述第一电容2和所述第二电容3并联并增加电容值。

s4、产生第三电压,所述直流电流源给所述第一电容和所述第二电容充电至第二电压阈值,所述第三降压模块产生第三电压;

所述第一电容2和所述第二电容3并联后充电电压能够到达第二电压阈值,此时所述直流电流源4给所述第一电容2和所述第二电容3充电,当所述第三降压模块13检测到所述第一电容2和所述第二电容3的电压达到第二电压阈值,所述第三降压模块13开始产生第三电压vcore2。

本发明中所述第一电容2接地一端还可以采用通过电阻接地的方法,使三个电压同时建立,也可以采用通过调整所述第一电压和所述第二电压控制电容的变化,使所述第二电压和所述第三电压之间产生的时间发生改变。

与相关技术相比较,本发明提供的pmic开机时序电路及pmic开机时序确定方法,将pmic中产生三个电压的第一降压模块、第二降压模块以及第三降压模块采用相同设置,通过三极管导通控制第一电容和第二电容并联状态以及调整直流电流源给第一电容和/或第二电容充电到达的电压阈值来产生不同的电压和产生时间,从而实现了时序控制电路所需的不同时序的产生以及正常的开机时序,保证各个电压的产生以及时序能够符合时序控制电路的需求,且使整个面板驱动能够正常运行,减少了pmic中的非易失性存储设备模块。

以上所述仅为本发明的实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其它相关的技术领域,均同理包括在本发明的专利保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1