储存装置及射频系统用之极低抖动时脉产生装置及方法

文档序号:7511168阅读:115来源:国知局
专利名称:储存装置及射频系统用之极低抖动时脉产生装置及方法
发明所属之技术领域本案系为一种时脉产生系统,尤指一种用于减低信号抖动并产生时脉信号之装置及其方法。
先前技术一般而言,在一硬盘系统中使用读取、写入及伺服信道时,可能需要三个不同的时脉来源。读取磁头及写入磁头需要彼此分立的时脉信号,用以分别将一电子信号转换为一磁性信号及将一磁性信号转换为一电子信号。而对于伺服动作亦需要不同的时脉信号,用以正确地在硬盘磁盘表面上定位磁头之位置。在上述各各系统中,其所需之时序脉冲均为非常高频的时间脉冲。
对于读取、写入及伺服信道之时序管理工作,可由一多时序合成组件来处理,该多时序合成组件在一宽广的频带上具有一可程序之输出频率。然而某些多时序合成组件则具有一操作上之考量重点,即当这些多时序合成组件在配置以时序脉冲时,必须消耗大量的电源。对于具有大量可程序频率之频带的多时序合成组件,可利用需要高电压偏差之成对晶体管达成高操作频率之需求。再者,某些其内包含时序合成组件之振荡器可被引入构装及积聚相位误差。而该相位误差则可能降低某些时序合成组件操作性能。
因此,如何发展一种可避免上述缺点,并提供一种减低信号抖动并产生时脉信号之装置及其方法,实为目前迫切需要解决之问题。
图标简单说明

图1其系揭示本案第一较佳实施例之功能示意图;图2其系揭示本案第二较佳实施例之功能示意图;图3其系揭示本案第二较佳实施例之分离组件之功能示意图;以及图4其系揭示本案第三较佳实施例之功能示意图。
概要本发明系为一种关于高频宽带之时序产生装置及一种降低电压及程序变量敏感度,同时减低信号抖动并产生时脉信号之方法。本案较佳实施例之时序产生装置包含一延迟锁相回路及复数可程序计数器。其中该复数可程序计数器,直接耦合至该延迟锁相回路中之共同输入点上,而各该复数可程序计数器均包含不同输出。该延迟锁相回路系用以配置以产生一多相位延迟输出。而在本案较佳实施例之储存装置则包含一延迟锁相回路以及复数可程序计数器。其中该复数可程序计数器系用以配置以产生不同时序脉冲,即如一读取、写入、伺服及一系统时序脉冲。
本案较佳实施例之时序产生方法系藉由一可程序延迟程序来延迟一输入信号。其中复数延迟信号系藉由一延迟锁相回路所生成;而另复数时序脉冲则系藉由复数可程序计算组件。藉由特殊处理模块之导入,可简化处理流程、提高处理效益,并有效避免习知技艺所产生之问题。
实施方式硬式磁盘驱动器,其系为一种电子化机械装置,该装置可由一磁盘读取或写入资料,而该磁盘则由一可储存资料之材料所制成,或镀覆有一层该同质材料。当然一硬式磁盘驱动器也包含一由磁盘所支撑之磁轴、一用以趋动磁盘之马达、至少一读取/写入磁头、一磁头定位机构、一电源供应装置及一控制组件。而该硬式磁盘驱动器则是藉由许多时序脉冲流来组配其操作流程。举例而言,读取和写入时序脉冲均可协同作动该读取/写入磁头,用以将储存于一磁盘上之扇区转换改变为交换电子信号;相反地亦可将一交换电子信号转换改变储存于一磁盘之扇区。又当预补偿作用被引用时,该写入时序脉冲会进一步进行时序偏移以补偿磁性记录时之位偏移效应。而在一伺服装置中,则是利用不同时序脉冲正确无误地将该读取/写入磁头定位在该硬盘磁盘之上。
请参阅图1。图1系揭示本案第一较佳实施例之功能示意图。该第一较佳实施例之时序产生装置102包含一延迟锁相回路之合成器104及一多层次计数器106。在实际应用上,该延迟锁相回路之合成器104可产成一输入信号之延迟变化形式,而该输入信号则系透过一输入端108接收。如图1所示,一具有复数相位延迟线之延迟锁相回路(Delay-Locked Loop,DLL)104可决定一输入信号,该输入信号系针对一控制延迟线(n相输出)110之n相输出而形成。换句话说,在实际应用上,该延迟锁相回路104可趋动多或n个相迟延的输出线。更进一步设想,该延迟锁相回路104可以在该输入信号和一内部反馈回授信号间插入多可程序延迟。而此一实施例中,多相位延迟线路可延迟该n相输出110的输出信号,其中该输出信号自该输入信号起进行了三百六十度的相位延迟。换句话说,该输入信号及该内部反馈回授信号本质上系为同相,但却约有一周期或一全循环的延迟。根据上述实施例之构想,当该内部反馈回授信号与该输入信号对准时,该延迟锁相回路会“锁住”。“锁住”之情况发生时即说明了该输入信号与该内部反馈回授信号在本质上仅有微小的差异。
根据上述实施例之构想,该延迟锁相回路104之输出可趋动至少一计数器。而在本案之较佳实施结果,该计数器系为一多相位计数器106,可追踪该延迟锁相回路104之n相输出110之相位角度。该多相位计数器106可对n相输出110进行多量测,且进一步与先前已决定或已程序化之值进行比较。在本案之较佳的量测模式中,该多相位计数器106可计数该n相输出110之相转变。在实际应用上,对该n相输出之电压门槛与其斜度的监测为可调的,即较佳之多相位计数器106可以追踪一具宽广区域的信号震幅与频率。当该多相位计数器106在量测或计数一已先行决定之相位数时,该多相位计数器106在重新初始化其各自之计数前,即会产生输出。在实际应用上,多相位计数器106之输出系为时序脉冲,该时序脉冲则自一包含有该延迟锁相回路104之单一时序来源中精确地产生。
为在一读取时脉114、一伺服时脉116、一系统时脉118及一写入时脉120间得到不同的时脉频率,各多相位计数器106具有至少一已先行决定或可程序化之区域范畴或参考计数。当达到该参考计数时,该多相位计数器则会产生一或多个时序脉冲,而该时序脉冲可与其它电流函数做最完善的协调配合。在实际应用上,当达到不同的参考计数时,各多相位计数器106可以被组配或程序化去追踪一或多个计数,同时可产生输出。根据上述构想,各多相位计数器106可以产生许多动态时序函数。举例来说,该写入时脉输出120也可以产生动态”时序偏移”的时序脉冲,该时序脉冲可用于进行时序偏移以补偿磁性记录时之位偏移效应。另一方面,藉由实时或于写入循环中,再程序化该区域范畴或该参考计数,本案较佳实施之发明可以将写入之资料“时序位移”,以补偿位偏移,其中该位偏移可能发生在一磁性媒体上,像是镀覆有磁性物质的磁盘。藉此,该区域范畴或参考计数可被程序化,宛如该多相位计数器106可以实时计数相的发生。
根据上述构想,该延迟锁相回路104并不会积聚相位误差。此外,该延迟锁相回路104可以提供精确的时脉条件。如上所述,该延迟锁相回路104可以决定一包含有锁相回路204之合成组件的输出。请参阅图2,如图所示,在本案第二较佳实施例之时序产生装置202中,该延迟锁相回路104可以决定一中等频率合成组件(锁相回路)204之输出。在本实施例中,一锁相回路204生成一具有固定复数输入频率的输入信号,该输入信号系自输入端108接收而得。而该输入信号可为一模拟信号或一数字信号。
如上所述之实施例,可应用于一数字电路或一模拟电路。当上述实施例应用于一数字电路时,该装置将具有低噪声感应度、低电源消耗度及具有一有效率抖动的操作特性。而当上述实施例应用于一模拟电路时,该装置可以得到良分辨率。请参阅图3,如图所示,其系揭示本案于一合成器之模拟应用,该合成器系做频率倍增器之用。在此实施例300中之装置,一频率倍增信号系由一延迟锁相回路104所决定之中级频率信号所组成。
如图3所示,一n倍除频计数器302被设置于一负反馈回授回路304之内,其系位于一电压控制调谐振荡器(Voltage-ControlledOscillator,VCO)306与一相侦测组件308之间。相侦测组件308会先接收一参考信号及一由该n倍除频计数器302所产生之输出信号。接着,该相侦测组件308会比较该参考信号及该n倍除频计数器302所产生之输出信号;并且产生一直流电(Direct Current,DC)信号,该直流电信号系正比于输入信号间的相位差。一回路过滤器310,尤以低通率过滤为佳,可从该相侦测组件308输出中移除高频率之内容。该电压控制调谐振荡器306则在接收已过滤之输入信号,并且产生一调谐振荡信号。在实际应用上,该n倍除频计数器302依据该电压控制调谐振荡器306之多相位输出来产生其输出信号。此一作法可增加该n倍除频计数器302反馈回授之分辨率。藉此,于图3中所揭示之本案较佳实施例之合成器可产生多输入参考信号。如上所述,该中级频率信号系为一接受自输入点108之多输入参考信号。
根据本案之构想,该相侦测组件308系由一模拟信号或一数字信号所趋动。在前述较佳实施例中,该电压控制调谐振荡器306更可包含一固定式或可调式之电感电容调谐振荡器,而该电感电容调谐振荡器则可具有狭窄或宽广之调谐振荡范围。该电压控制调谐振荡器306并不需要限制其逻辑速度,如前所述之实施例,本案之装置可应用于一无线射频之频宽带或一微波射频之频宽带,亦可使用于产生一载波频率。当然,相锁回路及某些与此类电压控制调谐振荡器共组之其它较佳实施例更具有一无线射频或一微波射频之相侦测组件。再者,在此所讲述之各调谐振荡器均包含至少一可变电容、可变电感、调节二极管(即一变容二极管)或由前述之组件所组成,其可以手动调节或自动调节。该调节二极管可透过一调节信号来调节或以一外部来源之实用电压调节之。
如前所述之实施例,亦可进行细部之改组而进行其它方向之应用。举例而言,在该电压控制调谐振荡器(Voltage-ControlledOscillator,VCO)306与该相侦测组件308之间可组设至少一延迟组件于该负反馈回授回路304之内。再者,该电压控制调谐振荡器306与该相侦测组件308之间亦可再组设至少一n倍除频计数器。如在该电压控制调谐振荡器306与该相侦测组件308之间串联组构至少一n倍除频计数器302时,其输出可得到一多输入信号。
进一步而言,本案之发明并未受限于某种计数器,任何适用之计数器均可被导入。举例而言,一相位聚积组件可用以量测该延迟锁相回路104输出之发生或重复,其中该延迟锁相回路104之多相位延迟线及/或一相位聚积组件可与前述图3及图4中所揭示实施例中之该负反馈回授回路304相连结。为产生一固定频率或可变频率时序脉冲,一即知之相位增加固定常值可与各多相位谐调振荡输出被加入该相位累加器计数。较佳者,当该相位累加器达到预先指定值,即一多程序计数值时,该相位累加器会产生一时序脉冲或一时序脉动。例如,当该相位累加器达到预先指定值时,即当一时序脉冲或一时序脉动产生时,该相位累加器也会再度初始化。根据上述说明,一相位累加器可以在一时间范畴内生成一时序脉冲,其中该时间范畴系对应于频率范畴中两相 相位或不同相位之时间差。在上述所有述之实施例中,该时序脉冲可以藉由一计数器或由一外部电路,如一搜寻窗体等而求得。当然其它型式的计数器也可以被引入使用。举例而言,一非整数除法器或一可程序非整数除法器可被引入使用,以生成时序脉冲。较佳者,为该可程序非整数除法器之除数为可程序化。当用以产生一写入时序120之时序信号时,较佳之除数可实时程序化,用以补偿于磁性媒体中发生之位偏移现象。据上所述,该可程序非整数除法器可以生成一动态“时序位移”之时序脉冲,该时序脉冲可应用于一写入预先补偿程序。
请参阅图4,其系揭示本案第三个较佳实施例。如图所示,图1实施例之该延迟锁相回路104中之频率合成可如图3之模拟合成器,进行同质应用。根据该实施例,该电压控制调谐振荡器306转换该相侦测组件308之直流电输出电压成为时序衍生相位,其为一频率。在该实施例之时脉产生装置402,该电压控制调谐振荡器306系为一低相位噪声之电压控制调谐振荡器,其可产生”n”相位。而该电压控制调谐振荡器306之输出则直接连接至该多相位计数器106,该多相位计数器106可将该输出震幅最大化。而本实施例之变化组合中,许多其它类型之计数器均可被引入使用,当然包含上面所述之各类计数器。本案另一较佳实施例为将一整合锁相回路直接耦合至该输入信号,也可将其直接连接至前述任何计数器。
上述各较佳实施例均可被引入于许多包含无线射频或微波射频电路装置、重复性储存装置、硬式磁盘100和其它机电制动装置中使用。在一硬式磁盘100中,依据前述之实施例说明,可利用该延迟锁相回路104来产生数等距离相位或变化性时序频率,以提供该读取时脉114、该写入时脉120及该伺服时脉116于该硬式磁盘100中使用,就如同一系统时脉118、一控制器时脉、一微控制器时脉,及/或一接口时脉一般作用。又当写入预补偿作用被引用时,一重复性程序计数器可以对该写入时脉120之时序脉冲信号进行”时序偏移”。根据上述构想,写入预补偿作用可以补偿磁性记录时在硬式磁盘记录媒介(如磁盘)发生之位偏移效应。而在一伺服装置中,则是利用不同时序脉冲正确无误地将该读取/写入磁头定位在该硬盘磁盘之上。如上所述,从一写入循环要至下一写入循环时,该参考计数可再程序化。藉此,当可程序计数或区间范畴被引入时,某些程序时脉频率将自动映像该硬式磁盘储存媒介之条件。除了上面所述之外,本案实施例可用于产生一系统时脉118,该系统时脉118可用于趋动外围电路及系统之整体处理速度。据此,上述之硬式磁盘110可生成主系统时脉以供许多电子系统或控制器使用。
本案其中一实质应用为利用一40百万赫(MHz)之参考频率来求得一约100MHz至1亿赫(GHz)之范围之时序频率。在此一示范性的实施例中,一具输出端之延迟线64被闭锁于一约2GHz之信号,其中该信号系由一电感电容调谐振荡器而得。该延迟锁相回路产生三十二个输出信号,而该输出信号在两相 相间具有约500微微秒(Pico-seconds)/32的间隔差。三个多相位计数器曾被用于产生一约100MHz至1亿赫(GHz)之范围之时序频率。这些时序频率藉由计数64至640个相位间完成。然而在本案实施例中,示范性之时序频率可用于提供该读取时脉114、该写入时脉120、读/写时脉、该伺服时脉116及该系统时脉118于该硬式磁盘100中使用,就如同一控制器时脉、一微控制器时脉,及/或一接口时脉一般作用。当被用于产生该写入时脉120或读/写信号时,较佳者为该时脉可以动态地被程序化以产生动态”时序偏移”之时序脉冲,进而于一写入预补偿程序中被使用。
上述之较佳实施例之简单说明可了解本案仅藉由一单一电路便可产生一高速时序信号之变化。就一可产生多时序脉冲之单一电路而言,其运作时所消耗之能量将小于同质应用之多电路所消耗者。为降低噪声敏感度、改善抖动操作性能及更进一步减少能源消耗,上述数字应用之实施例可被整合于单一集成电路之中。另一方面,模拟应用也可以被应用于另一种实施例之中。
综上所述,本案提供一种时脉产生装置。藉由特殊结构模块之导入,可简化处理流程、提高处理效益,并有效避免习知技艺所产生之问题。因此,本案极具产业之价值,爰依法提出申请。本案得由熟悉此技艺之人士任施匠思而为诸般修饰,然皆不脱如附申请范围所欲保护者。
权利要求
1.一种时脉产生装置,其结构至少包含一延迟锁相回路,其包含复数相位延迟线;以及复数可程序计数器,直接耦合至该延迟锁相回路中之该复数相位延迟线上;其中该复数可程序计数器更包含共享输入及不同输出,用以配置以产生不同时序脉冲,俾使该延迟锁相回路产生一多相位输出。
2.如权利要求第1项所述之时脉产生装置,其中该复数可程序计数器包含多相位计数器。
3.如权利要求第1项所述之时脉产生装置,其中该复数可程序计数器包含相位累加器。
4.如权利要求第1项所述之时脉产生装置,其中该复数可程序计数器包含多相位计数器及相位累加器之组合。
5.如权利要求第1项所述之时脉产生装置,其中在量测该延迟锁相回路之至少一输出点时,至少有一可程序计数器系为可实时程序化者。
6.如权利要求第1项所述之时脉产生装置更包含一锁相回路,耦合至该延迟锁相回路上。
7.如权利要求第1项所述之时脉产生装置更包含一合成器,耦合至该延迟锁相回路上;而该合成器包含一负反馈回授回路及一n倍除频计数器,其中该n倍除频计数器系配置于该负反馈回授回路内;而”n”系为一整数。
8.如权利要求第7项所述之时脉产生装置更包含一可调式电感电容调谐振荡器,其中该可调式电感电容调谐振荡器系耦合至该n倍除频计数器及该延迟锁相回路。
9.如权利要求第8项所述之时脉产生装置,其中该可调式振荡器可调至一射频之频宽带上。
10.如权利要求第9项所述之时脉产生装置,其中该可调式振荡器系藉由一可调电压来调整。
11.一种时脉产生装置,其包含一延迟锁相回路,其包含复数相位延迟线;一锁相回路,耦合至该延迟锁相回路;其中该延迟锁相回路包含一可调式电感电容调谐振荡器,耦合至该锁相回路之一输出端上;以及复数可程序计数器,耦合至该延迟锁相回路中之该复数相位延迟线上;其中该复数可程序计数器各均包含共享输入及不同输出,用以配置以产生不同读取、写入、伺服及系统时序脉冲;而该延迟锁相回路则配置以产生复数相位输出。
12.一种反复式储存装置,其包含一延迟锁相回路,其包含复数相位延迟线;以及复数可程序计数器,耦合至该延迟锁相回路上;其中该复数计数器包含共享输入,耦合至该复数相位延迟线及不同输出,该不同输出系用以配置以产生至少一读取、写入、伺服、控制及接口时序脉冲;而该延迟锁相回路则配置以产生复数相位输出。
13.如权利要求第12项所述之反复式储存装置,其中该复数可程序计数器包含多相位计数器。
14.如权利要求第12项所述之反复式储存装置,其中该复数可程序计数器包含相位累加器。
15.如权利要求第12项所述之反复式储存装置,其中在量测该延迟锁相回路之一输出端时,至少有一可程序计数器系为可实时程序化者。
16.如权利要求第12项所述之反复式储存装置更包含一锁相回路,耦合至该延迟锁相回路上。
17.一种硬盘机,其包含一延迟锁相回路,其包含复数相位延迟线;一锁相回路,耦合至该延迟锁相回路;其中该延迟锁相回路包含一可调式电感电容调谐振荡器,耦合至该锁相回路之一输出端上;以及复数可程序多相计数器,耦合至该延迟锁相回路上;其中该复数可程序多相计数器各均包含共享输入,耦合至该复数相位延迟线及不同输出;又该不同输出系用以配置以产生不同读取、写入、伺服及系统时序脉冲;而该延迟锁相回路则配置以产生复数相位输出。
18.如权利要求第17项所述之硬盘机,其中该延迟锁相回路、该锁相回路与该复数可程序多相计数器系一集成电路之一单元部分。
19.一种应用于硬盘机之时脉产生方法,其包含延迟一输入信号,其系透过一可程序延迟完成;产生复数相位信号,其系藉由使用一延迟锁相回路所完成;以及分配复数时脉信号,其中该复数时脉信号系透过耦合至该延迟锁相回路之复数计数器而产生。
20.如权利要求第19项所述之时脉产生方法更包含在该复数计数器中之其一,程序化一参考计数值,藉以时程位移该复数时脉信号之其一。
21.如权利要求第19项所述之时脉产生方法,其中该复数时脉信号包含一读取信号、一写入信号、一伺服信号、一系统信号及一写入时序信号。
22.如权利要求第19项所述之时脉产生方法,其中该计数器包含一可程序非整数除法器;而该方法更包含程序化一非整数除数,而该非整数除数系依据一磁性媒体上之资料位置而得。
23.如权利要求第19项所述之时脉产生方法,其中该复数计数器系包含复数多相位计数器。
24.一种硬盘机,其包含一延迟锁相回路,其包含复数相位延迟线;以及复数可程序计数器,耦合至该延迟锁相回路上之该复数相位延迟线;其中该复数可程序计数器更包含共享输入,耦合至该复数相位延迟线及不同输出;又该不同输出以产生至少一读取、写入、伺服、系统、控制及接口时序脉冲;而该延迟锁相回路则配置以产生复数相位输出。
25.如权利要求第24项所述之硬盘机,其中该复数可程序计数器包含一非整数除数。
26.如权利要求第24项所述之硬盘机,其中该不同输出产生具有相异频率之读取、写入、伺服及系统时序信号。
全文摘要
本案系为一种时脉产生装置,其包含一延迟锁相回路,及复数可程序计数器。该复数可程序计数器耦合至该延迟锁相回路,各该可程序计数器有个别输出。该延迟锁相回路系架构以产生复数相位延迟线输出。一硬盘机包含该延迟锁相回路及该复数可程序计数器,其产生诸如读、写、伺服及系统时序信号之多时序信号。本发明并提供一方法,以经由可程序计数器产生复数时序脉冲。
文档编号H03L7/07GK1526201SQ02810633
公开日2004年9月1日 申请日期2002年5月22日 优先权日2001年5月25日
发明者S·赛勒斯安, S 赛勒斯安 申请人:因芬尼昂技术股份公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1