时钟频率扩展装置的制作方法

文档序号:7513292阅读:177来源:国知局
专利名称:时钟频率扩展装置的制作方法
技术领域
本发明涉及才艮据输入时钟信号(以下将该时钟信号简称作"时钟") 来生成并输出频率扩展后的输出时钟的时钟频率扩展装置,特别涉及用
于降低相对输入时钟的高次谐波并降低电磁波干扰(Electro Magnetic Interference,以下称作"EMI")的时钟频率扩展装置。
背景技术
图IO是表示以往的时钟频率扩展装置的一例的概略构成图。
该时钟频率扩展装置,具有对输入时钟Clk—in进行计数(count) 的升降计数器l。升降计数器l,是由复位信号Rstb复位,对输入时钟 Clk-in进行升计数以及降计数,从而生成单调增加和单调减少的4位的 数据Cntl[3 : O]的计数器,在其输出侧连接有电压数/模转换器(以下 称作"电压DAC") 2。电压DAC2,是将所计数的数据Cntl[3 : 0]的数 字电压转换成模拟电压VCTRL的电路,在其输出侧连接有电压/频率转 换器3。电压/频率转换器3,是将模拟电压VCTRL转换成频率,并输出 将输入时钟Clk-in的频率进行扩展后的输出时钟Clko的电路。
图ll是表示图10中的升降计数器1的与经过时相对间的输出值(计 数数据Cntl[3 : 0] -Cntl[O], Cntl[l], Cntl [2] , Cntl[3])的时间 图。从该升降计数器1输出的计数数据Cntl[3 : O]被输入到电压DAC2。
图12是表示图10中的电压DAC2的与经过时间相对的输出电压(模 拟电压VCTRL)的波形的图。模拟电压VCTRL,在与频率扩展宽度相应 的范围内进行变化,取最小电压Vmin 最大电压Vmax的值,并被输入 到电压/频率转换器3,从该电压/频率转换器3输出频率扩展后的输出 时钟Clko。
图13是表示图IO的时钟频率扩展装置的与经过时间相对的输出时 钟Clko的频率的波形的图。输出时钟Clko的频率,在最小频率Fmin~ 最大频率Fmax的范围内进行变化,例如,相对中心频率5MHz在± 5%左右的范围内进行变化。该变化范围,根据频率扩展效果而被设定为任
意的范围。因此,在图10的时钟频率扩展装置中,通过与时间经过同 时地增减输出时钟Clko的频率,具有降低EMI的峰值噪声的效果。
作为与这种时钟频率扩展装置有关的技术,例如,在下述的专利文 献1中记载有相位调制时钟脉冲发生器的技术,此外,作为输出时钟 Clko的利用例,在下述的专利文献2中记载有显示装置的技术。
专利文献l:日本特开平7 - 202652号/〉才艮 专利文献2:日本特开2005 - 156859号公报
专利文献1所记栽的相位调制时钟脉冲发生器,为了利用相位调制 来降低基于时钟脉冲的射频干扰(以下称作"RFI"),将时钟脉冲输入 带抽头的迟延电路,利用定迟延的多路转接器(咖ltiplexer)选择该 抽头的一个,由此,取得进行相位调制后的时钟脉沖。其结果是记载有 由于频率扩展效果而降低了 RFI电平的电路构成。
专利文献2中所记载的显示装置中,记载了一种无源驱动型显示装 置的技术,且该无源驱动型显示装置具有使用了作为自发光元件的有机 电致发光元件(以下简称为"EL元件")的显示面板和驱动其的驱动装 置。
然而,在将由以往的图10的时钟频率扩展装置输出的时钟,例如, 作为以往的图14那样的无源型有机显示装置的时钟而利用的情况下, 有如下述(1)的课题,并且,对专利文献1所记载的相位调制时钟脉 冲发生器来说,有如下述(2)的课题。
(1 )作为以往的无源型有机显示装置的时钟而利用的情况下的课题。
图14是表示专利文献2所记载的以往的无源型有机显示装置的概 略构成图。
该无源型有机显示装置,例如,具有时钟发生器5,其由图10的时钟频率扩展装置构成;发光控制电路6,其输入该时钟发生器5的输 出时钟Clko和发光数据DA,并输出开关切换信号S6a、 S6b;无源驱动 型显示面板10;针对该显示面板10的阳极驱动电路20;以及针对该显 示面板10的阴极驱动电路30。
显示面板10,将多条作为数据线的阳极线CL( =CLO, CL1, CL2,…, CLm)和多条作为(例如,IOO条)扫描线的阴极线(以下,称为"显示 线")COM[99: 0〗(=COM
, COM[l],…,C0M[99])配置成矩阵状, 在其各交点位置上分别连接作为自发光元件的EL元件11 ( = 11 - 00, 11-01,…)。EL元件ll是电容性发光元件,在电气上,其可以置换成 基于二极管成分构成的发光要素(element) E和与该发光要素E并联耦 合的寄生电容Cp的等价电路结构。
阳极驱动电路20具有多个恒流电源21( = 21 - 0,21 -1,21 - 2,…, 21-m),作为通过施加电源电压V1而进行动作的驱动源;多个驱动开 关22 (= 22 - 0, 22-1, 22-2,…,22-m),通过被发光控制电路6 提供的切换信号S6a切换,来选择各阳极线CL。各驱动开关22,根据 由发光控制电路6输出的开关切换信号S6a,对阳极线CL和恒流电源 21或地线(以下称为"GND")进行切换连接。
阴极驱动电路30具有依次扫描(scan)各显示线路C0M[99: O]的多 个扫描开关31 ( =31-0, 31-1, 31-2,…,31-99),各扫描开关 31,通过被由发光控制电路6输出的切换信号S6b切换,来切换连接各 显示线路C0M[99: O]和反偏置电压V2或GND。
在这样的无源型显示装置中,利用由发光控制电路6输出的开关切 换信号S6b,以一定的时间间隔,依次选择并扫描各显示线路COM[99: 0],并且,根据与该扫描同步的开关切换信号S6a,利用恒流电源21 供给的恒流电流来驱动阳极线CL,使任意交点位置的EL元件11发光。
例如,当使阳极线CL0和显示线路COM
的交点位置的EL元件11 -00发光的情况下,首先,将扫描开关31-0切换到GND侧,并扫描显 示线路COM[O]。另一方面,通过驱动开关22-0将恒流电源21-0与 阳极线CLO连接。另外,对于其他显示线路C0M[1],C0M[2],…,利用 扫描开关31-1, 31-2,…施加反偏置电压V2,并且,利用驱动开关
522-1, 22-2,…将其他的阳极线CL1, CL2,…,与GND侧连接。由 此,只有EL元件11 - 00按正方向偏置而发光,而其他的EL元件11因 为未被从恒电流源21-1, 21-2,…供给恒流电流,所以不发光。
EL元件ll,如果被施加了发光控制电压(驱动电压),则首先,与 该EL元件11的电容相当的电荷作为位移电流流入电极并蓄积。若超过 该元件固有的一定的电压(发光阈值电压),则电流开始从电极(发光 要素E的阳极侧)向构成发光层的有机层流动,并以与该电流(驱动电 流)基本上成比例的强度(亮度)发光。当驱动电压在发光阈值电压以 下时,在EL元件11中基本不流动电流因而不发光。亮度特性具有在比 发光阈值电压大的可发光区域中,其发光亮度随着在其上施加的驱动电 压值的增大而增大的特性。
然而,当利用以往的图IO的时钟频率扩展装置构成图14的时钟发 生器5的情况下,对于显示亮度,随着输出时钟Clko的频率的变动而 产生波动。此外,因为用来显示1个画面的帧频率也发生较大的变动, 所以,产生闪烁等的显示不均。
图15是表示图14所示的显示线路数为IOO的无源型有机显示装置 中的阴极驱动波形的图。
在图15中,1V是显示线路C0M[99: O]中的一帧的时间宽度,1H是 各扫描开关31的导通期间(选择期间)。显示线路COM[O] C0M[99]在 逻辑"L"输出时发光(导通),而在逻辑"H"输出时截止。
例如,当输出时钟Clko的频率为5MHz(lClko- 200nS)、频率扩展 宽度±5%的情况下,对帧频率100Hz的设定来说,1V时间和1H时间, 在(a) ~ (c)所示的显示条件1~3中取下述值。
(a )显示条件1
在图15中,是无源型EL的阴极驱动波形的显示线路COM[49]、显 示线路COM[50]附近的条件。1H选择时,由于输出时钟显示线路的频率 为5MHz、 IV为显示线路COM
选择 COM[99]选择期间的平均值,所 以,Clko=5MHz (1Clko- 200nS) lV=10mS 50, OOOxlClko 1H = lOOpS 500 x lClko。 (b )显示条件2
是图15的无源型EL的阴极驱动波形的显示线路COM[O]附近的条 件。因为IV是显示线路COM
选择 COM[99]选择期间的平均值,所 以
Clko=4. 75MHz ( lClko = 210nS ) lV=10mS50, OOOxlClko 1H= 105juS 500 x iciko。 (c )显示条件3
是图15的无源型EL的阴极驱动波形的显示线路C0M[99]附近的条 件。因为IV是显示线路COM
选择 COM[99]选择期间的平均值,所 以
Clko=5. 25MHz (lClko = 190nS ) lV=10mS50, OOOxlClko 1H=95"S 500 xiClko。
一般情况下,图H那样的无源型有机显示装置的亮度,利用IH相 对1V的比率(导通/截止比)来表示。在这里,EL元件ll,在1V的期 间内的1H期间导通,在除此以外的期间进行截止动作。各显示条件1~ 3的导通/截止比为下述值。
IV =显示条件1 ~显示条件3
111 =显示条件3
导通/截止比=95/10000 0. 0095lV-显示条件1~显示条件3 lH-显示条件2
导通/截止比=105/10000 0. 0105,
导通/截止比的最大、最小波动,产生10%左右的亮度波动。
(2 )专利文献1所记载的相位调制时钟脉冲发生器的课题
专利文献l所记载的相位调制时钟脉冲发生器是利用选择器来选择 本振的时钟的构成。因此,输出时钟的占空比一定的时钟。因为仅是利 用选择器来选择时钟的电路构成,所以产生基本时钟的高次谐波成分的 EMI。

发明内容
本发明之l所涉及的时钟频率扩展装置,其特征在于,具有多个 相位时钟生成单元,其根据输入时钟来生成并输出相位不同的多个第一 时钟;输出单元,其基于任意的随机数对上述多个第一时钟进行切换, 输出频率扩展后的输出时钟。
本发明之2,基于本发明之1所涉及的时钟频率扩展装置,其特征 在于,上述多个相位时钟生成器是使上述输入时钟延迟,生成并输出相 位不同的上述多个第一时钟的构成。并且,上述输出单元具有随机数 发生器,其基于上述多个第一时钟而产生并输出上述任意的随机数;时 钟选择器,其基于上述随机数,选择上述多个第一时钟并输出第二时钟; 时钟生成器,其生成并输出具有响应了上述第二时钟的逻辑值的、频率 扩展后的上述输出时钟。
本发明之3,基于本发明之2所涉及的时钟频率扩展装置,其特征 在于,上述时钟选择器是,基于上述随机数来选择上述多个第一时钟, 并输出下降沿和与之反相位的上升沿的两种上述第二时钟的构成。并 且,上述时钟生成器,是生成并输出具有响应了上述两种第二时钟的逻 辑值的、频率扩展后的上述输出时钟。
根据本发明之1和2所涉及的发明,因为构成为切换多个相位时钟,所以,通过降低时钟高次谐波,可以比以往进一步降低EMI。例如,当 将本发明利用于显示装置的时钟时,不存在对时钟进行计数时的累积误 差,能抑制帧频率变动和导通/截止比的变动。
根据本发明之3所涉及的发明,因为时钟选择器构成为,基于随机 数来选择多个第一时钟,并输出下降沿和与之反相位的上升沿这两种第 二时钟,所以,所生成的第二时钟分别随机地扩展下降沿和上升沿。因 此,可以扩展时钟点空比和相位,从而可以降低高次谐波。


图1是表示本发明的实施例1的时钟频率扩展装置的概略构成图。
图2是表示图1中的多相位时钟生成器40的概略构成图。
图3是表示图1中的时钟选择器60的概略构成图。
图4-l是表示图3的选择器62的与输入相对的下降沿的输出的真 值表的图。
图4-2是表示图3的选择器61的与输入相对的上升沿的输出的真 值表的图。
图5是表示图1中的时钟生成器70的与输入条件相对的输出状态 的真值表的图。
图6-l是表示图1的时钟频率扩展装置中的动作时刻l的时间图。
图6 - 2是表示利用本实施例1的时钟频率扩展装置构成如图14所 示的以往的无源型有机显示装置中的时钟发生器5的情况下的动作时刻 2的时间图。
图7-1是表示利用从专利文献1的方式的频率扩展装置输出的时 钟来使无源型有机显示装置动作的电流频镨的图。
图7-2是表示利用本实施例1的频率扩展时钟来使无源型有机显 示装置动作的电流频镨的图。图8是表示本实施例1中的与经过时间相对的循环时间的波形的图。
图9是表示本实施例1中的与经过时间相对的频率的波形的图。
图IO是表示以往的时钟频率扩展装置的一例的概略构成图。
图ll是表示图10中的升降计时器1的与经过时间相对的输出值的 时间图。
图12是表示图10中的电压DAC2的与经过时间相对的输出电压的 波形的图。
图13是表示图IO的时钟频率扩展装置的与经过时间相对的输出时 钟的频率的波形的图。
图14是表示以往的无源型有机显示装置的概略构成图。
图15是表示图14所示的无源型有机显示装置中的阴极驱动波形的图。
图中5-时钟发生器;6-发光控制电路;10-显示面板;20-阳极驱 动电路;30-阴极驱动电路;40-多相位时钟生成器;50-随机数发生器; 60-时钟选择器;61、 62-选择器;70-时钟生成器。
具体实施例方式
时钟频率扩展装置具有多相位时钟生成器,其使输入时钟信号发 生迟延,生成并输出相位不同的多个第一时钟;随机数生成器,其基于 上述多个第一时钟而产生并输出任意的随机数;时钟选择器,其基于上 述随机数来选择上述多个第一时钟并输出第二时钟;时钟生成器,其生 成并输出具有响应了上述第二时钟的逻辑值的、频率扩展后的输出时 钟。
(实施例1的构成)
图l是表示本发明的实施例1的时钟频率扩展装置的概略构成图。本实施例1的时钟频率扩展装置,具有多个相位时钟生成单元(例
如,多相位时钟生成器)40,且该多个相位时钟生成单元使输入时钟 Clk-in发生迟延,生成并输出相位不同的多个(例如,16个)第一时 钟Clkd[15: O],在其输出侧,连接有输出单元,用以输出输出时钟 Clko。
上述输出单元,基于任意的随机数(例如,4位的随机数Cntl[3: 0])来切换多个第一时钟Clkd[15: 0],并输出频率扩展后的输出时钟 Clko,例如,由与多相位时钟生成器40的输出侧连接的随机数发生器 50、以及时钟选择器60、和时钟生成器70构成。
随机数发生器50是,由复位信号Rstb复位,基于第一时钟(例如, Clkd[15])产生并输出任意的随机数(例如,4位的随机数)Cntl[3: O]的电路,在其输出侧连接有时钟选择器60。时钟选择器60是基于随 机数Cntl[3: 0]来选择多个第一时钟Clkd[15: O]并输出第二时钟(例 如,下降沿和与之反相位的上升沿这两种时钟Clkn、 Clkp)的电路,在 其输出侧,连接有时钟生成器70。时钟生成器70是由复位信号Rstb 复位,生成并输出具有响应了第二时钟Clkn、 Clkp的逻辑值的、频率 扩展后的输出时钟Clko的电路。
图2是表示图1中的多相位时钟生成器40的概略构成图。
该多相位时钟生成器40是使输入时钟Clk-in迟延,并生成相位不 同的16位的第一时钟Clkd[15: O]的电路,例如,构成为,级联连接 16个迟延电路DL0 DL15,从抽头(端子)Tap输出各迟延电路DLO-DL15的输出信号。
图3是表示图1中的时钟选择器60的概略构成图。
该时钟选择器60由下述两部分构成第一选择器61,其基于4位 的随机数Cnt1[3 : 0]来选择多个第一时钟Clkd[15 : O],并输出上升沿 的第二时钟Clkp;第二选择器62,其基于4位的随机数Cnt1[3 : O]来 选择多个第一时钟Clkd[15 : O],并输出下降沿的第二时钟Clkn。
图4-l是表示图3的选择器62的与输入(Cntl[3: 0] 、 Clkd[15: 0])相对的下降沿的输出(Clkn)的真值表的图。图4-2是表示图3的选择器61的与输入(Cntl[3: 0] 、 Clkd[15: 0])相对的上升沿的输 出(Clkp)的真值表的图。图5是表示图1中的时钟生成器70的与输 入条件(Rstb, Clkp, Clkn)相对的输出状态(Clko)的真值表的图。
(实施例l的动作)
在本实施例1的时钟频率扩展装置的动作中,首先,将复位信号 Rstb设定为"L",对随机数发生器50、以及时钟生成器70初始化。
若向多相位时钟生成器40输入了输入时钟Clk-in,则在该多相位 时钟生成器40中,利用16个迟延电路DL0 DL15,从抽头Tap输出将 输入时钟Clk—in经16层迟延后的第一时钟Clkd[15: 0]。
例如,在构成多相位时钟生成器40的16个迟延电路DL0 DL15中, 输出延迟了迟延电路DLO的延迟时间的时钟Clkd[O]。输出延迟了迟延 电路(DL0+DL1)的迟延时间的时钟Clkd[l]。输出延迟了迟延电路 (DL0+DL1+DL2 )的迟延时间的时钟Clkd[2]。输出延迟了迟延电路 (DL0+DL1+ DL2+DL3)的迟延时间的时钟Clkd[3]。以后同样地,输出 延迟了迟延电路(DL0+DL1+ DL2+DL3+…DL15 )的迟延时间的时钟 Clkd[15]。
随机数发生器50,由复位信号Rstb的"L"初始化,在使时钟信号 Clkd[15]的下降沿发生了迟延的时刻进行计数,产生随机数Cntl[3: O]。该随机数发生器50,例如,产生以127个时钟为一轮儿的随机数 Cntl[3: O],并在不与时钟Clkd [15: 0]的切换时刻冲突的时刻进行调 整,对随机数Cntl[3: O]进行上升计数。
此外,随机数发生器50,不限于本实施例l的构成,例如,可以是 邻接的随机数不相关的一般的随机数发生器。另夕卜,对于一轮儿的周期, 为了将频率移向低频域,不限于127个时钟,最好是较长的周期。
利用时钟选择器60生成两种时钟Clkp、 Clkn。该时钟选择器60, 如图3所示,由两个选择器61、 62构成,选择对应于随机数Cntl[3: 0]的值的时钟Clkd[15:0],并输出时钟Clkn、 Clkp。 一个选择器62选 择图4 - 1所示的真值表的值并输出时钟Clkn。另 一个选择器61选择图 4 - 2所示的真值表的值并输出时钟Clkp。利用时钟生成器70,进行基于图5所示的真值表的动作,并生成输 出时钟Clko。输出时钟Clko,在复位信号Rstb为"L"时,被初始化 为"L"输出,利用时钟Clkp的上升沿,将输出时钟Clko设定为"H", 利用时钟Clkn的下降沿,将输出时钟Clko设定为"L"。
图6-l表示图1的时钟频率扩展装置中的动作时刻1的时间图。
利用随机数发生器50产生的随机数Cntl[3 : O],相邻的随机数2 和随机数1之间的差分是不相关的。因此,如图6-l所示,输出时钟 Clko的周期,在多相位时钟的迟延时间宽度的范围内具有多样的值。
当取随机数1为0、相邻的随机数2为3的值时,上升沿的时间宽 度取如下的值。输出时钟Clko的上升〈一〉上升沿循环时间为
Tcycle=TBaseCycle+D L0 + DL1+DL2 + DL3 。
在这里,例如,当输入时钟Clk-in为5MHz的情况下,若设 TBaseCycle为200nS,迟延电路DLO ~ DL15的迟延时间分别为1. 25nS, 则循环时间为TBaseCycle = 206nS。
下降<—〉下降沿循环时间也同样地发生变化,并且上升〈一>下降沿 循环时间、下降<一>上升沿循环时间也由于随机数Cntl值的变化而取 多样的值。
通过以上动作,可以利用少量的元件数而有效地扩展频率。其结果 是,可以降低时钟高次谐波,可以比以往进一步降低EMI。
(实施例l的效果)
根据本实施例1,有以下的(A) ~ (C)所示的效果。
(A)例如,当将本实施例1的时钟频率扩展装置的输出时钟Clko 作为图14所示的以往的无源型有机显示装置的时钟来利用的情况下的 效果
例如,如果利用本实施例1的时钟频率扩展装置来构成图14所示 的以往的无源型有机显示装置中的时钟发生器5,则可以抑制帧频率变 动和导通/截止比的变动。时钟变动的时间偏差是相对于本振(5MHz)的延迟(delay)时钟。因此,即使利用例如图14的发光控制电路6对 时钟进行计数,时间偏差也不累积,最大为土20nS。
图6-2是表示利用本实施例1的时钟频率扩展装置来构成图14所 示的以往的无源型有机显示装置中的时钟发生器5的情况下的动作时刻 2的时间图。
在如下(1) ~ ( 3 )那样的各显示条件1 ~ 3下的导通/截止比为如 下值。并且,在图6-2中,1V为1帧的时间宽度,1H是每个显示线路 COM[O] COM[99]的选择期间。
(1)显示条件1
显示条件l是在1V的上升、下降和1H的上升、下降时刻,没有时 钟延迟的条件。
输出时钟Clko-5MHz ( lClko=200nS)
lV=10mS 50, OOOxlClko
lH=100|iS 500 x lClko
(2 )显示条件2
显示条件2是在IV、 1H的上升时刻时钟延迟为OnS (最小);而在 IV、 1H的下降时刻时钟延迟为20nS (最大)的情况下的条件。
输出时钟Clko = 5MHz ( lClko=200nS )
1V=10.00002mS 50, 000xlClko+20nS
1H=100.02 n S 500 xlClko + 20nS
(3 )显示条件3
显示条件3是在1V、 1H的上升时刻时钟延迟为20nS(最大);而在 IV、 IH的下降时刻时钟延迟为OnS (最小)的情况下的条件。
输出时钟Clko = 5MHz ( lClko=200nS )1V=9. 99998mS 50, 000 xICIko-20nS 1H=99. 98 nS 500 x 1Clko-20nS
一般以1H相对于1 V的比率(导通/截止比)表示图14那样的无 源型有机显示装置的亮度。在这里,EL元件ll在1H期间内导通,而在 除此以外的期间内进行截止动作。各显示条件1~3中的导通/截止比为 下值。
lV-显示条件2 lH-显示条件3
导通/截止比=99. 98/10000. 02 0. 009998 lV-显示条件3 lH-显示条件2
导通/截止比=100. 02/9999. 98 0. 010002
导通/截止比的最大、最小波动成为0. 02%左右的亮度波动。可知, 相比以往,实施例1的亮度波动较小。
(B) 图8是表示本实施例1中的与经过时间相对的循环时间的波 形的图。图9是表示本实施例1中的与经过时间相对频率的波形的图。
如图8和图9所示,根据实施例1,即使多相位时钟的级数较少, 也能有效地扩展频率,即,具有与以往的图13的表示与经过时间相对 的频率波形的图相同程度的频率扩展效果,并且能降低亮度波动。
(C) 因为图3的时钟选择器60是由利用上升沿输出时钟Clkp的 选择器61和利用反相位的下降沿输出时钟Clkn的选择器62构成,所 以,可以对上升—下降沿循环时间和下降—上升沿的循环时间的两方的 频率进行扩展。例如,当驱动上升、下降双沿动作的逻辑电路时,可以 降低高次谐波的成分。图7 - 1是表示利用从专利文献1的方式的频率 扩展装置输出的时钟,使无源型有机显示装置发生动作的电流频镨的 图。图7-2是表示利用本实施例1的频率扩展时钟使无源型有机显示装置发生动作的电流频镨的图。 (变形例)
本发明,不限定于上述实施例1,例如,可以将构成图l的时钟频 率扩展装置的各电路方框改变为图示以外的电路构成,或者可以将本实
施例1的时钟频率扩展装置的输出时钟Clko利用于其他形式的显示装 置或显示装置以外的其他装置等中等等,可以有各种利用方式及变形。
权利要求
1.一种时钟频率扩展装置,其特征在于,具有多个相位时钟生成单元,其根据输入时钟信号来生成并输出相位不同的多个第一时钟信号;输出单元,其基于任意的随机数,对上述多个第一时钟信号进行切换,输出频率扩展后的输出时钟信号。
2. 根据权利要求l所述的时钟频率扩展装置,其特征在于, 上述多个相位时钟生成器是使上述输入时钟信号发生迟延,生成并输出相位不同的上述多个第一时钟信号的构成;上述输出单元具有随机数发生器,其基于上述多个第一时钟信号, 产生并输出上述任意的随机数;时钟选择器,其基于上述随机数,选择 上述多个第一时钟信号并输出第二时钟信号;时钟生成器,其生成并输 出具有响应了上述第二时钟信号的逻辑值的、频率扩展后的上述输出时 钟信号。
3. 根据权利要求2所述的时钟频率扩展装置,其特征在于, 上述时钟选择器是,基于上述随机数来选择上述多个第一时钟信号,输出下降沿和与之反相位的上升沿的两种上述第二时钟信号的构 成,上述时钟生成器是,生成并输出具有响应了上述2种第二时钟信号 的逻辑值的、频率扩展后的上述输出时钟信号的构成。
全文摘要
本发明提供一种时钟频率扩展装置,其能降低时钟高次谐波,比以往能进一步降低EMI。该时钟频率扩展装置具有多个相位时钟生成器(40),其使输入时钟信号Clk_in发生迟延,生成并输出相位不同的多个时钟Clkd[15:0];随机数发生器(50),其基于多个时钟Clkd[15:0]产生并输出任意的随机数Cnt1[3:0];时钟选择器(60),其基于随机数Cnt1[3:0],选择多个时钟Clkd[15:0]并输出时钟Clkn、Clkp;以及时钟生成器(70),其生成并输出具有响应了时钟Clkn、Clkp的逻辑值的、频率扩展后的输出时钟Clko。
文档编号H03K5/135GK101295971SQ200810084509
公开日2008年10月29日 申请日期2008年3月21日 优先权日2007年4月26日
发明者古市宗司 申请人:冲电气工业株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1