译码装置的制作方法

文档序号:7517614阅读:103来源:国知局

专利名称::译码装置的制作方法
技术领域
:本发明有关于维特比(Viterbi)译码装置,且更具体地,有关于具有改进的译码能力的维特比译码装置与方法。
背景技术
:图1是光盘系统的示意图。在图1中,主轴马达带动光盘1旋转,光学读取(opticalpickup)单元2自光盘1撷取射频(radiofrequency,简称为RF)信号。撷取的RF信号被送至信号处理单元3以用于进一步的处理。被处理的信号被提供至模数转换器(analog-to-digitalconverter,以下简称为ADC)4以被数字化为数字信号。数字信号被送至锁相环(phaselooplock,以下简称为PLL)处理单元5与有限冲激响应(finiteimpulseresponse,以下简称为FIR)均衡器6。HR均衡器6对所接收到的信号执行均衡操作,并将均衡信号输出至维特比译码器7以用于数据译码。维特比译码器7译码所接收到的均衡信号并输出维特比译码信号(二进制数据)。译码器8译码二进制数据以输出译码数据。通常,现代光盘系统具有较小的信道位长(bitlength)与道间距(trackpitch),从而使得数据撷取更为困难。鉴于上述问题,部分响应最大似然(PartialResponseMaximumLikelihood,以下简称为PRML)机制被应用于光盘系统。然而,应用PRML机制的光盘系统仍未满足性能需求。
发明内容有鉴于此,本发明特提供以下技术方案本发明实施例提供一种译码装置,用于改进自光盘获取的均衡信号的译码精确度,其中均衡信号具有直流电位。译码装置包含维特比译码器和直流控制器,维特比译码器用于译码均衡信号以及输出维特比译码信号;直流控制器用于调节均衡信号的直流电位,以使具有被调节的直流电位的均衡信号被译码。本发明实施例另提供一种译码装置,用于改进自光盘获取的均衡信号的译码精确度。译码装置包含维特比译码器和直流控制器,维特比译码器用于依据至少一个目标电位译码均衡信号以及输出维特比译码信号;直流控制器用于调节至少一个目标电位中一个或多个目标电位,以使均衡信号依据被调节的目标电位被译码。本发明实施例另提供一种译码装置,用于改进自光盘获取的输入信号的译码精确度,其中输入信号具有直流电位。译码装置包含均衡器和直流控制器,均衡器用于均衡输入信号以及输出均衡信号;直流控制器用于调节输入信号的直流电位,以使具有被调节的直流电位的输入信号被均衡。本发明实施例更提供一种译码装置,用于改进自光盘获取的输入信号的译码精确度。译码装置包含均衡器和直流控制器,均衡器用于依据至少一个目标电位均衡输入信号以及输出均衡信号;直流控制器用于调节至少一个目标电位中一个或多个目标电位,以使输入信号依据被调节的目标电位而被均衡。通过调节目标电位,本发明的译码装置可改进信号的译码精确度。图1是光盘系统的示意图。图2A-1、2B-1、3A-1、3B-1、4A-1、4B-1是依据本发明实施例的维特比译码装置的示意图。图2A-2、2B-2、3A-2、3B-2、4A-2、4B-2是依据本发明实施例的译码方法的流程图。图5A-1、5B-1、6A-1、6B-1、7A-1、7B-1是依据本发明实施例的译码装置的示意图。图5A-2、5B-2、6A-2、6B-2、7A-2、7B-2是依据本发明实施例的译码方法的流程图。图8是依据本发明实施例的调节用于维特比译码器的目标电位的电位调节器的细节示意图。具体实施例方式在说明书及权利要求书当中使用了某些词汇来指称特定的组件。所属领域中的技术人员应可理解,制造商可能会用不同的名词来称呼同样的组件。本说明书及权利要求书并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的基准。在通篇说明书及权利要求书当中所提及的「包含」是开放式的用语,故应解释成「包含但不限定于」。另外,「耦接」一词在此包含任何直接及间接的电气连接手段。因此,若文中描述第一装置耦接于第二装置,则代表第一装置可直接电气连接于第二装置,或透过其它装置或连接手段间接地电气连接至第二装置。图2A-1是依据本发明实施例的维特比译码装置的示意图。译码装置200A包含直流(directcurrent,以下简称为DC)控制器20、维特比译码器21、电位调节器22和分割器(sliCer)23。在图2A-1中,译码装置200A接收均衡信号EQ_out。分割器23将均衡信号EQ_out分割以产生分割信号。电位调节器22依据均衡信号EQ_out与分割信号调节至少一个目标电位,其中维特比译码器21可依据目标电位来执行译码操作。依据本实施例,维特比译码器21依据被调节的目标电位将均衡信号EQ_out译码并产生维特比译码信号Viterbi_out。在译码阶段(phase),DC控制器20可通过应用偏移值(offsetvalue)进一步调节一个或多个目标电位,以使维特比译码器21可依据被进一步调节的目标电位译码均衡信号EQ_out。偏移值可通过查表(tablelook-up)法获得,或由用户透过用户界面设定。图2A-2是依据本发明实施例的译码方法的流程图,该方法对应于图2A-1中的译码装置。首先,分割均衡信号以产生分割信号(步骤S20)。随后,依据均衡信号与分割信号调节用于译码均衡信号的目标电位(步骤S2》。可通过应用偏移值进一步调节一个或多个目标电位,以使均衡信号可依据被进一步调节的目标电位来译码(步骤S24)。随后,依据被进一步调节的目标电位译码均衡信号,以及产生维特比译码信号(步骤S26)。请注意,虽然步骤S22中阐明依据均衡信号与分割信号调节目标电位,但目标电位的调节也可基于维特比译码信号Viterbi_0Ut,或基于来自于较早或较晚阶段的信号,例如ADC4的输出信号。此外,图2A-2中步骤的执行并不限于图中记载的顺序。如上所述,电位调节器22依据均衡信号EQ_out与分割信号调节用于维特比译码器21的目标电位。调节目标电位的详细过程将在图8中详述。图2B-1是依据本发明实施例的维特比译码装置的示意图。在本实施例中,由译码装置200B接收的均衡信号EQ_out具有预设DC电位,DC控制器20耦接于维特比译码器21的输入端,以便调节均衡信号EQ_out的DC电位。在译码阶段,DC控制器20可通过应用偏移值来调节均衡信号EQ_out的DC电位,以使维特比译码器21可译码具有被调节的DC电位的均衡信号EQ_out。偏移值可通过查表法获得,或由用户透过用户界面设定。图2B-2是依据本发明实施例的译码方法的流程图,该方法对应于图2B-1中的译码装置。请注意,步骤S30、S32与S36类似于图2A-2所示的步骤S20、S22与S26,为简洁起见,此处不另赘述。然而,不同于图2A-2,图2B-2中通过应用偏移值调节均衡信号的DC电位,以使具有被调节的DC电位的均衡信号可被译码(步骤S34)。请注意,图2B-2中步骤的执行并不限于图中记载的顺序。图3A-1是依据本发明实施例的维特比译码装置的示意图。译码装置300A包含DC控制器20、维特比译码器21、电位调节器22和分割器23。不同于图2A-1中的实施例,图3A-1中,DC控制器20更耦接于维特比译码器21的输出,亦即,耦接于维特比译码信号Viterbi_out。在译码阶段,若维特比译码信号Viterbi_out的译码状况(或结果)不佳,DC控制器20可通过应用偏移值调节一个或多个用于维特比译码器21的目标电位,以使维特比译码器21可依据被调节的目标电位译码均衡信号EQ_out。因此,由于一个或多个被适当调节的目标电位,维特比译码信号Viterbi_0Ut可更精确。维特比译码信号Viterbi_out的非期望译码状况(或结果)的范例可由数字和值(digitalsumvalue,以下简称为DSV)表示。此处,DSV意指信号的高区段(highsegment)的总数目与低区段的总数目的差值。DSV越大,则译码状况(或结果)越不精确。也就是说,若维特比译码信号Viterbi_0Ut的DSV大于阈值,则维特比译码信号Viterbi_0Ut的译码即被视为不精确的。图3A-2是依据本发明实施例的译码方法的流程图,该方法对应于图3A-1中的译码装置。请注意,步骤S40、S42与S44类似于图2A-2中所示的步骤S20、S22与S26,为简洁起见,此处不另赘述。在本实施例中,依据维特比译码信号的译码状况(或结果)进一步调节一个或多个目标电位(步骤S46)。也就是说,若维特比译码信号Viterbi_0Ut的译码状况(或结果)不佳,通过应用偏移值,一个或多个目标电位可被进一步调节,以使均衡信号EQ_out可依据被进一步调节的目标电位被译码。请注意,图3A-2中步骤的执行并不限于图中记载的顺序。图;3B-1是依据本发明实施例的维特比译码装置的示意图。译码装置300B包含DC控制器20、维特比译码器21、电位调节器22和分割器23。不同于图2B-1中的实施例,图3B-1中,DC控制器20耦接于维特比译码器21的输入与输出之间,以依据维特比译码信号Viterbi_out的译码状况(或结果)调节均衡信号EQ_out的DC电位。在译码阶段,若维特比译码信号Viterbi_0Ut的译码状况(或结果)不佳,DC控制器20可通过应用偏移值调节均衡信号EQ_out的DC电位,以使维特比译码器21可译码具有被调节的DC电位的均衡信号EQ_out。图;3B-2是依据本发明实施例的译码方法的流程图,该方法对应于图:3B-1中的译码装置。请注意,步骤S50、S52与SM类似于图2B-2所示的步骤S30、S32与S36,为简洁起见,此处不另赘述。在本实施例中,依据维特比译码信号的译码状况(或结果)调节均衡信号的DC电位(步骤S56)。亦即,若维特比译码信号Viterbi_0Ut的译码状况(或结果)不佳,通过应用偏移值,均衡信号的DC电位可被调节,以使具有被调节的DC电位的均衡信号EQ_out可被译码。请注意,图:3B-2中步骤的执行并不限于图中记载的顺序。图4A-1是依据本发明实施例的维特比译码装置的示意图。译码装置400A包含DC控制器20、维特比译码器21、电位调节器22、分割器23与译码器对。不同于图2A-1中的实施例,图4A-1中,DC控制器20更耦接于译码器24。译码器M用于译码维特比译码信号Viterbi_0Ut与输出译码数据。在译码器M的译码阶段,译码器对输出反映译码数据的译码状况(或结果)的指示符(indicator)。若译码数据的译码状况(或结果)不佳,举例来说,指示符可被设置为逻辑高“1”,则通知DC控制器20调节一个或多个用于维特比译码器21的目标电位。作为响应,DC控制器20可通过应用偏移值调节一个或多个目标电位,以使维特比译码器21依据被调节的目标电位译码均衡信号EQ_out。由于一个或多个被适当调节的目标电位,由译码器M产生的译码数据可更精确。译码数据的非期望的译码状况(或结果)的范例可由误码率(errorrate)表示。具体来说,若译码数据的误码率高于阈值,译码器M可通知DC控制器20调节一个或多个用于维特比译码器21的目标电位。图4A-2是依据本发明实施例的译码方法的流程图,该方法对应于图4A-1中的译码装置。请注意,步骤S60S64类似于图3A-2所示的步骤S40S44,为简洁起见,此处不另赘述。在本实施例中,译码维特比译码信号以产生译码数据(步骤S66),并且依据译码数据的译码状况(或结果)进一步调节一个或多个目标电位(步骤S68)。亦即,若译码数据的译码状况(或结果)不佳,通过应用偏移值,一个或多个目标电位可被进一步调节,以使均衡信号EQ_out可依据被进一步调节的目标电位被译码。请注意,图4A-2中步骤的执行并不限于图中记载的顺序。图4B-1是依据本发明实施例的维特比译码装置的示意图。译码装置400B包含DC控制器20、维特比译码器21、电位调节器22、分割器23与译码器24。不同于图2B-1中的实施例,图4B-1中,DC控制器20更耦接于译码器24,以依据译码数据的译码状况(或结果)调节均衡信号EQ_out的DC电位,其中译码数据由译码器M产生。在译码阶段,译码器M输出反映译码数据的译码状况(或结果)的指示符。若译码数据的译码状况(或结果)不佳,举例来说,指示符可被设置为逻辑高“1”,则通知DC控制器20调节均衡信号EQ_out的DC电位。作为响应,DC控制器20通过应用偏移值调节均衡信号EQ_out的DC电位,以使维特比译码器21译码具有被调节的DC电位均衡信号EQ_out。图4B-2是依据本发明实施例的译码方法的流程图,该方法对应于图4B-1中的译码装置。请注意,步骤S70S74类似于图:3B-2所示的步骤S50S54,为简洁起见,此处不另赘述。在本实施例中,译码维特比译码信号以产生译码数据(步骤S76),并且依据译码数据的译码状况(或结果)调节均衡信号的DC电位(步骤S78)。亦即,若译码数据的译码状况(或结果)不佳,均衡信号的DC电位可通过应用偏移值而被调节,以使具有被调节的DC电位的均衡信号可被译码。请注意,图4B-2中步骤的执行并不限于图中记载的顺序。此外,图5A-1是依据本发明实施例的译码装置的示意图,如对应的图5A-1所示,图2A-1中的维特比译码器21可被均衡器51取代。在本实施例的译码装置500A中,自ADC(例如图1中的ADC4)输出的信号ADC_out被提供以作为被接收的输入信号。信号ADC_out可通过将自光盘复制的RF信号转换而产生。在另一实施例中,被接收的输入信号可由另一均衡器输出,其中该均衡器用于均衡自光盘复制的RF信号。分割器53将信号ADC_out分割以产生分割信号。电位调节器52依据信号ADC_out与分割信号调节用于均衡器51的目标电位。均衡器51依据被调节的目标电位将信号ADC_out均衡,并输出均衡信号EQ_out。DC控制器50的操作类似于前述的DC控制器20。具体地,如图5A-1中所示,DC控制器50可调节一个或多个用于均衡器51的目标电位,以使均衡器51依据被调节的目标电位均衡信号ADC_out。图5A-2是对应于图5A-1的流程图。在本实施例中,首先,分割输入信号以产生分割信号(步骤S80),随后,依据输入信号与分割信号调节用于均衡输入信号的目标电位(步骤S8》,通过应用偏移值进一步调节一个或多个目标电位(步骤S84),以及依据被进一步调节的目标电位均衡输入信号并产生均衡信号(步骤S86)。图5A-2中步骤的执行并不限于图中记载的顺序。此外,图5B-1是依据本发明实施例的译码装置的示意图,如对应的图5B-1所示,图2B-1中的维特比译码器21可被均衡器51取代。类似于图5A-1,在图5B-1所示的实施例中,译码装置500B所接收的输入信号可为信号ADC_out并可具有一DC电位。因此,DC控制器50可调节信号ADC_out的DC电位,以使均衡器51均衡具有被调节的DC电位的信号ADC_out。图5B-2是对应于图5B-1的流程图。在图5B-2所示的实施例中,首先,分割输入信号以产生分割信号(步骤S90),随后,依据输入信号与分割信号调节目标电位用于均衡输入信号(步骤S92),通过应用偏移值调节输入信号的DC电位(步骤S94),以及依据被调节的目标电位均衡输入信号并产生均衡信号(步骤S96)。图5B-2中步骤的执行并不限于图中记载的顺序。类似于图3A-1,图6A-1是依据本发明实施例的译码装置的示意图,在图6A-1的译码装置600A中,DC控制器50耦接于均衡器51的输出;也就是说,耦接于均衡信号EQ_out。在译码阶段,若均衡信号EQ_out的译码状况(或结果)不佳,DC控制器50可通过应用偏移值调节均衡器51的一个或多个目标电位,以使均衡器51依据被调节的目标电位将信号ADC_out均衡。由于一个或多个被适当调节的目标电位,均衡信号EQ_out可更精确。类似于图3A-1中所示的实施例,均衡信号EQ_out的非期望的译码状况(或结果)的范例可由DSV表示。图6A-2是对应于图6A-1的流程图。在图6A-2所示的实施例中,首先,分割输入信号以产生分割信号(步骤S100),随后,依据输入信号与分割信号调节目标电位用于均衡输入信号(步骤,依据被调节的目标电位均衡输入信号并产生均衡信号(步骤S104),更依据均衡信号的译码状况(或结果)进一步调节一个或多个目标电位(步骤S106)。图6A-2中步骤的执行并不限于图中记载的顺序。类似于图3B-1,图6B-1是依据本发明实施例的译码装置的示意图,在图6B-1的译码装置600B中,DC控制器50耦接于均衡器51的输入与输出之间。因此,DC控制器50耦接于均衡信号EQ_out。类似于图5A-1,所接收到的输入信号可为信号ADC_out并可具有一DC电位。在译码阶段,若均衡信号EQ_out的译码状况(或结果)不佳,DC控制器50可通过应用偏移值调节信号ADC_out的DC电位,以使均衡器51均衡具有被调节的DC电位的信号ADC_out。由于信号ADC_out的被适当调节的DC电位,输出均衡信号EQ_out可更精确。类似于图!3B-1,均衡信号EQ_out的非期望的译码状况(或结果)的范例可由DSV表示。图6B-2是对应于图6B-1的流程图。在图6B-2所示的实施例中,首先,分割输入信号以产生分割信号(步骤Sl10),随后,依据输入信号与分割信号调节目标电位用于均衡输入信号(步骤Sl12),依据被调节的目标电位均衡输入信号并产生均衡信号(步骤S114),依据均衡信号的译码状况(或结果)调节输入信号的DC电位(步骤S116)。图6B-2中步骤的执行并不限于图中记载的顺序。图7A-1是依据本发明实施例的译码装置的示意图。译码装置700A包含DC控制器50、均衡器51、电位调节器52、分割器53、维特比译码器M和译码器55。如上所述,由译码装置700A接收的输入信号可为信号ADC_out。在另一实施例中,所接收的输入信号可由另一均衡器输出,其中该均衡器用于均衡自光盘复制的RF信号。电位调节器52可调节用于均衡器51的目标电位。均衡器51依据被调节的目标电位将信号ADC_out均衡,并产生均衡信号EQ_out。维特比译码器M译码均衡信号EQ_out以产生维特比译码信号Viterbi_out。译码器55译码维特比译码信号Viterbi_out以产生译码数据。在本实施例中,DC控制器50耦接于译码器55。在译码器55的译码阶段,译码器55输出反映译码数据的译码状况(或结果)的指示符。若译码数据的译码状况(或结果)不佳,举例来说,指示符可被设置为逻辑高“1”,则通知DC控制器50调节一个或多个用于均衡器51的目标电位。作为响应,DC控制器50可通过应用偏移值调节一个或多个目标电位,以使均衡器51依据被调节的目标电位将信号ADC_out均衡。图7A-2是依据本发明实施例的译码方法的流程图,该方法对应于图7A-1中的译码装置。首先,分割输入信号以产生分割信号(步骤S120)。随后,依据输入信号与分割信号调节用于均衡输入信号的目标电位(步骤S122)。随后,依据被调节的目标电位均衡输入信号并产生均衡信号(步骤SlM)。随后,译码均衡信号以产生维特比译码信号(步骤SU6)。随后,译码维特比译码信号以产生译码数据(步骤SU8)。随后,可依据译码数据的译码状况(或结果)进一步调节一个或多个目标电位(步骤S130)。亦即,通过应用偏移值进一步调节一个或多个目标电位,以使信号ADC_out可依据被进一步调节的目标电位而被均衡。此外,图7A-2中步骤的执行并不限于图中记载的顺序。图7B-1是依据本发明实施例的译码装置的示意图。由译码装置700B接收的输入信号可为信号ADC_out且可具有一DC电位。在另一实施例中,所接收的输入信号可由另一均衡器输出,其中该均衡器用于均衡自光盘复制的RF信号。电位调节器52、分割器53、维特比译码器讨和译码器55与图7A-1中相同标号的装置以相似的方式工作。DC控制器50耦接于译码器55。在译码器55的译码阶段,译码器55输出反映译码数据的译码状况(或结果)的指示符。若译码数据的译码状况(或结果)不佳,举例来说,指示符可被设置为逻辑高“1,,,则通知DC控制器50调节信号ADC_out的DC电位。作为响应,DC控制器50通过应用偏移值调节信号ADC_out的DC电位,以使均衡器51均衡具有被调节的DC电位的信号ADC_out。图7B-2是依据本发明实施例的译码方法的流程图,该方法对应于图7A-1中的译码装置。请注意,步骤S140S148类似于图7A-2所示的步骤S120S128,为简洁起见,此处不另赘述。不同于图7A-2的步骤,图7B-2中依据译码数据的译码状况(或结果)调节输入信号的DC电位(步骤S150),以使具有被调节的DC电位的输入信号可被均衡。此外,图7B-2中步骤的执行并不限于图中记载的顺序。请注意,在上述多个实施例中,虽然其阐明电位调节器22与52依据信号EQ_out与ADC_out调节分别用于维特比译码器21与均衡器51的目标电位,电位调节器22与52亦可基于来自于较早或较晚阶段的信号,例如维特比译码信号Viterbi_0Ut,调节用于维特比译码器21与均衡器51的目标电位。此外,虽然在上述多个实施例中是通过应用偏移值调节DC电位或目标电位,但是DC电位或目标电位也可利用其他方法(例如应用增益)而被调节。图8是依据本发明实施例的调节用于维特比译码器的目标电位的电位调节器的细节示意图。以图2A-1的实施例作为范例,电位调节器22可包含模式匹配(patternmatch)单元221与多个无限冲激响应(infiniteimpulseresponse,以下简称为IIR)滤波器222。模式匹配单元221接收分割信号并将分割信号与多个缺省(default)模式比较,多个缺省模式中的每一个对应于一个独立IIR滤波器222。若分割信号的模式与UR滤波器222的多个缺省模式之一匹配,对应的UR滤波器222将被使能,并对均衡信号EQ_out采样。从而对应的目标电位被输出至维特比译码器21以用于译码。以上所述仅为本发明的较佳实施例,本领域相关的技术人员依据本发明的精神所做的等效变化与修改,都应当涵盖在权利要求书内。权利要求1.一种译码装置,用于改进自光盘获取的均衡信号的译码精确度,其中该均衡信号具有直流电位,该译码装置包含维特比译码器,用于译码该均衡信号,以及输出维特比译码信号;以及直流控制器,用于调节该均衡信号的该直流电位,以使具有被调节的直流电位的该均衡信号被译码。2.根据权利要求1所述的译码装置,其特征在于,该直流电位是通过应用偏移值来调节的。3.根据权利要求1所述的译码装置,其特征在于,该维特比译码器依据至少一个目标电位译码该均衡信号,且该译码装置更包含电位调节器,用于依据分割信号调节该至少一个目标电位,以使该均衡信号依据被调节的该至少一个目标电位而被译码。4.根据权利要求1所述的译码装置,其特征在于,该直流控制器依据该维特比译码信号调节该均衡信号的该直流电位。5.根据权利要求1所述的译码装置,更包含译码器,用于译码该维特比译码信号以及输出反映该维特比译码信号的译码状况的指示符,其中该直流控制器依据该指示符调节该均衡信号的该直流电位。6.一种译码装置,用于改进自光盘获取的均衡信号的译码精确度,该译码装置包含维特比译码器,用于依据至少一个目标电位译码该均衡信号,以及输出维特比译码信号;以及直流控制器,用于调节该至少一个目标电位中一个或多个目标电位,以使该均衡信号依据被调节的该一个或多个目标电位被译码。7.根据权利要求6所述的译码装置,其特征在于,该至少一个目标电位中该一个或多个目标电位是通过应用偏移值来调节的。8.根据权利要求6所述的译码装置,更包含电位调节器,用于依据分割信号调节该至少一个目标电位,以使该均衡信号依据被调节的该至少一个目标电位而被译码。9.根据权利要求6所述的译码装置,其特征在于,该直流控制器依据该维特比译码信号调节该至少一个目标电位中该一个或多个目标电位。10.根据权利要求6所述的译码装置,更包含译码器,用于译码该维特比译码信号以及输出反映该维特比译码信号的译码状况的指示符,其中该直流控制器依据该指示符调节该至少一个目标电位中该一个或多个目标电位。11.一种译码装置,用于改进自光盘获取的输入信号的译码精确度,其中该输入信号具有直流电位,该译码装置包含均衡器,用于均衡该输入信号,以及输出均衡信号;以及直流控制器,用于调节该输入信号的该直流电位,以使具有被调节的直流电位的该输入信号被均衡。12.根据权利要求11所述的译码装置,其特征在于,该直流电位是通过应用偏移值来调节的。13.根据权利要求11所述的译码装置,其特征在于,该直流控制器依据该均衡信号调节该输入信号的该直流电位。14.根据权利要求11所述的译码装置,更包含维特比译码器,用于译码该均衡信号以及输出维特比译码信号;以及译码器,用于译码该维特比译码信号以及输出反映该维特比译码信号的译码状况的指示符,其中该直流控制器依据该指示符调节该输入信号的该直流电位。15.根据权利要求11所述的译码装置,其特征在于,该输入信号由另一均衡器输出,该另一均衡器用于均衡自该光盘复制的信号。16.根据权利要求11所述的译码装置,其特征在于,该输入信号由模数转换器输出,该模数转换器用于转换自该光盘复制的信号。17.—种译码装置,用于改进自光盘获取的输入信号的译码精确度,该译码装置包含均衡器,用于依据至少一个目标电位均衡该输入信号,以及输出均衡信号;以及直流控制器,用于调节该至少一个目标电位中一个或多个目标电位,以使该输入信号依据被调节的该一个或多个目标电位而被均衡。18.根据权利要求17所述的译码装置,其特征在于,该至少一个目标电位中该一个或多个目标电位是通过应用偏移值来调节的。19.根据权利要求17所述的译码装置,更包含电位调节器,用于依据分割信号调节该至少一个目标电位,以使该输入信号依据被调节的该至少一个目标电位而被均衡。20.根据权利要求17所述的译码装置,其特征在于,该直流控制器依据该均衡信号调节该至少一个目标电位中该一个或多个目标电位。21.根据权利要求17所述的译码装置,更包含维特比译码器,用于译码该均衡信号以及输出维特比译码信号;以及译码器,用于译码该维特比译码信号以及输出反映该维特比译码信号的译码状况的指示符,其中该直流控制器依据该指示符调节该至少一个目标电位中该一个或多个目标电位。22.根据权利要求17所述的译码装置,其特征在于,该输入信号由另一均衡器输出,该另一均衡器用于均衡自该光盘复制的信号。23.根据权利要求17所述的译码装置,其特征在于,该输入信号由模数转换器输出,该模数转换器用于转换自该光盘复制的信号。全文摘要本发明提供一种译码装置。译码装置用于改进从光盘获取的均衡信号的译码精确度,其中均衡信号具有直流电位。译码装置包含维特比译码器和直流控制器,维特比译码器译码均衡信号以及输出维特比译码信号;直流控制器调节均衡信号的直流电位,以使具有被调节的直流电位的均衡信号被译码。上述译码装置可改进信号的译码精确度。文档编号H03M13/41GK102237880SQ20101023125公开日2011年11月9日申请日期2010年7月20日优先权日2010年4月21日发明者林郁轩,游志青申请人:联发科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1