一种基于升压技术的功率放大器的制作方法

文档序号:11680855阅读:271来源:国知局
一种基于升压技术的功率放大器的制造方法与工艺

本申请涉及一种射频功率放大器。



背景技术:

随着移动通讯技术的发展,3gpprelease12标准要求移动终端支持载波聚合(carrieraggregation)技术,并通过天线输出更大的class2功率等级(例如为26dbm)的线性功率。这要求发射通道上的功率放大器输出功率大致为28dbm,而移动终端普遍使用的锂电池能提供的电压最大为3.3v到4.2v,在电池电量低的时候很难提供如此大的输出功率。

砷化镓(gaas)工艺的击穿电压可达15v,正常工作电压可以达到5-6v。因此,这几年基于升压技术的功率放大器架构开始出现,以满足日益增加的性能指标。

2007年10月出版的《ieee微波理论与技术汇刊》(ieeetransactionsonmicrowavetheoryandtechniques)第55卷第10期有一篇文章《射频放大器的电源抑制:理论与测量》(powersupplyrejectionforrfamplifiers:theoryandmeasurements)。这篇文章的第i部分记载了电源噪声对射频放大器输出频谱的影响,如图1所示。电源的噪声或纹波(ripple)所产生的频谱泄漏(spectralleakage)与射频输入信号相混合,经过射频放大器后使得射频输出信号的输出频谱得到了扩展。如果这些频谱泄漏的频率较高,这些扩展的频谱会落在接收频段上,从而使得射频放大器的接收频段噪声性能恶化,影响接收机的性能。

2010年10月出版的《ieee微波理论与技术汇刊》第58卷第10期有一篇文章《具有升压电源调制器的多模/多频功率放大器》(amultimode/multibandpoweramplifierwithaboostedsupplymodulator)。这篇文章的第iii部分和第iv部分公开了一种具有宽频带f类功率放大器和升压电源调制器的包络跟踪发射机,其中的升压电源调制器如图2所示,为cmos集成电路。所述升压电源调制器包括升压转换器、线性级、控制级和开关级,其中升压转换器用来将电压提升到5v,线性级中的ota(运算跨导放大器)用来放大高频信号的包络变化,线性级中的开关管用来提高升压电源调制器的效率。该方案的缺点有二个。首先,供电电压提高到了5v,但是单个cmos晶体管的正常承受电压小于5v,因此需要采用具有更大承受电压的功率放大器结构,例如cascode(共源共栅、或共射共基)结构等。其次,升压电源调制器带来的纹波问题没有得到解决。

申请公布号为cn104779922a、申请公布日为2015年7月15日的中国发明专利申请《用于优化射频功率放大器性能的高电压包括跟踪器》中,公开了一种包含有升压模块的包络跟踪器。其中的升压模块如图3所示,包括由硅基cmos工艺实现的升降压控制模块和由砷化镓p型hemt(高电子迁移率晶体管)实现的升降压开关功率晶体管。所述升降压开关功率晶体管中,由第一晶体管301和第二晶体管302组成了一个高耐压的cascode结构的功率放大器。但是该方案中的晶体管是hemt器件,如果改为cmos晶体管,则由于cmos晶体管的耐压能力达不到5v,因此cascode结构的cmos晶体管也无法适用于该升压模块。此外,电源纹波的问题也没有得到解决。

2013年8月出版的《ieice电子快报》(ieiceelectronicexpress)第10卷第16期有一篇文章《具有电感补偿的2.4ghz砷化镓异质结双极晶体管堆叠功率放大器》(a2.4ghzgaashbtstackedpoweramplifierwithinductancecompensation)。这篇文章的第2部分公开了一种堆叠的功率放大器,如图4所示。这种功率放大器采用两个砷化镓hbt组成cascode结构,并在上层hbt的基极串联电容cb和电阻rb后接地。堆叠结构可以提高电源电压,从而提高输出功率。在上层hbt的基极串联的电容与电阻则可以抑制寄生电容带来的效率降低问题。然而,该方案并没有应用到升压结构中。

以上现有方案表明,为了提高功率放大器的输出功率,需要采用升压的电源以及耐压的功率放大器架构。然而升压的电源是基于开关电源技术的,难以避免地具有电源纹波,这使功率放大器的性能恶化。



技术实现要素:

本申请所要解决的技术问题是提供一种基于升压技术的功率放大器,一方面提升功率放大器的供电电压来增加输出阻抗,另一方面通过采用hbt形成cascode结构来提高器件耐高压性能,再一方面还要抑制电源纹波对功率放大器的不良影响。

为解决上述技术问题,本申请基于升压技术的功率放大器包括升压电路和放大电路。

所述升压电路用来将电源电压进行升压后得到升压电压,还用来根据参考电压和升压电压得到一个中间电压;升压电压中包含电源纹波,电源纹波具有高频分量与低频分量;中间电压中包含中间纹波,中间纹波仅有低频分量;电源纹波与中间纹波的相位相同。

所述放大电路包括至少两个功率晶体管组成共源共栅或者共射共基结构,中间电压作为其中一个功率晶体管的偏置电压,中间纹波在该功率晶体管的输出端的相位变反;升压电压作为最后一级功率晶体管的电源电压,电源纹波在最后一级功率晶体管的输出端由低通网络滤除高频分量;在最后一级功率晶体管的输出端,中间纹波与电源纹波的低频分量由于相位相反且幅度相等而相互抵消。

优选地,中间电压作为最后一级功率晶体管的偏置电压。

本申请取得的技术效果是抑制了电源纹波对功率放大器的射频输出信号的频谱扩展,消除了电源纹波对功率放大器的性能的影响。

附图说明

图1是电源噪声或纹波对射频放大器输出频谱的影响的示意图。

图2是一种现有的射频功率放大器中的升压电源调制器的结构示意图。

图3是一种现有的包络跟踪器中的升压模块的结构示意图。

图4是一种现有的堆叠结构的功率放大器的结构示意图。

图5是本申请提供的基于升压技术的功率放大器的实施例一的结构示意图。

图6是本申请提供的基于升压技术的功率放大器的实施例二的结构示意图。

图7是本申请提供的基于升压技术的功率放大器的实施例三的结构示意图。

图中附图标记说明:vbias1为偏置电压一;vbat为电源电压;vg2为栅偏电压二;vg3为栅偏电压三;vg4为栅偏电压四;vboost为升压电压;vref为参考电压;vm为中间电压;rfin为射频输入信号;rfout为射频输出信号;pm为pmos管;nm为nmos管;q为hbt;r为电阻;c为电容;l为电感。

具体实施方式

请参阅图5,这是本申请提供的基于升压技术的功率放大器的实施例一。该实施例一包括升压电路和放大电路两部分。所述升压电路用来将电源电压vbat进行升压,得到升压电压vboost。所述升压电路还用来根据参考电压vref和升压电压vboost生成一个中间电压vm,该中间电压vm中包含的纹波的相位与升压电压vboost中包含的纹波的相位相反。所述放大电路包括至少两个功率晶体管组成共源共栅或者共射共基结构(即cascode结构)。升压电压vboost作为最后一级共栅极晶体管或共基极晶体管的电源电压,也就是作为所有功率晶体管的电源电压。中间电压vm作为任意一个功率晶体管的偏置电压。在最后一级共栅极晶体管或共基极晶体管的输出端就有升压电压vboost中的纹波与中间电压vm中的纹波由于幅度相等、相位相反而相互抵消。

所述升压电路具体包括一个开关电源控制单元、一个pmos管、一个nmos管、一个比较器、一个低通滤波器、一个可变增益放大器和一个缓冲器。两个mos管pm1、nm1的基极均受控于开关电源控制单元。开关电源控制单元控制两个mos管pm1、nm1的开关频率、速度、占空比等,并且采用防直通栅极驱动缓冲,即不会使两个mos管pm1、nm1同时开启,在任意时刻或者仅有pmos管一pm1导通或者仅有nmos管一nm1导通,因此没有静态功耗。pmos管一pm1的发射极接电源电压vbat,nmos管一nm1的发射极接地,pmos管一的集电极与nmos管一的集电极相连并作为输出端。由此开关电源控制单元可以通过控制两个mos管pm1、nm1实现对电源电压vbat的升压或降压,本申请主要使用到的是升压功能。pmos管一pm1的集电极连接nmos管一nm1的集电极,并输出升压电压vboost。电源电压vbat通常由锂电池提供,取值范围在3.3v至4.2v之间。经过升压后,升压电压vboost的取值范围可在3.3v至10v之间。电源电压vbat中包含电源纹波,升压电压vboost中也包含电源纹波,如图5中的实线所示。电源纹波主要集中在开关电源的开关频率及其谐波频率。电源纹波分为高频分量与低频分量,通常将开关电源的开关频率及其低次谐波(例如4次及以下谐波)频率称为低频分量,将开关电源的高次谐波(例如5次及以上谐波)频率称为高频分量。升压电压vboost与参考电压vref分别进入比较器的正输入端、负输入端,该比较器的输出端依次连接一个低通滤波器、一个可变增益放大器、一个缓冲器后,得到中间电压vm。参考电压vref是一个不随工艺、温度、时间变化的直流电压,比较器用来实现升压电压vboost与参考电压vref的比较。参考电压vref中不包含纹波,比较器输出的电压中也包含电源纹波的高频分量与低频分量。低通滤波器用来允许低频纹波通过,滤除高频纹波,低通滤波器输出的电压中仅包含低频纹波。可变增益放大器用来调节电信号的幅度。缓冲器用来提高电流驱动能力。缓冲器输出的中间电压vm中仅包含有低频的纹波分量,称为中间纹波,如图5中的虚线所示。电源纹波与中间纹波的相位相同。中间纹波的幅度可通过可变增益放大器的增益进行调节。

所述放大电路中至少包括两个功率晶体管q1、q2,例如均为hbt,优选为砷化镓(gaas)hbt,它们形成共射共基结构。共射晶体管q1的发射极接地,基极通过电容一c1接收射频输入信号rfin,集电极输出放大后的信号给共基晶体管q2的发射极。共射晶体管q1的基极偏置电压由偏置电压一vbias1和电源电压vbat提供。具体而言,偏置电压一vbias1通过级联的电阻二r2、二极管四q4和二极管五q5接地,二极管四q4和二极管五q5实现温度补偿功能。二极管四q4的阳极还连接晶体管三q3的基极,并通过电容二c2接地,电容二c2实现线性化。晶体管三q3的集电极连接电源电压vbat,发射极通过电阻一r1连接共射晶体管q1的基极为其提供基极偏置电压。共基晶体管q2的基极偏置电压由中间电压vm提供。具体而言,中间电压vm通过级联的电阻三r3和电容三c3接地,电阻三r3和电容三c3中间的连接点还连接共基晶体管q2的基极为其提供基极偏置电压。共基晶体管q2的漏极通过电感一l1连接升压电压vboost,升压电压vboost作为共基晶体管q2的电源电压。共基晶体管q2的漏极还通过电容四c4输出射频输出信号rfout。电感一l1与电容四c4构成了共基晶体管q2的集电极位置的低通网络。

在实施例一中,对共基晶体管q2来说,其基极偏置的中间电压vm中包含有中间纹波,其漏极接收的升压电压vboost中包含有电源纹波,中间纹波与电源纹波的相位相同。对于中间电压vm而言,其从共基晶体管q2的基极输入集电极输出,相当于中间电压vm经过了共发射极(commonemitter)放大,因此在共基晶体管q2的集电极位置的中间纹波的相位变反。对升压电压vboost而言,共基晶体管q2的集电极位置的电感一l1与电容四c4构成了一个低通网络,该低通网络滤除了升压电压vboost中所包含的电源纹波中的高频分量。因此在共基晶体管q2的集电极位置(即输出端),中间纹波与电源纹波剩余的低频分量的相位相反且幅度相等,因此在共基晶体管q2的集电极得到的射频输出信号rfout中两种纹波相互抵消,从而降低了电源纹波对功率放大器的性能的影响,抑制了电源纹波所造成的输出频谱扩展的现象。为了使共基晶体管q2的集电极位置使中间纹波与电源纹波的幅度相等,可以通过可变增益放大器调节升压电路所输出的中间纹波的幅度。

请参阅图6,这是本申请提供的基于升压技术的功率放大器的实施例二。该实施例二与实施例一的区别仅在于两个功率晶体管的基极偏置电压的选择。在实施例一中,共射晶体管q1的基极偏置电压由偏置电压一vbias1和电源电压vbat提供,共基晶体管q2的基极偏置电压由中间电压vm提供。在实施例二中,共基晶体管q2的基极偏置电压由电源电压vbat提供,共射晶体管q1的基极偏置电压由中间电压vm和电源电压vbat提供。

具体而言,在实施例二中,中间电压vm通过级联的电阻二r2、二极管四q4和二极管五q5接地,二极管四q4和二极管五q5实现温度补偿功能。二极管四q4的阳极还连接晶体管三q3的基极,并通过电容二c2接地,电容二c2实现线性化。晶体管三q3的集电极连接电源电压vbat,发射极通过电阻一r1连接共射晶体管q1的基极为其提供基极偏置电压。电源电压vbat通过级联的电阻三r3和电容三c3接地,电阻三r3和电容三c3中间的连接点还连接共基晶体管q2的基极为其提供基极偏置电压。

在实施例二中,对于中间电压vm而言,其从共射晶体管q1的基极输入集电极输出,经过了共发射极放大,因此在共射晶体管q1的集电极位置的中间纹波的相位变反。该相位变反的中间纹波从共基晶体管q2的发射极输入集电极输出,在共基晶体管q2的集电极位置仍保持相位变反。对升压电压vboost而言,共基晶体管q2的集电极位置的电感一l1与电容四c4构成了一个低通网络,该低通网络滤除了升压电压vboost中所包含的电源纹波中的高频分量。因此在共基晶体管q2的集电极位置(即输出端),中间纹波与电源纹波剩余的低频分量的相位相反且幅度相等,因此在共基晶体管q2的集电极得到的射频输出信号rfout中两种纹波相互抵消,从而降低了电源纹波对功率放大器的性能的影响,抑制了电源纹波所造成的输出频谱扩展的现象。为了使共基晶体管q2的集电极位置使中间纹波与电源纹波的幅度相等,可以通过可变增益放大器调节升压电路所输出的中间纹波的幅度。

然而比较以上两个实施例可以发现,实施例二中从共射晶体管q1的偏置到共基晶体管q2的输出有较大的延时,因此降低了纹波抵消的抑制效果,因此实施例二不如实施例一的效果好。

请参阅图7,这是本申请提供的基于升压技术的功率放大器的实施例三。该实施例三与实施例一的区别仅在放大电路中。在实施例一中,放大电路包含两个hbt构成共射共基结构。在实施例三中,放大电路包含四个nmos管构成共源共栅结构,共源晶体管二nm2的栅极偏置电压由栅偏电压二vg2提供,共栅晶体管三nm3的栅极偏置电压由栅偏电压三vg3提供,共栅晶体管四nm4的栅极偏置电压由栅偏电压四vg4提供,共栅晶体管五nm5的栅极偏置电压由中间电压vm提供。

在实施例三中,对共栅晶体管五nm5来说,其栅极偏置的中间电压vm中包含有中间纹波,其漏极接收的升压电压vboost中包含有电源纹波,中间纹波与电源纹波的相位相同。对于中间电压vm而言,其从共栅晶体管五nm5的栅极输入漏极输出,相当于中间电压vm经过了共源极(commonsource)放大,因此在共栅晶体管五nm5的漏极位置的中间纹波的相位变反。对升压电压vboost而言,共栅晶体管五nm5的漏极位置的电感一l1与电容四c4构成了一个低通网络,该低通网络滤除了升压电压vboost中所包含的电源纹波中的高频分量。因此在共栅晶体管五nm5的漏极位置(即输出端),中间纹波与电源纹波剩余的低频分量的相位相反且幅度相等,因此在共栅晶体管五nm5的漏极得到的射频输出信号rfout中两种纹波相互抵消,从而降低了电源纹波对功率放大器的性能的影响,抑制了电源纹波所造成的输出频谱扩展的现象。为了使共栅晶体管五nm5的漏极位置使中间纹波与电源纹波的幅度相等,可以通过可变增益放大器调节升压电路所输出的中间纹波的幅度。

由实施例三可知,所述放大电路中的功率晶体管不仅可以采用hbt,而且可以采用mos或其他现有的功率放大元件。而且放大电路中可以包含大于两个的功率晶体管形成cascode结构,只需要将中间各级功率晶体管级联即可,仍未脱离本申请所公开的电路实现原理。

如果结合实施例二与实施例三,显然实施例三中的中间电压vm也可改为向放大电路中其他共栅晶体管的栅极偏置电压,然而由于延时较大均不如实施例三的效果好。

现有的功率放大器一旦采用升压技术后,开关电源所产生的纹波就会对功率放大器的性能带来不利影响。本申请所提供的功率放大器中,升压电路输出升压电压和中间电压,升压电压中包含具有高频分量与低频分量的电源纹波,中间电压中包含仅有低频分量的中间纹波,电源纹波与中间纹波的相位相同。中间电压、升压电压分别作为放大电路中的同一个功率晶体管的偏置和电源。中间纹波经过该功率晶体管的共发射极或共源极放大后,相位变反。电源纹波在该功率晶体管的集电极或漏极(即输出端)由lc低通网络滤除掉高频分量。从而在该功率晶体管的输出端使两种纹波由于相位相反且幅度相等而相互抵消,这样便消除了电源纹波对功率放大器的性能的影响。

以上仅为本申请的优选实施例,并不用于限定本申请。对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1