可变带宽低失调运算放大器的制作方法

文档序号:11731839阅读:292来源:国知局
可变带宽低失调运算放大器的制作方法与工艺

本发明涉及一种运算放大器,特别涉及一种带宽可变低失调运算放大器。



背景技术:

运算放大器经常是集成电路的常见单元,正是运算放大器的使用形成了各种功能的运算电路,然而运算放大器由于集成电路加工艺的局限性,运算放大器的器件不能做得完全对称,从而形成失配,最终成为运算放器的失调,影响电路的性能。同时运算放大器经常需要改变带宽来使用,比如需要降低功耗,或负载变化时提高稳定度,改变带宽以满足不同条件的应用需求。带宽可调节运算放大器,往往不能使不同带宽状态时的失调电压都做得非常小,过分增大输入对管在小带宽应用时将使运放进入亚阈值区,同时也造成芯片面积过大,芯片间的偏差更是让失调电压呈现高斯分布,改善一种带宽状态的失调电压可能导致另一种带宽状态失调电压增大。



技术实现要素:

为了解决现有技术中的上述技术问题,本发明提供一种可变带宽低失调运算放大器,能实现带宽可调,并且在不同带宽状态同时具备较小失调电压的功能。

为了解决上述技术问题,本发明采用下述技术方案:可变带宽低失调运算放大器,其特征在于:包括基本运算放大器、带宽调节电路、3-8译码器,失调校正电路、低功耗控制开关,基本运算放大器连接到失调校正电路、带宽调节电路以及低功耗控制开关,带宽调节电路连接到低功耗控制开关,失调校正电路连接到3-8译码器。

pmos管pm1~pm3、nmos管nm1~nm4组成基本运放大器,nmos管nb1-nb8、ns1-ns8构成失调校正电路,pmos管ps1~ps2以及pmos管pm4构成带宽调节电路,pmos管ps3形成低功耗控制开关;ps3的源级连至电源电压端口vdd,ps3的栅级构成低功耗控制端口ctr_pd,ps3漏级连接到pm1的源级,pm1的栅级构成基本运放大器的第一偏置电压端口pbias,pm1的源级连接到pm4的源级,pm1的漏级连接到pm4的漏级,并同时连接到pm2~pm3的源级,pm2的栅级构成基本运算放大器的同相输入端口vin+,pm3的栅级构成基本运算放大器的反相输入端口vin-,pm2的漏级连接到nm3的漏级,pm3的漏级连接到nm4的漏级,nm3的栅级与nm4的栅级连接并连接到电源电压端口vdd,nm1的源级与栅级相连构成基本运算放大器的第二偏置电压端口nbias,连接到nm2的栅级,nm1与nm2的源级连接至电源地端口gnd,nm2的漏级连接到nm4的源级,nm4的漏级构成基本运算放大器的输出端口,第一反向器inv1的输入端口与ps1的栅极相连构成带宽调节电路的带宽调节端口ctr,inv1的输出端口连接到ps2的栅级,ps1的源级连接到电源电压端口vdd,ps2的源级连接到pbias端口,ps1与ps2的漏级均连接到pm4的栅级,3-8译码器的输入端口为a1~a3,输出端口为d1~d8,3-8译码器输出端口d1~d8分别一一对应连接到ns1~ns8的栅级,ns1~ns8的漏级连接基本运放大的输出端口vout,ns1~ns8的源级分别一一对应连接到nb1~nb8的漏级,nb1~nb8的栅级均连至基本运放大器的第二电压偏置端口nbias,nb1~nb8的源级均连至电源地端口gnd。

由于采用上述技术方案,本发明的有益效果是:本发明通过简单的设计即可以实现带宽可调运算放大器,并且可以在不同带宽状态均实现低失调电压的功能,解决了现有工艺及现有技术下只能通过牺牲芯片面积达到低失调电压的技术问题。

附图说明

图1为本发明可变带宽低失调运算放大器的结构框图。

图2为本发明可变带宽低失调运算放大器的示意图。

具体实施方式

下面结合附图对本发明进一步详细说明。

如图1所示,本发明的可变带宽低失调运算放大器,包括基本运算放大器11、带宽调节电路14、3-8译码器13,失调校正电路12、低功耗控制开关15,基本运算放大器11连接到失调校正电路12、带宽调节电路14以及低功耗控制开关15,带宽调节电路14连接到低功耗控制开关15,失调校正电路12连接到3-8译码器13。

如图2所示,pmos管pm1-pm3、nmos管nm1-nm4组成基本运放大器11,nmos管nb1-nb8、ns1-ns8构成失调校正电路12,pmos管ps1-ps2以及pm4构成带宽调节电路14,pmos管ps3形成低功耗控制开关15。

ps3的源级连至电源电压端口vdd,ps3的栅级构成低功耗控制端口ctr_pd,ps3漏级连接到pm1的源级,pm1的栅级构成基本运放大器11的第一偏置电压端口pbias,pm1的源级连接到pm4的源级,pm1的漏级连接到pm4的漏级,并同时连接到pm2-pm3的源级,pm2的栅级构成基本运算放大器11的同相输入端口vin+,pm3的栅级构成基本运算放大器11的反相输入端口vin-,pm2的漏级连接到nm3的漏级,pm3的漏级连接到nm4的漏级,nm3的栅级与nm4的栅级连接并连接到电源电压端口vdd,nm1的源级与栅级相连构成基本运算放大器11的第二偏置电压端口nbias,连接到nm2的栅级,nm1与nm2的源级连接至电源地端口gnd,nm2的漏级连接到nm4的源级,nm4的漏级构成基本运算放大器11的输出端口。第一反向器inv1的输入端口与ps1的栅极相连构成带宽调节电路14的带宽调节端口ctr,inv1的输出端口连接到ps2的栅级,ps1的源级连接到电源电压端口vdd,ps2的源级连接到pbias端口,ps1与ps2的漏级均连接到pm4的栅级,3-8译码器13的输入端口为a1~a3,输出端口为d1~d8,3-8译码器13输出端口d1~d8分别一一对应连接到ns1~ns8的栅级,ns1~ns8的漏级连接基本运放大11的输出端口vout,ns1~ns8的源级分别一一对应连接到nb1~nb8的漏级,nb1~nb8的栅级均连至基本运放大器11的第二电压偏置端口nbias,nb1~nb8的源级均连至电源地端口gnd。

对图2所示电路进行工作分析,状态一:当带宽调节端口ctr为低电平、低功耗控制端口ctr_pd为低电平时,ps1、ps3导通、ps2、pm4关闭,仅pm1上有电流通过,pm4上没有电流,因此整个电路工作并进入低带宽状态,若此时基本运算放大器11存在较大的失调电压,电流源nb1~nb8的尺寸较小,其流过的电流也较小,ns1-ns8作为开关管,受3-8译码器的控制有选择地导通,相应地选择电流源nb1~nb8中的某几个并连到电流源nm2上,从而将失调电压消除。状态二:当带宽调节端口ctr为低电平、低功耗控制端口ctr_pd为高电平时,ps1、ps2导通、ps1关闭、pm4导通,pm1与pm4上均有电流通过,因此整个电路工作并进入高带宽状态,若此时基本运算放大器11存在较大的失调电压,电流源nb1~nb8的尺寸较小,其流过的电流也较小,受3-8译码器3-8译码器根据实际情况输出某个的代码,有选择性地将开关管ns1~ns8导通,相应地选择电流源nb1~nb8中的某几个并连到电流源nm2上,从而将失调电压消除。状态三:当带宽调节端口ctr为高电平时,ps3关闭,基本运放器11的电流源pm1、pm4上均无电流通过,基本运放器11进行低功耗状态停止工作。因此在低带宽状态与高带宽状态,通过3-8译码器的输出代码可以控制并联到电流源nm2的大小,从将两种状态下的失调电压都达到较小的值。

本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1