一种射频芯片高功率放大器的防静电保护电路的制作方法

文档序号:13240120阅读:1310来源:国知局

本发明涉及一种电路,具体的说,涉及了一种射频芯片高功率放大器的防静电保护电路。



背景技术:

目前的射频集成电路的esd的瓶颈,局限在几个射频引脚上(比如:射频的低噪声放大器(lna)输入脚,射频的功率放大器(pa)输出脚)。这几个脚的esd很难超过4kv,一般2kv左右,而且这两个脚由于要接天线,更容易招到静电的攻击而损坏。

现有射频芯片的功率放大器(pa)的esd保护电路,一般根据需要输出的功率通过叠加多个二极管来实现保护功率放大器(pa)免被静电损坏。这种做法在需要输出高功率时,需要叠加很多二极管,比如20dbm的发射功率大概需要8个二极管叠加,很难使esd的性能达到4kv。现在如果需要高的esd性能,很多做法是在芯片外的印刷电路板(pcb)增加esd保护电路,这就增加了成本,而且会损失pa的效率,也就是同样的功率需要更大的电流。

为了解决以上存在的问题,人们一直在寻求一种理想的技术解决方案。



技术实现要素:

本发明的目的是针对现有技术的不足,从而提供一种设计科学、实用性强、结构简单、esd性能高、成本低的射频芯片高功率放大器的防静电保护电路。

为了实现上述目的,本发明所采用的技术方案是:一种射频芯片高功率放大器的防静电保护电路,包括pa核心电路、pa输出匹配电路、esd保护电路和电源开关电路,所述电源开关电路连接所述pa输出匹配电路;所述esd保护电路包括二极管d1、二极管d2、二极管d3、二极管d4、二极管d5、二极管d6、二极管d7、二极管d8、二极管d9、pad1、mos管n3和mos管n4,所述二极管d1的阳极接地,所述二极管d1的阴极正向通过所述二极管d2连接所述mos管n3的漏极,所述mos管n3的源极连接所述mos管n4的漏极,所述mos管n4的源极接地,所述mos管n3的栅极连接电源vdd,所述二极管d2的阴极依次正向通过所述二极管d3、所述二极管d4、所述二极管d5、所述二极管d6、所述二极管d7、所述二极管d8和所述二极管d9连接电源vdd,所述mos管n4的栅极连接所述电源开关电路,所述二极管d1的阴极连接所述pa核心电路,所述二极管d1的阴极还通过所述pad1连接所述pa输出匹配电路。

基于上述,所述pa输出匹配电路包括天线、电感l1、电感l2、电感l3、电容c1、电容c2、电容c3和电容c4,所述天线依次通过所述电感l3、所述电感l2、所述电容c1、所述电容l1和所述电容c4接地,所述电感l3的一端通过所述电容c3接地,所述电感l3的另一端通过所述电容c2接地;所述电源开关电路包括mos管p1和pad2,所述mos管p1的源极连接电源vdd,所述mos管p1的栅极连接所述mos管n4的栅极,所述mos管p1的漏极依次通过所述pad2和所述电容c4接地;其中,所述pad1连接在所述电容c1和所述电感l1的连接点处。

基于上述,还包括clamp保护电路,所述clamp保护电路包括二极管d10、电阻r1、电容c5、mos管n5和非门,所述二极管d10的阳极和所述电容c5的一端分别接地,所述二极管d10的阴极连接电源vdd,所述电容c5的另一端通过所述电阻r1连接电源vdd,所述mos管n5的漏极连接电源vdd,所述mos管n5的源极接地,所述mos管n5的栅极连接所述非门的输出端,所述非门的输入端连接在所述电容c5与所述电阻r1的连接点处。

本发明相对现有技术具有突出的实质性特点和显著的进步,具体的说,本发明针对射频芯片的射频模块发射时间很短这一特点,在不改变pa的电路结构的基础上,通过加入pa的esd保护电路和p1开关管,使pa得esd性能显著提升,而且不会损失功率放大器的效率,其具有设计科学、实用性强、结构简单、esd性能高、成本低的优点。

附图说明

图1是本发明的电路结构示意图。

具体实施方式

下面通过具体实施方式,对本发明的技术方案做进一步的详细描述。

如图1所示,一种射频芯片高功率放大器的防静电保护电路,包括pa核心电路、pa输出匹配电路、esd保护电路和电源开关电路,所述电源开关电路连接所述pa输出匹配电路;所述esd保护电路包括二极管d1、二极管d2、二极管d3、二极管d4、二极管d5、二极管d6、二极管d7、二极管d8、二极管d9、pad1、mos管n3和mos管n4,所述二极管d1的阳极接地,所述二极管d1的阴极正向通过所述二极管d2连接所述mos管n3的漏极,所述mos管n3的源极连接所述mos管n4的漏极,所述mos管n4的源极接地,所述mos管n3的栅极连接电源vdd,所述二极管d2的阴极依次正向通过所述二极管d3、所述二极管d4、所述二极管d5、所述二极管d6、所述二极管d7、所述二极管d8和所述二极管d9连接电源vdd,所述mos管n4的栅极连接所述电源开关电路,所述二极管d1的阴极连接所述pa核心电路,所述二极管d1的阴极还通过所述pad1连接所述pa输出匹配电路。

由于通信频谱的限制,以及空中射频频率日益拥挤,国际标准对通信模块的发射时间有严格的要求,在发射大功率时,一般要求发射时间和空闲时间的占空比为千分之一,也即pa的工作时间很短。在pa不工作期间,所述esd保护电路的所述mos管n4的栅极控制信号pa_off输出高电平,所述mos管p1被关闭,当所述天线受到正压的静电攻击时,net0线的电压只要高于所述二极管d2的导通电压,所述二极管d2就会导通,正压的静电通过所述二极管d2、所述mos管n3和所述mos管n4导入地,从而把静电泄放掉。当pa的天线受到负压的静电攻击时,net0线的电压只要高于所述二极管d1的导通电压,负压的静电即可通过所述二极管d1导入地面,从而把负压的静电快速泄放掉。在pa很短的工作时间里,所述mos管n4的栅极控制信号pa_off输出低电平,所述mos管n4截止,所述mos管p1导通,这样就不影响pa的正常工作。

优选地,所述pa输出匹配电路包括天线、电感l1、电感l2、电感l3、电容c1、电容c2、电容c3和电容c4,所述天线依次通过所述电感l3、所述电感l2、所述电容c1、所述电容l1和所述电容c4接地,所述电感l3的一端通过所述电容c3接地,所述电感l3的另一端通过所述电容c2接地;所述电源开关电路包括mos管p1和pad2,所述mos管p1的源极连接电源vdd,所述mos管p1的栅极连接所述mos管n4的栅极,所述mos管p1的漏极依次通过所述pad2和所述电容c4接地;其中,所述pad1连接在所述电容c1和所述电感l1的连接点处。

优选地,该射频芯片高功率放大器的防静电保护电路还包括clamp保护电路,所述clamp保护电路包括二极管d10、电阻r1、电容c5、mos管n5和非门,所述二极管d10的阳极和所述电容c5的一端分别接地,所述二极管d10的阴极连接电源vdd,所述电容c5的另一端通过所述电阻r1连接电源vdd,所述mos管n5的漏极连接电源vdd,所述mos管n5的源极接地,所述mos管n5的栅极连接所述非门的输出端,所述非门的输入端连接在所述电容c5与所述电阻r1的连接点处。

最后应当说明的是:以上实施例仅用以说明本发明的技术方案而非对其限制;尽管参照较佳实施例对本发明进行了详细的说明,所属领域的普通技术人员应当理解:依然可以对本发明的具体实施方式进行修改或者对部分技术特征进行等同替换;而不脱离本发明技术方案的精神,其均应涵盖在本发明请求保护的技术方案范围当中。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1