包括锁相环电路的集成电路的制作方法

文档序号:19749562发布日期:2020-01-21 19:10阅读:151来源:国知局
包括锁相环电路的集成电路的制作方法

相关申请的交叉引用

本申请要求于2018年7月13日在韩国知识产权局提交的韩国专利申请no.10-2018-0081730的优先权,其公开内容通过引用整体并入本文中。

本发明构思涉及集成电路,更具体地,涉及包括在集成电路中的锁相环电路。



背景技术:

锁相环(pll)电路是调整相位以使输出信号的频率和/或相位同步到参考信号的电路,并且可以用于各种领域。锁相环电路可以包括压控振荡器(vco)和向压控振荡器提供控制电压的环路滤波器,并且由压控振荡器生成的输出信号的特性可以由该控制电压确定。因此,为了确保锁相环电路的性能,可以有效地去除包括在环路滤波器输出的控制电压中的各种噪声分量。



技术实现要素:

本发明构思的一个方面是提供一种包括输出控制电压的传输开关在内的锁相环电路,以显著地降低在各种电路元件中发生的泄漏分量对控制电压的影响。

根据本发明构思的一个方面,集成电路可以包括锁相环电路。该锁相环电路可以包括:压控振荡器,被配置为基于控制电压输出具有预定频率的时钟信号;相位频率检测器,被配置为将时钟信号与参考信号进行比较以输出第一控制信号和第二控制信号;电荷泵,被配置为基于第一控制信号和第二控制信号输出控制电压;电压源,包括通过传输开关连接到电荷泵的输出端子的输出端子;以及泄漏去除器电路,连接到传输开关并且被配置为在该传输开关断开时去除流过该传输开关的泄漏电流。

根据本发明构思的一个方面,集成电路可以包括锁相环电路。该锁相环电路可以包括:压控振荡器,被配置为基于控制电压输出时钟信号;相位频率检测器,被配置为将时钟信号与参考信号进行比较,以输出第一控制信号和第二控制信号;电荷泵,包括输出端子并且被配置为基于第一控制信号和第二控制信号输出控制电压;电压源,被配置为当pll电路处于第一锁定模式时通过传输开关向电荷泵的输出端子输出第一电压,以及当pll电路在第一锁定模式之后处于第二锁定模式时,使电压源的输出端子浮置;以及泄漏去除器装置,连接到传输开关和电压源的输出端子,以用于在pll电路处于第二锁定模式时去除流过该传输开关的泄漏电流。

根据本发明构思的一个方面,集成电路可以包括锁相环电路。该锁相环电路可以包括:振荡器,被配置为基于控制电压输出时钟信号;相位频率检测器,被配置为将时钟信号与参考时钟信号进行比较,以输出第一控制信号和第二控制信号;电荷泵,具有输出端子并且被配置为基于第一控制信号和第二控制信号在电荷泵的输出端子上输出控制电压;传输开关,具有第一节点和第二节点,该第一节点连接到电荷泵的输出端子;电压源,包括连接到第二节点的输出端子、以及第一电阻器和第二电阻器,并且被配置为当pll电路处于粗锁定模式时通过传输开关向电荷泵的输出端子输出电压,并且当pll电路在粗锁定模式之后处于细锁定模式时使电压源的输出端子浮置;以及缓冲器,具有连接到第一节点的输入端子和通过缓冲器开关连接到第二节点的输出端子,并且被配置为当pll电路处于细锁定模式时阻止流过该传输开关的泄漏电流。

附图说明

根据结合附图给出的以下具体描述,将更清楚地理解本公开的上述和其他方面、特征和其他优点,在附图中:

图1和图2是示出了根据示例实施例的包括锁相环电路的系统的示意图;

图3是被提供以示出锁相环电路的一部分的电路图;

图4是被提供以示出锁相环电路的控制电压的曲线图;

图5和图6是被提供以示出根据示例实施例的锁相环电路和锁相环电路的操作的电路图;

图7是被提供以示出根据示例实施例的锁相环电路的操作的时序图;

图8是被提供以示出根据示例实施例的锁相环电路和锁相环电路的操作的电路图;

图9、图10a和图10b是被提供以示出根据示例实施例的锁相环电路的操作的曲线图;

图11是示出了根据示例实施例的包括锁相环电路的rf系统的示图;以及

图12是示出了根据示例实施例的包括锁相环电路的电子设备的框图。

具体实施方式

围绕功能框、单元和/或模块描述并在附图中示出了实施例。这些框、单元和/或模块可以通过电子(或光学)电路(例如,逻辑电路、分立组件、微处理器、硬连线电路、存储器元件、布线连接等)物理地实现,可以使用半导体制造技术和/或其他制造技术将这些电子(或光学)电路一起形成在单个集成电路中(例如,作为单个半导体芯片)或形成为分离的集成电路和/或分立组件(例如,在印刷电路板上连线在一起的若干个半导体芯片)。可以通过使用软件(例如,微代码)编程以执行本文所讨论的各种功能的处理器(例如,微处理器、控制器、cpu、gpu)或多个处理器来实现这些框、单元和/或模块。每个框、单元和/或模块可以通过专用硬件实现,或者被实现为用于执行一些功能的专用硬件和用于执行其他功能的处理器的组合。此外,实施例的每个框、单元和/或模块可以通过物理上分离的电路来具体实现,而不需要形成为单个集成电路。

在下文中,将参考附图详细描述本公开的示例实施例。图1和图2是示出了根据示例实施例的包括锁相环电路的系统(或集成电路)的示意图。

首先,参考图1,根据示例实施例的系统或集成电路10可以包括自动频率控制器(afc)11和锁相环(pll)电路12。锁相环电路是通过调整相位变化而不是幅度来使输出信号同步到现有信号的频率和相位的电路,并且可以包括检测相位和频率的电路、振荡器等。例如,包括在锁相环电路12中的振荡器可以是压控振荡器(vco)。可以通过输入到压控振荡器的控制电压来调整由锁相环电路12输出的信号的频率和/或相位。

自动频率控制器11可以控制锁相环电路12的操作。例如,自动频率控制器11调整输入到锁相环电路12的压控振荡器的控制电压,从而调整锁相环电路12的输出信号的频率和/或相位。

接下来,参考图2,根据示例实施例的系统或集成电路20可以包括自动频率控制器30和锁相环电路40。锁相环电路40可以包括相位频率检测器41、电荷泵42、环路滤波器43、压控振荡器44、分频器45等。图2中所示的锁相环电路40的配置通过示例的方式示出,并且可以对其进行各种修改。

如上所述,锁相环电路40可以将由压控振荡器44生成的输出信号out的频率和/或相位同步到参考信号(或参考时钟信号)ref。为此,相位频率检测器41可以接收输出信号out的反馈,并且可以将输出信号out与参考信号ref进行比较。可以在输出信号out的反馈路径中提供分频器45,并且相位频率检测器41可以将参考信号ref的频率与通过分频器45的输出信号out的频率进行比较,从而输出与它们之间的差相对应的信号。

例如,由相位频率检测器41输出的信号可以用作电荷泵42的控制信号。电荷泵42可以包括连接到第一电力节点的第一电流源和连接到第二电力节点的第二电流源,并且可以在第一电流源与第二电流源之间连接第一开关和第二开关。电荷泵42的输出节点可以是第一开关与第二开关之间的节点,并且第一开关和第二开关中的每一个可以通过相位频率检测器41输出的信号来导通或断开。

电荷泵42输出预定的控制电压,并且压控振荡器44的输出信号out的频率和/或相位可以通过电荷泵42输出的控制电压确定。同时,为了去除由电荷泵42输出的控制电压的噪声分量,可以在电荷泵42与压控振荡器44之间连接环路滤波器43。例如,包括在环路滤波器43中的电容器可以通过电荷泵42输出的电流来充电,并且可以由经充电的电容器将控制电压输入到压控振荡器44。

根据相关技术,锁相环电路40可以在粗锁定模式和细锁定模式下操作。在粗锁定模式中,可以激活包括在环路滤波器43中的能够向电容器提供适当电压的电压源。例如,电压源可以通过实现为开关元件的传输开关连接到电容器,并且传输开关可以在粗锁定模式下导通,因此环路滤波器43的电容器可以通过电压源的输出电压来充电。电压源可以仅实现为分压器,等等。当粗锁定模式终止并且细锁定模式开始时,传输开关断开,因此环路滤波器可以与电压源分离。

最近,在电子设备中消耗的电力已经成为重要的问题,并且为了减小安装在电子设备的处理器上的锁相环电路40的电力消耗,可以降低用于驱动锁相环电路40的电源电压vdd。例如,在数字域中设计诸如相位频率检测器41、电荷泵42、环路滤波器43、压控振荡器44等组件,从而降低电源电压vdd。

如上所述,当电源电压vdd减小时,传输开关可以仅实现为具有相对较小的阈值电压的开关元件。因此,泄漏电流可以流过在细锁定模式下断开的传输开关。泄漏电流可能影响由环路滤波器43向压控振荡器44提供的控制电压。因此,在细锁定模式下,压控振荡器44的输出信号可能不会精确地同步到期望的频率和/或相位。

此外,随着电源电压vdd减小,传输开关的阈值电压与电源电压vdd的比率(vdd/vth)可能减小。因此,可能导致传输开关在特定电压下的增加的导通电阻。为了防止由于导通电阻的增加而使建立时间增加,可以增加传输开关的尺寸。然而,可能发生在传输开关的断开状态下通过传输开关的泄漏电流增加的问题。

为了解决上述问题,根据示例实施例的锁相环电路40可以包括泄漏去除器(或泄漏去除器电路),从而显著地减小在传输开关的断开状态下通过传输开关的泄漏电流对控制电压的影响。泄漏去除器可以将传输开关的两个端子处的电压维持到相同值,或者可以连接到传输开关的一侧以显著地减小电压随泄漏电流的变化。因此,在不需要增加传输开关的尺寸的情况下,可以将传输开关设计为具有期望的导通电阻,并且可以将锁相环电路40的建立时间确定为期望值。

图3是被提供以示出锁相环电路的电路图。

图3可以是示出了根据相关技术的锁相环电路50中包括的电荷泵51、环路滤波器52和电压源53的电路图。电荷泵51可以包括第一电流源cs1、第二电流源cs2、第一控制开关tc1、第二控制开关tc2等。第一电流源cs1和第一控制开关tc1可以连接到提供第一电源电压vdd的第一电力节点,而第二电流源cs2和第二控制开关tc2可以连接到提供第二电源电压vss的第二电力节点。电荷泵51的输出节点可以被定义为第一控制开关tc1与第二控制开关tc2之间的节点。

第一控制开关tc1和第二控制开关tc2可以分别由第一控制信号up和第二控制信号dn控制。第一控制信号up和第二控制信号dn可以具有相反的相位。环路滤波器52可以去除电荷泵51的输出电压vcp中包括的噪声分量,从而生成控制电压vctrl。

电压源53可以通过传输开关tg连接到环路滤波器52,并且传输开关tg可以在粗锁定模式下导通。在粗锁定模式下,电压源53的第一开关t1和第二开关t2可以与传输开关tg一起导通。因此,可以向环路滤波器52提供由电压源53的第一电阻器r1和第二电阻器r2确定的电压。当粗锁定模式终止并且细锁定模式开始时,传输开关tg断开,因此电压源53可以与控制电压vctrl的输出节点分离。

传输开关tg在细锁定模式下断开,因此电压源53可以不影响控制电压vctrl。然而,在实际电路中,传输开关tg的切断电阻可能生成通过电压源53的泄漏电流,从而可能引起控制电压vctrl的变化。

图4是被提供以示出锁相环电路的控制电压的曲线图。

参考图4,在细锁定模式开始的第一时间点t1之后,控制电压vctrl可能由于通过传输开关tg和电压源53的泄漏电流而波动。具体地,当减小第一电源电压vdd的大小以便减小锁相环电路50的功耗时,传输开关tg的阈值电压和切断电阻一起减小,因此可能生成影响控制电压vctrl的更大的泄漏电流。

图5和图6是被提供以示出根据示例实施例的锁相环电路和锁相环电路的操作的电路图。

参考图5,根据示例实施例的锁相环电路100可以包括电荷泵110、环路滤波器120、电压源130、泄漏去除器(或泄漏去除器电路)140等。电荷泵110可以具有由第一电源电压vdd操作的第一电流源cs1和连接到第二电源电压vss以便被操作的第二电流源cs2,并且可以通过第一控制开关tc1和第二控制开关tc2的开/关操作来生成输出电压vcp。

第一控制开关tc1和第二控制开关tc2可以分别通过第一控制信号up和第二控制信号dn来导通/断开,并且第一控制信号up和第二控制信号dn可以由设置在电荷泵110的前端处的相位频率检测器41(如图2所示)生成。相位频率检测器可以将压控振荡器的输出信号与参考信号ref进行比较,从而生成第一控制信号up和第二控制信号dn。

电压源130可以实现为分压器等。传输开关tg可以包括连接到电荷泵110的输出端子的第一节点和连接到电压源130的第二节点。因此,当传输开关tg导通时,电压源130可以连接到环路滤波器120。

当锁相环电路100在粗锁定模式下操作时,传输开关tg以及电压源130中的第一开关t1和第二开关t2可以导通。因此,可以通过传输开关tg向环路滤波器120输入由电压源130的第一电阻器r1和第二电阻器r2确定的电压。传输开关tg可以是与nmos晶体管和pmos晶体管进行组合的开关元件,并且可以用各种开关元件来替换。例如,第一开关t1和第二开关t2可以由第一开关信号s1控制,并且传输开关tg可以由第二开关信号s2控制。在示例实施例中,第一电阻器r1和第二电阻器r2可以具有相同的电阻值。传输开关tg还可以包括反相器。可以通过第二开关信号s2导通或断开传输开关tg的pmos晶体管和nmos晶体管。例如,反相器具有连接到pmos晶体管和nmos晶体管之一的栅极的输入节点和连接到pmos晶体管和nmos晶体管中的另一个的栅极的输出节点。反相器可以通过输入节点接收第二开关信号s2以导通/断开pmos晶体管和nmos晶体管。

当锁相环电路100进入细锁定模式时,为了防止电压源130影响控制电压vctrl,传输开关tg以及第一开关t1和第二开关t2可以断开。在细锁定模式下,电压源130的输出端子可以由于通过第一开关信号s1使第一开关t1和第二开关t2断开而浮置并与第一电源电压vdd和第二电源电压vss分离。然而,如上所述,由于可能存在于传输开关tg、第一开关t1和第二开关t2中的切断电阻,因此可能生成通过传输开关tg和电压源130的泄漏电流。控制电压vctrl可能由于泄漏电流而波动,这可能是使得压控振荡器生成具有准确的相位和频率的输出信号的干扰因素。

在示例实施例中,可以使用泄漏去除器140显著地减小泄漏电流对控制电压vctrl的影响。参考图5,泄漏去除器140可以包括缓冲器和连接到缓冲器的输出端子的缓冲器开关t3。缓冲器可以包括具有负反馈结构的运算放大器u1。例如,运算放大器u1可以是单位增益运算放大器。缓冲器开关t3可以连接在运算放大器u1的输出端子与传输开关tg的第二节点之间。运算放大器u1的反相输入端子通过负反馈路径连接到运算放大器u1的输出端子,并且运算放大器u1的非反相输入端子可以连接到传输开关tg的第一节点。

当锁相环电路100在粗锁定模式之后进入细锁定模式时,传输开关tg以及第一开关t1和第二开关t2断开,并且缓冲器开关t3可以导通。在图5所示的示例实施例中,由于运算放大器u1具有负反馈结构,所以传输开关tg的第一节点和第二节点的电压可以维持在相同的大小。因此,在细锁定模式下,可以显著地减小或阻止由传输开关tg的切断电阻引起的泄漏电流,并且可以将控制电压vctrl维持在稳定值。在示例实施例中,传输开关tg、第一开关t1、第二开关t2、缓冲器开关t3等可以由自动频率控制器(afc)30控制。例如,afc30可以生成第一开关信号s1至第三开关信号s3。

此外,在示例实施例中,在不改变诸如传输开关tg的尺寸(例如,pmos晶体管和nmos晶体管中的每一个的宽度/长度)等设计的情况下,可以使用泄漏去除器140来去除或阻止通过传输开关tg的泄漏电流。在示例实施例中,可以去除根据传输开关tg的尺寸的导通电阻与泄漏电流之间的相关性。因此,可以自由地确定传输开关tg的尺寸等,因此可以将锁相环电路100的建立时间设计为期望值。

如上所述,自由地确定传输开关tg的尺寸。在这方面,它可以有助于改善电压源130的输出电压分布。即使当第一开关t1和第二开关t2中的每一个的设计结构相同时,第一开关t1和第二开关t2也可以通过变化(例如,工艺、电压和温度pvt变化)而具有不同的导通电阻。因此,第一电阻器r1和第二电阻器r2中的每一个的电阻值增加,因此可以减小电压源130的输出电压分布。在这种情况下,可以增加使电压源130的输出电压稳定的建立时间。根据相关技术,当传输开关tg的尺寸(宽度/长度)被设计得较大以便减小使电压源130的输出电压稳定的建立时间时,在细锁定模式下通过传输开关tg的泄漏电流增加,因此控制电压vctrl可能波动。然而,在示例实施例中,无论传输开关tg的尺寸如何,泄漏电流都能够被泄漏去除器140去除或阻止。因此,传输开关tg被设计得足够大,并且第一电阻器r1和第二电阻器r2中的每一个的电阻值被设计得足够大,因此可以减小电压源130的输出电压分布,同时也可以减小电压源130的输出电压的建立时间。

参考图6,根据示例实施例的锁相环电路200可以包括电荷泵210、环路滤波器220、电压源230、泄漏去除器(或泄漏去除器电路)240等。在图6所示的示例实施例中,泄漏去除器240可以仅使用缓冲器开关t3来实现,而无需单独的缓冲器。参考图6,缓冲器开关t3连接在电荷泵210中包括的运算放大器u1的输出端子与传输开关tg之间,从而实现泄漏去除器240。例如,电荷泵210和泄漏去除器240可以共用运算放大器u1。

参考图6,电荷泵210可以包括第一控制开关tc1至第四控制开关tc4、第一电流源cs1、第二电流源cs2、以及运算放大器u1。运算放大器u1的反相输入端子通过负反馈路径连接到运算放大器u1的输出端子,并且运算放大器u1的非反相输入端子可以连接到电荷泵210的输出端子。此外,运算放大器u1的输出端子可以连接在第三控制开关tc3与第四控制开关tc4之间。可以分别通过第一控制信号up和第二控制信号dn来导通/断开第一控制开关tc1至第四控制开关tc4。运算放大器u1可以是被提供以解决可能在电荷泵210中发生的电荷共享问题的元件。

在示例实施例中,包括缓冲器开关t3的泄漏去除器240可以包括运算放大器u1以及第三控制开关tc3和第四控制开关tc4。在这种情况下,电荷泵210可以与图5的电荷泵110相同。

传输开关tg可以包括连接到电荷泵210的输出端子的第一节点和连接到电压源230的第二节点。运算放大器u1的非反相输入端子连接到电荷泵210的输出端子,并且缓冲器开关t3连接在运算放大器u1的输出端子与传输开关tg的第二节点之间。因此,可以实现作为图5中所示的示例实施例的电路。当缓冲器开关t3在细锁定模式下导通时,通过运算放大器u1来维持传输开关tg的第一节点和第二节点处的相同电压,因此可以减小由传输开关tg的切断电阻引起的泄漏电流。

图7是被提供以示出根据示例实施例的锁相环电路的操作的时序图。

图7是被提供以示出根据图5和图6中所示的示例实施例的锁相环电路100和200的操作的时序图。参考图7,在粗锁定模式中,第一开关t1和第二开关t2以及传输开关tg可以导通。然后,当细锁定模式开始时,第一开关t1和第二开关t2以及传输开关tg断开,并且缓冲器开关t3可以导通。因此,在细锁定模式期间,运算放大器u1可以使传输开关tg的第一节点和第二节点具有相同的电压。此外,当操作电荷泵110和210以输出控制电压vctrl时,可以减小由传输开关tg的切断电阻引起的泄漏电流的影响。

图8是被提供以示出根据示例实施例的锁相环电路和锁相环电路的操作的电路图。

参考图8,根据示例实施例的锁相环电路300可以包括电荷泵310、环路滤波器320、电压源330、泄漏去除器340等。在图8所示的示例实施例中,泄漏去除器340可以实现为使用第一子电阻器rs1和第二子电阻器rs2的分压器。例如,第一子电阻器rs1和第二子电阻器rs2可以具有相同的电阻值,并且与电压源330的第一电阻器r1和第二电阻器r2相比,可以具有相对较大的电阻值。在示例实施例中,第一子电阻器rs1和第二子电阻器rs2的电阻值可以是第一电阻器r1和第二电阻器r2的电阻值的几十到几百倍。传输开关tg的第一节点可以连接到电荷泵310的输出端子,并且传输开关tg的第二节点可以连接到第一子电阻器rs1与第二子电阻器rs2之间的公共节点。

当粗锁定模式终止且细锁定模式开始时,传输开关tg、第一开关t1和第二开关t2可以分别通过第一开关信号和第二开关信号而断开。在锁相环电路300的情况下,粗锁定模式下的控制电压vctrl与细锁定模式下的控制电压vctrl之差可能不显著。因为使用具有相对较大的电阻值的第一子电阻器rs1和第二子电阻器rs2来保持传输开关tg的第二节点的电压,因此可以减小通过传输开关tg的泄漏电流。第一子电阻器rs1和第二子电阻器rs2的电阻值大于电压源330中包括的第一电阻器r1和第二电阻器r2的电阻值。在这种情况下,由于使用泄漏去除器340而增加的电力消耗可能不显著。

图9、图10a和图10b是被提供以示出根据示例实施例的锁相环电路的操作的曲线图。

首先,图9是示出了根据示例实施例的向锁相环电路中的压控振荡器输入的控制电压的曲线图。参考图9,控制电压在预定的建立时间ts期间增加,并且可以达到目标电压vt。尽管未在图9中示出,但是控制电压可以在建立时间ts期间增加到大于目标电压vt的值。

为了通过锁相环电路生成具有期望的频率和/或相位的输出信号,需要向压控振荡器输入准确的控制电压。然而,如上所述,通过在细锁定模式下维持断开状态的传输开关的泄漏电流影响控制电压,因此发生控制电压的波动。因此,可能无法提供锁相环电路的输出信号所预期的频率和/或相位。

如先前参考各种示例实施例所述,在本公开中,使用泄漏去除器来减小传输开关的两个端子处的电压差,因此可以去除泄漏电流。

在图10a和图10b中,对图9的第一段td进行放大,首先,参考图10a的曲线图,在锁相环电路不包括泄漏去除器的情况下,控制电压可以基于目标电压td改变第一变化vd1。然后,参考图10b,其示出了包括泄漏去除器的锁相环电路中的控制电压,控制电压可以基于目标电压vt改变第二变化vd2,并且第二变化vd2可以小于第一变化vd1。例如,第一变化vd1可以是第二变化vd2的几十到几百倍。

图11是示出了根据示例实施例的包括锁相环电路的rf系统的示图。然而,应该注意,可以在根据示例实施例的锁相环电路中采用除rf系统之外的各种系统。

参考图11,根据示例实施例的rf系统400可以包括发送模块410、接收模块420、处理器430等。发送模块410和接收模块420可以共用匹配网络403、锁相环电路405、天线ant等。

当处理器430输出将发送的传输数据时,发送模块410可以使传输数据在从锁相环电路405接收的载波信号中重叠。例如,混频器411可以将传输信号转换成高频信号,并且功率放大器412可以放大传输信号并通过匹配网络403和天线ant输出传输信号。

当天线ant接收到信号时,低噪声放大器421可以放大该接收信号并向混频器422传送该接收信号。混频器422可以参考锁相环电路405的输出信号来将接收信号转换成低频信号,并且被转换成低频信号的接收信号可以由可变增益放大器423放大。模数转换器424可以将可变增益放大器423的输出转换成数字数据,然后向处理器430传送该数字数据。

锁相环电路405向两侧(即,发送模块410和接收模块420)发送输出信号,并且可以用于固定频率以防止频率波动,或者用于准确地改变频率。因此,如果未稳定地维持锁相环电路405的输出信号的频率,则rf系统400的整体性能可能降低。

如上所述,根据示例实施例的锁相环电路可以使用泄漏去除器来减小控制电压在细锁定模式下的波动。因此,可以稳定地操作接收控制电压以确定输出信号的频率的压控振荡器,从而改善诸如rf系统400的操作稳定性之类的性能。

图12是示出了根据示例实施例的包括锁相环电路的电子设备的框图。

根据图12中所示的示例实施例的电子设备1000可以包括显示器1010、通信模块1020、存储器1030、处理器1040、端口1050等。电子设备1000还可以包括电源、传感器模块等。在图12所示的组件中,可以为电子设备1000提供端口1050以与视频卡、声卡、存储卡、通用串行总线(usb)设备等进行通信。电子设备1000可以是包括智能电话、平板pc、智能可穿戴设备等的构思、以及根据相关技术的台式计算机和膝上型计算机。

处理器1040可以执行特定操作、命令、任务等。处理器1040可以是中央处理单元(cpu)、应用处理器(ap)或微处理器单元(mcu),并且可以与显示器1010、通信模块1020、存储器设备1030以及通过总线1060连接到端口1050的其他设备进行通信。

诸如显示器1010、通信模块1020、存储器1030、处理器1040等组件可以包括根据上面公开的示例实施例的锁相环电路。根据示例实施例的锁相环电路可以使用泄漏去除器在细锁定模式下稳定地生成控制电压,从而准确地维持输出信号的频率。

如上所述,根据本发明构思的示例实施例,可以提供一种电路,该电路使用分压器来提供适合于环路滤波器的电压,并且在将分压器与环路滤波器相连的传输开关断开时显著地减小通过传输开关和分压器的泄漏电流。由于无论传输开关的元件的设计如何都减小了泄漏电流,所以可以改善锁相环电路的性能而不会牺牲建立时间。

虽然以上已经示出并描述了示例实施例,但是本领域技术人员将清楚的是,在不脱离由所附权利要求限定的本公开的范围的情况下,可以进行修改和改变。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1