具有可选DC阻断电路的正逻辑开关的制作方法

文档序号:23014998发布日期:2020-11-20 12:19阅读:来源:国知局

技术特征:

1.一种fet开关的堆叠,至少一个fet开关需要负vgs来关断并且被配置成不需要负电力供应,所述至少一个fet开关在至少一端串联耦接至端盖fet,所述端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

2.一种fet开关的堆叠,包括至少一个正逻辑fet,所述至少一个正逻辑fet需要负vgs来关断并且被配置成不需要负电力供应,所述至少一个正逻辑fet在至少一端串联耦接至端盖fet,所述端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

3.一种fet开关堆叠,包括:

(a)一个或更多个正逻辑fet,所述一个或更多个正逻辑fet需要负vgs来关断并且被配置成不需要负电力供应;以及

(b)第一端盖fet,所述第一端盖fet在所述第一端盖fet的vgs基本上为零伏时关断,所述第一端盖fet串联耦接至所述一个或更多个串联耦接的正逻辑fet的第一端。

4.根据权利要求3所述的发明,还包括第二端盖fet,所述第二端盖fet在所述第二端盖fet的vgs基本上为零伏时关断,所述第二端盖fet串联耦接至所述一个或更多个串联耦接的正逻辑fet的第二端。

5.根据权利要求1、2或3所述的发明,还包括至少一个附加fet,所述至少一个附加fet在所述附加fet的vgs基本上为零伏时关断,所述至少一个附加fet串联耦接至所述fet开关堆叠。

6.根据权利要求1、2或3所述的发明,其中,每个端盖fet在处于关断状态时用作dc阻断电容器,而在处于导通状态时用作电阻性信号路径。

7.根据权利要求1、2或3所述的发明,还包括至少一个电容器,所述至少一个电容器耦接在对应的端盖fet的源极与漏极之间。

8.根据权利要求1、2或3所述的发明,还包括栅极偏置电阻器梯,所述栅极偏置电阻器梯包括多个串联耦接的电阻器,所述栅极偏置电阻器梯被配置成耦接至栅极偏置电压,其中,每个电阻器耦接至对应的相邻fet的各自的栅极。

9.根据权利要求8所述的发明,还包括耦接在所述栅极偏置电阻器梯与参考电位之间的电容器。

10.根据权利要求8所述的发明,还包括ac耦接栅极模块,所述ac耦接栅极模块耦接至所述栅极偏置电阻器梯的至少一端,并且所述ac耦接栅极模块被配置成耦接至射频电压源。

11.根据权利要求10所述的发明,其中,所述ac耦接栅极模块包括电容器或串联耦接至电阻器的电容器中的一个。

12.根据权利要求1、2或3所述的发明,还包括体电荷控制电阻器梯,所述体电荷控制电阻器梯包括多个电阻器,所述体电荷控制电阻器梯被配置成耦接至体偏置电压,其中,每个电阻器耦接至至少一个对应fet的体。

13.根据权利要求12所述的发明,还包括耦接在所述体电荷控制电阻器梯与参考电位之间的电容器。

14.根据权利要求12所述的发明,还包括ac耦接体模块,所述ac耦接体模块耦接至所述体电荷控制电阻器梯的至少一端并且被配置成耦接至射频电压源。

15.根据权利要求14所述的发明,其中,所述ac耦接体模块包括电容器或串联耦接至电阻器的电容器中的一个。

16.根据权利要求2或3所述的发明,还包括漏极-源极电阻器梯,所述漏极-源极电阻器梯包括多个串联耦接的电阻器,所述漏极-源极电阻器梯被配置成耦接至漏极-源极偏置电压,其中,每个电阻器耦接至对应的相邻正逻辑fet的各自的漏极和源极。

17.根据权利要求1、2或3所述的发明,还包括耦接至所述端盖fet的栅极的负栅极偏置电压供应。

18.根据权利要求1、2或3所述的发明,其中,至少一个fet是acsfet。

19.一种串联分流开关电路,包括:

(a)串联fet开关堆叠,具有输入端口和输出端口和,所述输入端口被配置成与rf信号线串联耦接;以及

(b)分流fet开关堆叠,耦接至所述串联fet开关堆叠的输出端口并且被配置成耦接至参考电位;

其中,所述串联fet开关堆叠和所述分流fet开关堆叠具有至少一个串联耦接的端盖fet,所述至少一个串联耦接的端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

20.一种串联分流开关电路,包括:

(a)串联fet开关堆叠,具有输入端口和输出端口,所述输入端口被配置成与rf信号线串联耦接;以及

(b)分流fet开关堆叠,耦接至所述串联fet开关堆叠的输出端口并且被配置成耦接至参考电位;

其中,所述串联fet开关堆叠和所述分流fet开关堆叠包括至少一个串联耦接的正逻辑fet,所述至少一个串联耦接的正逻辑fet串联耦接至至少一个端盖fet,所述至少一个端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

21.一种用于提供fet开关的堆叠的方法,包括:

(a)提供一个或更多个串联耦接的正逻辑fet,所述一个或更多个串联耦接的正逻辑fet需要负vgs来关断并且被配置成不需要负电力供应;以及

(b)提供第一端盖fet,所述第一端盖fet在所述第一端盖fet的vgs基本上为零伏时关断,所述第一端盖fet串联耦接至所述一个或更多个串联耦接的正逻辑fet的第一端。

22.根据权利要求21所述的方法,还提供第二端盖fet,所述第二端盖fet在所述第二端盖fet的vgs基本上为零伏时关断,所述第二端盖fet串联耦接至所述一个或更多个串联耦接的正逻辑fet的第二端。

23.根据权利要求21所述的方法,还包括:将至少一个附加fet串联耦接至所述fet开关堆叠,所述至少一个附加fet在所述附加fet的vgs基本上为零伏时关断。

24.根据权利要求21所述的方法,其中,每个端盖fet在处于关断状态时用作dc阻断电容器,而在处于导通状态时用作电阻性信号路径。

25.根据权利要求21所述的方法,还包括:将至少一个电容器耦接在对应的端盖fet的源极与漏极之间。

26.根据权利要求21所述的方法,还包括:提供栅极偏置电阻器梯,所述栅极偏置电阻器梯包括多个串联耦接的电阻器,所述栅极偏置电阻器梯被配置成耦接至栅极偏置电压,其中,每个电阻器耦接至对应的相邻fet的各自的栅极。

27.根据权利要求26所述的方法,还包括:在所述栅极偏置电阻器梯与参考电位之间耦接电容器。

28.根据权利要求26所述的方法,还包括:将ac耦接栅极模块耦接至所述栅极偏置电阻器梯的至少一端,并且将所述ac耦接栅极模块配置成耦接至射频电压源。

29.根据权利要求28所述的方法,其中,所述ac耦接栅极模块包括电容器或串联耦接至电阻器的电容器中的一个。

30.根据权利要求21所述的方法,还包括:提供体电荷控制电阻器梯,所述体电荷控制电阻器梯包括多个电阻器,所述体电荷控制电阻器梯被配置成耦接至体偏置电压,其中,每个电阻器耦接至至少一个对应fet的体。

31.根据权利要求30所述的方法,还包括:在所述体电荷控制电阻器梯与参考电位之间耦接电容器。

32.根据权利要求30所述的方法,还包括:将ac耦接体模块耦接至所述体电荷控制电阻器梯的至少一端,所述ac耦接体模块被配置成耦接至射频电压源。

33.根据权利要求32所述的方法,其中,所述ac耦接体模块包括电容器或串联耦接至电阻器的电容器中的一个。

34.根据权利要求21所述的方法,还包括:提供漏极-源极电阻器梯,所述漏极-源极电阻器梯包括多个串联耦接的电阻器,所述漏极-源极电阻器梯被配置成耦接至漏极-源极偏置电压,其中,每个电阻器耦接至对应的相邻正逻辑fet的各自的漏极和源极。

35.根据权利要求21所述的方法,还包括:将负栅极偏置电压供应耦接至所述端盖fet的栅极。

36.根据权利要求21所述的方法,其中,至少一个fet是acsfet。

37.一种用于提供串联分流开关电路的方法,包括:

(a)提供串联fet开关堆叠,所述串联fet开关堆叠具有输入端口和输出端口,所述输入端口被配置成与rf信号线串联耦接;以及

(b)将分流fet开关堆叠耦接至所述串联fet开关堆叠的输出端口;以及

(c)将所述分流fet开关堆叠配置成耦接至参考电位;

其中,所述串联fet开关堆叠和所述分流fet开关堆叠具有至少一个串联耦接的端盖fet,所述至少一个串联耦接的端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

38.一种用于提供串联分流开关电路的方法,包括:

(a)提供串联fet开关堆叠,所述串联fet开关堆叠具有输入端口和输出端口,所述输入端口被配置成与rf信号线串联耦接;

(b)将分流fet开关堆叠耦接至所述串联fet开关堆叠的输出端口;以及

(c)将所述分流fet开关堆叠配置成耦接至参考电位;

其中,所述串联fet开关堆叠和所述分流fet开关堆叠包括至少一个串联耦接的正逻辑fet,所述至少一个串联耦接的正逻辑fet需要负vgs来关断并且被配置成不需要负电力供应,所述至少一个串联耦接的正逻辑fet串联耦接至至少一个端盖fet,所述至少一个端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

39.一种fet开关堆叠,包括:

(a)多个串联耦接的fet,包括具有第一信号端子的第一端fet和具有第二信号端子的第二端fet;

(b)栅极偏置电阻器梯,耦接至所述串联耦接的fet的栅极并且被配置成耦接至栅极控制电压,所述栅极控制电压控制每个串联耦接的fet的导通或关断开关状态;以及

(c)ac耦接栅极模块,耦接至所述栅极偏置电阻器梯的至少一端并且被配置成耦接至射频电压源;

其中,响应于每个串联耦接的fet的关断开关状态,阻止施加至所述第一信号端子或所述第二信号端子的信号传导通过所述多个串联耦接的fet,并且其中,响应于每个串联耦接的fet的导通开关状态,施加至所述第一信号端子或所述第二信号端子的信号传导通过所述多个串联耦接的fet。

40.一种fet开关堆叠,包括:

(a)多个串联耦接的fet;

(b)栅极偏置电阻器梯,耦接至所述串联耦接的fet的栅极;

(c)ac耦接栅极模块,耦接至所述栅极偏置电阻器梯的至少一端并且被配置成耦接至对应的射频电压源;

(d)体电荷控制电阻器梯,耦接至所述串联耦接的fet的体;以及

(e)ac耦接体模块,耦接至所述体电荷控制电阻器梯的至少一端并且被配置成耦接至所述对应的射频电压源。

41.根据权利要求39或40所述的发明,其中,所述多个串联耦接的fet包括一个或更多个串联耦接的正逻辑fet,所述一个或更多个串联耦接的正逻辑fet在至少一端串联耦接至端盖fet,所述端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

42.根据权利要求3所述的发明,还包括第二端盖fet,所述第二端盖fet在这样的端盖fet的vgs基本上为零伏时关断,所述第二端盖fet串联耦接至所述一个或更多个串联耦接的正逻辑fet的第二端。

43.根据权利要求3所述的发明,还包括漏极-源极电阻器梯,所述漏极-源极电阻器梯包括多个串联耦接的电阻器,所述漏极-源极电阻器梯被配置成耦接至漏极-源极偏置电压,其中,每个电阻器耦接至对应的相邻正逻辑fet的各自的漏极和源极。

44.根据权利要求39或40所述的发明,其中,所述栅极偏置电阻器梯包括多个串联连接的电阻器。

45.根据权利要求40所述的发明,其中,所述体电荷控制电阻器梯包括多个串联连接的电阻器。

46.根据权利要求39或40所述的发明,其中,所述ac耦接栅极模块包括电容器或串联耦接至电阻器的电容器中的一个。

47.根据权利要求40所述的发明,其中,所述ac耦接体模块包括电容器或串联耦接至电阻器的电容器中的一个。

48.根据权利要求39或40所述的发明,其中,所述栅极偏置电阻器梯被配置成在所述栅极偏置电阻器梯的第一端处的节点处耦接至偏置电压。

49.根据权利要求39或40所述的发明,其中,所述栅极偏置电阻器梯被配置成在所述栅极偏置电阻器梯的第一端与第二端之间的节点处耦接至偏置电压。

50.根据权利要求39或40所述的发明,其中,至少一个fet是acsfet。

51.一种用于提供fet开关堆叠的方法,包括:

(a)提供多个串联耦接的fet,所述多个串联耦接的fet包括具有第一信号端子的第一端fet和具有第二信号端子的第二端fet;

(b)将栅极偏置电阻器梯耦接至所述串联耦接的fet的栅极并且被配置成耦接至栅极控制电压,所述栅极控制电压控制每个串联耦接的fet的导通或关断开关状态;

(c)将ac耦接栅极模块耦接至所述栅极偏置电阻器梯的至少一端,并且将所述ac耦接栅极模块配置成耦接至射频电压源;

(d)响应于每个串联耦接的fet的关断开关状态,阻止施加至所述第一信号端子或所述第二信号端子的信号传导通过所述多个串联耦接的fet;以及

(e)响应于每个串联耦接的fet的导通开关状态,使施加至所述第一信号端子或所述第二信号端子的信号传导通过所述多个串联耦接的fet。

52.一种用于提供fet开关堆叠的方法,包括:

(a)提供多个串联耦接的fet;

(b)将栅极偏置电阻器梯耦接至所述串联耦接的fet的栅极;

(c)将ac耦接栅极模块耦接至所述栅极偏置电阻器梯的至少一端,并且将所述ac耦接栅极模块配置成耦接至对应射频电压源;

(d)将体电荷控制电阻器梯耦接至所述串联耦接的fet的体;以及

(e)将ac耦接体模块耦接至所述体电荷控制电阻器梯的至少一端,并且将所述ac耦接体模块配置成耦接至所述对应射频电压源。

53.根据权利要求51或52所述的方法,其中,所述多个串联耦接的fet包括一个或更多个串联耦接的正逻辑fet,所述一个或更多个串联耦接的正逻辑fet在至少一端串联耦接至端盖fet,所述端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

54.根据权利要求53所述的方法,还包括:提供第二端盖fet,所述第二端盖fet在这样的端盖fet的vgs基本上为零伏时关断,所述第二端盖fet串联耦接至所述一个或更多个串联耦接的正逻辑fet的第二端。

55.根据权利要求53所述的方法,还包括:提供漏极-源极电阻器梯,所述漏极-源极电阻器梯包括多个串联耦接的电阻器,所述漏极-源极电阻器梯被配置成耦接至漏极-源极偏置电压,其中,每个电阻器耦接至对应的相邻正逻辑fet的各自的漏极和源极。

56.根据权利要求51或52所述的方法,其中,所述栅极偏置电阻器梯包括多个串联连接的电阻器。

57.根据权利要求52所述的方法,其中,所述体电荷控制电阻器梯包括多个串联连接的电阻器。

58.根据权利要求51或52所述的方法,其中,所述ac耦接栅极模块包括电容器或串联耦接至电阻器的电容器中的一个。

59.根据权利要求52所述的方法,其中,所述ac耦接体模块包括电容器或串联耦接至电阻器的电容器中的一个。

60.根据权利要求51或52所述的方法,其中,所述栅极偏置电阻器梯被配置成在所述栅极偏置电阻器梯的第一端处的节点处耦接至偏置电压。

61.根据权利要求51或52所述的方法,其中,所述栅极偏置电阻器梯被配置成在所述栅极偏置电阻器梯的第一端与第二端之间的节点处耦接至偏置电压。

62.根据权利要求51或52所述的方法,其中,至少一个fet是acsfet。

63.一种fet开关堆叠,包括:

(a)多个串联耦接的fet;

(b)栅极偏置电阻器梯,包括多个电阻器,所述栅极偏置电阻器梯被配置成耦接至栅极偏置电压以及耦接至至少一个对应fet的栅极;

(c)体电荷控制电阻器梯,包括多个电阻器,所述体电荷控制电阻器梯被配置成耦接至体偏置电压以及耦接至至少一个对应fet的体;以及

(d)漏极-源极电阻器梯,包括多个串联耦接的电阻器,所述漏极-源极电阻器梯被配置成耦接至漏极-源极偏置电压,其中,每个电阻器耦接至至少一个对应的相邻fet的各自的漏极和源极;

其中,所述栅极偏置电阻器梯中的电阻器是串联连接的,并且所述体电荷控制电阻器梯中的电阻器是并联连接的。

64.一种fet开关堆叠,包括:

(a)多个串联耦接的fet;

(b)栅极偏置电阻器梯,包括多个电阻器,所述栅极偏置电阻器梯被配置成耦接至栅极偏置电压以及耦接至至少一个对应fet的栅极;

(c)体电荷控制电阻器梯,包括多个电阻器,所述体电荷控制电阻器梯被配置成耦接至体偏置电压以及耦接至至少一个对应fet的体;以及

(d)漏极-源极电阻器梯,包括多个串联耦接的电阻器,所述漏极-源极电阻器梯被配置成耦接至漏极-源极偏置电压,其中,每个电阻器耦接至至少一个对应的相邻fet的各自的漏极和源极;

其中,所述栅极偏置电阻器梯中的电阻器是并联连接的,并且所述体电荷控制电阻器梯中的电阻器是串联连接的。

65.根据权利要求63或64所述的发明,其中,所述多个串联耦接的fet包括一个或更多个串联耦接的正逻辑fet,所述一个或更多个串联耦接的正逻辑fet需要负vgs来关断并且被配置成不需要负电力供应,所述一个或更多个串联耦接的正逻辑fet在至少一端串联耦接至端盖fet,所述端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

66.根据权利要求65所述的发明,还包括第二端盖fet,所述第二端盖fet在这样的端盖fet的vgs基本上为零伏时关断,所述第二端盖fet串联耦接至所述一个或更多个串联耦接的正逻辑fet的第二端,所述一个或更多个串联耦接的正逻辑fet需要负vgs来关断并且被配置成不需要负电力供应。

67.根据权利要求63或64所述的发明,还包括耦接在所述栅极偏置电阻器梯与参考电位之间的电容器。

68.根据权利要求63或64所述的发明,还包括ac耦接栅极模块,所述ac耦接栅极模块耦接至所述栅极偏置电阻器梯的至少一端并且被配置成耦接至射频电压源。

69.根据权利要求68所述的发明,其中,所述ac耦接栅极模块包括电容器或串联耦接至电阻器的电容器中的一个。

70.根据权利要求63或64所述的发明,还包括ac耦接体模块,所述ac耦接体模块耦接至所述体电荷控制电阻器梯的至少一端并且被配置成耦接至射频电压源。

71.根据权利要求70所述的发明,其中,所述ac耦接体模块包括电容器或串联耦接至电阻器的电容器中的一个。

72.根据权利要求63或64所述的发明,还包括耦接在所述体电荷控制电阻器梯与参考电位之间的电容器。

73.根据权利要求63或64所述的发明,其中,所述栅极偏置电阻器梯被配置成在所述栅极偏置电阻器梯的第一端处的节点处耦接至偏置电压。

74.根据权利要求63或64所述的发明,其中,所述栅极偏置电阻器梯被配置成在所述栅极偏置电阻器梯的第一端与第二端之间的节点处耦接至偏置电压。

75.根据权利要求63或64所述的发明,其中,至少一个fet是acsfet。

76.根据权利要求63所述的发明,还包括并联连接的栅极电阻器梯,所述并联连接的栅极电阻器梯包括耦接在所述栅极偏置电阻器梯与对应fet的栅极之间的多个电阻器。

77.一种fet开关堆叠,包括:

(a)多个串联耦接的fet;

(b)第一栅极电阻器梯,包括多个并联连接的恒定值电阻器,每个恒定值电阻器耦接至一个对应fet的栅极;以及

(c)第二栅极偏置电阻器梯,包括多个串联连接的可变值电阻器,每个可变值电阻器耦接至所述第一栅极电阻器梯中的一个对应恒定值电阻器。

78.一种fet开关堆叠,包括:

(a)多个串联耦接的fet;

(b)第一栅极电阻器梯,包括多个并联连接的可变值电阻器,每个可变值电阻器耦接至一个对应fet的栅极;以及

(c)第二栅极偏置电阻器梯,包括多个串联连接的可变值电阻器,每个串联连接的可变值电阻器耦接至所述第一栅极电阻器梯中的一个对应恒定值电阻器。

79.一种偏置fet开关堆叠的方法,包括:

(a)提供多个串联耦接的fet;

(b)提供栅极偏置电阻器梯,所述栅极偏置电阻器梯包括多个电阻器,所述栅极偏置电阻器梯被配置成耦接至栅极偏置电压以及耦接至至少一个对应fet的栅极;

(c)提供体电荷控制电阻器梯,所述体电荷控制电阻器梯包括多个电阻器,所述体电荷控制电阻器梯被配置成耦接至体偏置电压,其中,每个电阻器耦接至至少一个对应fet的体;以及

(d)提供漏极-源极电阻器梯,所述漏极-源极电阻器梯包括多个串联耦接的电阻器,所述漏极-源极电阻器梯被配置成耦接至漏极-源极偏置电压以及耦接至至少一个对应的相邻fet的各自的漏极和源极;

其中,所述栅极偏置电阻器梯中的电阻器是串联连接的,并且所述体电荷控制电阻器梯中的电阻器是并联连接的。

80.一种偏置fet开关堆叠的方法,包括:

(a)多个串联耦接的fet;

(b)栅极偏置电阻器梯,包括多个电阻器,所述栅极偏置电阻器梯被配置成耦接至栅极偏置电压以及耦接至至少一个对应fet的栅极;

(c)体电荷控制电阻器梯,包括多个电阻器,所述体电荷控制电阻器梯被配置成耦接至体偏置电压以及耦接至至少一个对应fet的体;以及

(d)漏极-源极电阻器梯,包括多个串联耦接的电阻器,所述漏极-源极电阻器梯被配置成耦接至漏极-源极偏置电压,其中,每个电阻器耦接至至少一个对应的相邻fet的各自的漏极和源极;

其中,所述栅极偏置电阻器梯中的电阻器是并联连接的,并且所述体电荷控制电阻器梯中的电阻器是串联连接的。

81.根据权利要求79或80所述的方法,其中,所述多个串联耦接的fet包括一个或更多个串联耦接的正逻辑fet,所述一个或更多个串联耦接的正逻辑fet需要负vgs来关断并且被配置成不需要负电力供应,所述一个或更多个串联耦接的正逻辑fet在至少一端串联耦接至端盖fet,所述端盖fet在这样的端盖fet的vgs基本上为零伏时关断。

82.根据权利要求81所述的方法,还包括:提供第二端盖fet,所述第二端盖fet在这样的端盖fet的vgs基本上为零伏时关断,所述第二端盖fet串联耦接至所述一个或更多个串联耦接的正逻辑fet的第二端,所述一个或更多个串联耦接的正逻辑fet需要负vgs来关断并且被配置成不需要负电力供应。

83.根据权利要求79或80所述的方法,还包括:在所述栅极偏置电阻器梯与参考电位之间耦接电容器。

84.根据权利要求79或80所述的方法,还包括:将ac耦接栅极模块耦接至至少一个栅极偏置电阻器梯,并且将所述ac耦接栅极模块配置成耦接至射频电压源。

85.根据权利要求84所述的方法,其中,所述ac耦接栅极模块包括电容器或串联耦接至电阻器的电容器中的一个。

86.根据权利要求79或80所述的方法,还包括:将耦接的ac耦接体模块耦接至所述体电荷控制电阻器梯的至少一端,并且将所述ac耦接栅极模块配置成耦接至射频电压源。

87.根据权利要求79或80所述的方法,其中,所述ac耦接体模块包括电容器或串联耦接至电阻器的电容器中的一个。

88.根据权利要求79或80所述的方法,还包括:在所述体电荷控制电阻器梯与参考电位之间耦接电容器。

89.根据权利要求79或80所述的方法,还包括:将所述栅极偏置电阻器梯配置成在所述栅极偏置电阻器梯的第一端处的节点处耦接至偏置电压。

90.根据权利要求79或80所述的方法,还包括:将所述栅极偏置电阻器梯配置成在所述栅极偏置电阻器梯的第一端与第二端之间的节点处耦接至偏置电压。

91.根据权利要求79或80所述的方法,其中,至少一个fet是acsfet。

92.根据权利要求79或80所述的方法,还包括:将包括多个电阻器的并联连接的栅极电阻器梯耦接在所述栅极偏置电阻器梯与对应fet的栅极之间。

93.一种偏置fet开关堆叠的方法,包括:

(a)提供多个串联耦接的fet;

(b)提供第一栅极电阻器梯,所述第一栅极电阻器梯包括多个并联连接的恒定值电阻器,每个恒定值电阻器耦接至一个对应fet的栅极;以及

(c)提供第二栅极偏置电阻器梯,所述第二栅极偏置电阻器梯包括多个串联连接的可变值电阻器,每个可变值电阻器耦接至所述第一栅极电阻器梯中的一个对应恒定值电阻器。

94.一种偏置fet开关堆叠的方法,包括:

(a)提供多个串联耦接的fet;

(b)提供第一栅极电阻器梯,所述第一栅极电阻器梯包括多个并联连接的可变值电阻器,每个并联连接的可变值电阻器耦接至一个对应fet的栅极;以及

(c)提供第二栅极偏置电阻器梯,所述第二栅极偏置电阻器梯包括多个串联连接的可变值电阻器,每个串联连接的可变值电阻器耦接至所述第一栅极电阻器梯中的一个对应恒定值电阻器。


技术总结
一种正逻辑FET开关堆叠,该正逻辑FET开关堆叠不需要负偏置电压,表现出高隔离和低插入/失配损耗,并且可以承受高RF电压。实施方式包括FET堆叠,该FET堆叠包括串联耦接的正逻辑FET(即,不需要负电压供应来关断的FET),该串联耦接的正逻辑FET在至少一端由在其VGS为零伏时关断的类型的“端盖”FET串联耦接。一个或更多个端盖FET提供可选的电容性DC阻断功能或电阻性信号路径。实施方式包括仅零VGS类型的FET堆叠,或正逻辑和零VGS类型的FET与零VGS类型的端盖FET的混合。一些实施方式通过包括FET栅极电阻器、漏极‑源极电阻器、体电荷控制电阻器的串联耦接或并联耦接的电阻器梯与一个或更多个AC耦接模块的组合,来承受高RF电压。

技术研发人员:西蒙·爱德华·威拉德;泰罗·塔皮奥·兰塔;马特·阿莉森;沙希·凯坦·沙马尔
受保护的技术使用者:派赛公司
技术研发日:2019.03.26
技术公布日:2020.11.20
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1