一种利用自偏置电路扰动输出频率的振荡器电路的制作方法

文档序号:8383360阅读:306来源:国知局
一种利用自偏置电路扰动输出频率的振荡器电路的制作方法
【技术领域】
[0001]本发明属于基本电路设计技术领域,涉及一种利用自偏置电路扰动频率输出的振荡器电路结构。
【背景技术】
[0002]在智能卡的应用中,通常都会使用随机数发生器电路为卡片的安全验证提供密钥,真随机数发生器作为安全验证的密钥产生模块是必不可少的。随着安全性能的要求越来越高,随机数序列不可预测的真随机数发生器得到广泛采用。真随机数发生器主要有三种基本结构:基于电阻热噪声、基于混沌原理、低频时钟采样高频时钟。其中基于振荡器采样的随机数发生器电路实现简单,在实际产品中应用较多。
[0003]出于随机性的需要,希望得到一个jitter较大的振荡器,但是常规振荡器的jitter 一般无法满足要求,因此需要想办法给振荡器提供额外的扰动。

【发明内容】

[0004]本发明公开了一种利用自偏置电路扰动频率输出的振荡器电路,通过控制自偏置电路中的电阻来扰动振荡器的输出频率。如图1所示,该电路包括一个自偏置电路,其偏置状态由P1、P2、P3……Pn这些倒宽长比的器件决定。这些器件等效于较大电阻,通过控制器件的导通/关断,来控制自偏置电路中的阻值,从而控制自偏置电路的状态。这个偏置加到后面的环路振荡器上,就达到了控制振荡器输出频率的目的。
[0005]电阻器件的导通/关断是由逻辑信号控制,可以用算法模块控制,从而更好的增加随机数发生器的随机性。
【附图说明】
[0006]图1是比较相等电阻产生真随机数的电路结构图。
[0007]图2是4个器件导通并联得到的振荡器频率。
[0008]图3是I个器件导通并联得到的振荡器频率。
【具体实施方式】
[0009]下面结合附图具体介绍本发明工作原理:
[0010]图1是利用自偏置电路扰动频率输出的振荡器电路结构图。该电路包括一个自偏置电路,自偏置电路中,若干并联的倒宽长比的PMOS器件并联,其尺寸和并联个数决定等效电阻的大小,从而决定偏置电路的偏置电流大小。在电路工作过程中,可以随时通过这些PMOS器件的导通/关断,来控制自偏置电路中的阻值,从而控制偏置电流的大小。这个自偏置电路用电流镜的方式成为后面环路振荡器的偏置,环路振荡器的翻转速度由偏置电流的大小决定。在电路工作过程中,改变自偏置电路中PMOS器件的导通个数,即可改变偏置电流的大小,从而改变振荡器输出频率。
[0011]图2是4个器件导通并联得到的振荡器频率。
[0012]图3是I个器件导通并联得到的振荡器频率。
[0013]本发明利用控制自偏置电路中的P1、P2……Pn等PMOS器件的导通/关闭,来控制接入自偏置电路的阻值,从而控制自偏置电路的偏置状态、控制振荡器的频率输出。在应用于真随机数发生器时,这种结构可以大大提高振荡器抖动的范围,提高输出序列的随机性。
[0014]应当理解的是,本实施例仅供说明本发明之用,而非对本发明的限制。有关技术领域的技术人员,在不脱离本发明的精神和范围的情况下,还可以作出各种变换或变化,因此所有等同的技术方案也应该属于本发明的范畴由各权利要求限定。
【主权项】
1.一种利用自偏置电路扰动频率输出的振荡器电路,其特征在于该电路包括电阻可调的自偏置电路,电流受控的振荡器;电阻可调的自偏置电路,其偏置电压输出给环路振荡器作为偏置,其偏置的大小,决定环路振荡器的输出频率;所述自偏置电路中,多个倒宽长比的PMOS器件并联,通过控制PMOS器件的导通/关断,来控制自偏置电路中的阻值,从而控制偏置电流的大小;自偏置电路用电流镜的方式成为振荡器的偏置,振荡器的翻转速度由偏置电流的大小决定,从而改变振荡器输出频率。
2.根据权利要求1所述的电路,其特征在于通过变化自偏置电路中的电阻值控制振荡器的输出频率。
3.如权利要求1所述的电路,其特征在于PMOS器件的尺寸和并联个数决定等效电阻的大小。
【专利摘要】本发明为一种利用自偏置电路扰动输出频率的振荡器电路和方法,因为输出频率变化范围较大且可控,可用于基于振荡器采样的随机数发生器电路。应用于随机数发生器时,比只依赖于噪声扰动的振荡器频率输出范围更大,更有利于提高随机性。
【IPC分类】G06F7-58, H03B5-04
【公开号】CN104702213
【申请号】CN201410427267
【发明人】于慧红
【申请人】北京中电华大电子设计有限责任公司
【公开日】2015年6月10日
【申请日】2014年8月27日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1