双通道短波射频预处理系统的制作方法_2

文档序号:9226122阅读:来源:国知局
功率合成器,不考虑功分器的线性度问题,该路信号中只包含基波分量。这两路信号在第一功率合成器中合成后,抵消掉其中的基波分量,输出的失真信号经误差放大器放大到合适的值;另一边,经主放大器、第二耦合器、第二移相器后的包含基波和失真分量的主信号,与经误差放大器输出的失真信号在第二功率合成器中相加,抵消其中的失真分量,输出放大了的基波信号,这样实现了误差信号的提取与抵消,完成了非线性产物的相消,得到了纯净的放大信号。
【附图说明】
[0016]图1为本发明的系统组成图;
图2为本发明的射频衰减器的电路结构图;
图3为本发明的高线性放大器的电路结构图。
【具体实施方式】
[0017]下面结合实施例对本发明作进一步地详细说明,但本发明的实施方式不限于此。
[0018]实施例1
如图1所示,本实施例所述的双通道短波射频预处理系统,包括带通滤波器、射频衰减器以及高线性放大器,带通滤波器的信号输出端与射频衰减器的信号输入端连接,射频衰减器的信号输出端与高线性放大器的信号输入端连接,射频信号经带通滤波器滤波之后,进入射频衰减器完成衰减,再经高线性放大器进行信号放大后输出,射频衰减器和高线性放大器由电源进行供电,电源的电压大小为本领域技术人员根据需要可自行选择的。
[0019]实施例2
本实施例与实施例1基本相同,不同的地方是,本实施例的带通滤波器电感用磁芯为自制镲锌磁芯,磁芯的长*宽*高为3.5*2*2mm,孔径为1mm,磁导率为lk,经实验证明,该结构的带通滤波器具有很高的线性度。
[0020]实施例3
如图2所示,本实施例在实施例1的基础上,对射频衰减器做了如下限定:本实施例的射频衰减器包括输出变压器T9、输出变压器T10、第一射频数字衰减器Ul和第二射频数字衰减器U2,所述输出变压器T9的一路信号输入第一射频数字衰减器Ul,另一路信号输入第二射频数字衰减器U2。
[0021]本实施例的第一射频数字衰减器Ul的射频输入端RFl串接电容C12后连接到输出变压器T9的输出端,第一射频数字衰减器Ul的射频输出端RF2串接电容C14后连接到输出变压器TlO的输入端,所述第一射频数字衰减器Ul的两个VDD端连接有三个相互并联的电容,分别是电容C15、电容C18及电容C17 ;所述第一射频数字衰减器Ul的5个衰减控制端,分别为衰减控制端Cl、衰减控制端C2、衰减控制端C4、衰减控制端C8、衰减控制端C16 ;还包括电阻R11、电阻R12、电阻R13、电阻R14、电阻R15、电容Cll及电容C13,所述电阻Rll的一端与第一射频数字衰减器Ul的衰减控制端C16连接,另一端接地;所述电阻R12的一端与第一射频数字衰减器Ul的衰减控制端Cl连接,另一端接地;所述电阻R13的一端与第一射频数字衰减器Ul的衰减控制端C2连接,另一端接地;所述电阻R14的一端与第一射频数字衰减器Ul的衰减控制端C4连接,另一端接地;所述电阻R15的一端与第一射频数字衰减器Ul的衰减控制端C8连接,另一端接地;所述电容Cll的一端与第一射频数字衰减器Ul的衰减控制端C16连接,另一端接地;所述电容C13的一端与第一射频数字衰减器Ul的射频输出端RF2连接,另一端接地;还包括电感L,所述电感L的一端接第一射频数字衰减器Ul的VDD端,电感L的另一端接+3.3V ;
本实施例的第二射频数字衰减器U2的射频输入端RFl串接电容C22后连接到输出变压器T9的输出端,第二射频数字衰减器U2的射频输出端RF2串接电容C24后连接到输出变压器TlO的输入端,所述第二射频数字衰减器U2的两个VDD端连接有三个相互并联的电容,分别是电容C25、电容C26及电容C27 ;所述第二射频数字衰减器U2的5个衰减控制端,分别为衰减控制端Cl、衰减控制端C2、衰减控制端C4、衰减控制端C8、衰减控制端C16 ;还包括电阻R21、电阻R22、电阻R23、电阻R24、电阻R25、电容C21及电容C23,所述电阻R21的一端与第二射频数字衰减器U2的衰减控制端C16连接,另一端接地;所述电阻R22的一端与第二射频数字衰减器U2的衰减控制端Cl连接,另一端接地;所述电阻R23的一端与第二射频数字衰减器U2的衰减控制端C2连接,另一端接地;所述电阻R24的一端与第二射频数字衰减器U2的衰减控制端C4连接,另一端接地;所述电阻R25的一端与第二射频数字衰减器U2的衰减控制端C8连接,另一端接地;所述电容C21的一端与第二射频数字衰减器U2的衰减控制端C16连接,另一端接地;所述电容C23的一端与第二射频数字衰减器U2的射频输出端RF2连接,另一端接地。
[0022]优选的,本实施例的第一射频数字衰减器Ul和第二射频数字衰减器U2的型号为PE4306。
[0023]优选的,本实施例的第一射频数字衰减器Ul的并行/串行接口与VDD端之间连接有电阻R16,第二射频数字衰减器U2的并行/串行接口与VDD端之间连接有电阻R26。
[0024]实施例4
如图3所示,本实施例与实施例1基本相同,不同的地方是,本实施例的高线性放大器包括高线性衰减器、第一親合器、第二親合器、第一功率合成器、第二功率合成器、第一移相器、第二移相器、主放大器以及误差放大器;
所述第一親合器、主放大器、第一移相器、第二親合器、第一功率合成器组成第一环路,第一环路用于提取误差信号;所述第二耦合器、第一功率合成器、误差放大器、第二移相器、第二功率合成器组成第二环路,第二环路用于抵消误差信号;
射频输入信号经高线性衰减器的衰减作用后,进入第一耦合器,将射频信号分为两路信号,分别是信号M和信号N,信号M输入第一移相器,并从第一移相器输出信号M1,信号N输入主放大器,主放大器输出的信号经第二耦合器分成信号NI和信号N2,信号Ml与信号NI经第一功率合成器合成之后输入误差放大器,误差放大器输出信号LI,信号N2输入第二移相器,并从第二移相器输出信号L2,信号LI与信号L2经第二功率合成器合成后得到射频输出信号。
[0025]本实施例的第一移相器包括电容C42、电容C43、电容C44、电容C45、电容C46、电容C47、电容C48、电容C49、电容C50、电容C51、电感Al、电感A2、电感A3、电感A4和电感A5,电感Al、电感A2、电感A3、电感A4、电感A5依次串联组成支路Al,支路Al的一端连接第一耦合器的输出端,另一端连接第一功率合成器的输入端;电容C42和电容C51串联后组成支路A2,支路A2的一端连接第一耦合器的输出端,另一端连接第一功率合成器的输入端;所述电容C43和电容C44并联,且两个并联端分别连接在电感Al与电感A2之间、电容C42与电容C51之间;所述电容C45和电容C46并联,且两个并联端分别连接在电感A2与电感A3之间、电容C42与电容C51之间;所述电容C47和电容C48并联,且两个并联端分别连接在电感A3与电感A4之间、电容C42与电容C51之间;所述电容C49和电容C50并联,且两个并联端分别连接在电感A4与电感A5之间、电容C42与电容C51之间。
[0026]本实施例还包括电容C52,所述电容C52连接在第一移相器与第一功率合成器之间,信号Ml经电容C52输入第一功率合成器。
[0027]本实施例的第二移相器包括电容C53、电容C54、电容C55、电容C56、电容C57、电容C58、电容C59、电容C60、电容C61、电容C62、电感A6、电感A7、电感A8、电感A9和电感A10,电感A6、电感A7、电感A8、电感A9、电感AlO依次串联组成支路BI,支路BI的一端连接第二耦合器的输出端,另一端连接第二功率合成器的输入端;电容C53和电容C62串联后组成支路B2,支路B2的一端连接第二耦合器的输出端,另一端连接第二功率合成器的输入端;所述电容C54和电容C55并联,且两个并联端分别连接在电感A6与电感A7之间、电容C53与电容C62之间;所述电容C56和电容C57并联,且两个并联端分别连接在电感A7与电感A8之间、电容C53与电容C62之间;所述电容C58和电容C59并联,且两个并联端分别连接在电感A8与电感A9之间、电容C53与电容C62之间;所述电容C60和电容C61并联,且两个并联端分别连接在电感A9与电感AlO之间、电容C53与电容C62之间。
[0028]本发明的射频衰减器单元中,两个衰减器特性相同,经过它们的两路反相信号的偶次谐波变为同相信号,经过输出变压器TlO的反相合成,最终相消。因此,该电路能够大大减小信号的偶次谐波,这大大提升了数控衰减器的线性度,解决传统衰减器二阶响应不足的问题。
[0029]本发明将高线性放大器设计成两个环路的形式,经衰减后的信号由第一耦合器分为两路信号,一路信号经主放大器放大后由第二親合器親合出一部分到第一功率合成器,该路信号包含基波和由于主放大器的非线性所产生的失真信号;第一耦合器分出的另一路信号经第一移相器到达第一功率合成
当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1