一种电平驱动电路的制作方法

文档序号:9455565阅读:525来源:国知局
一种电平驱动电路的制作方法
【技术领域】
[0001 ] 本发明涉及电路技术领域,特别是涉及一种电平驱动电路。
【背景技术】
[0002]相关技术中,当输入信号超过IG赫兹时,一般都会采用传统的电流型驱动电路。参照图1,输入信号1?’、爪’是一对差分信号,电阻町’和电阻1?2’的电阻值为R’。当输入信号IP’电压值逐渐增大时,输入信号IN’电压值会逐渐减小,N型场效应晶体管NI’逐渐从关断到完全导通,N型场效应晶体管N2’逐渐从导通到完全关断。NI’导通、N2’关断时,输出端0P’的电压值是VCC’,0N’的电压值为(VCC’ -1’ *R’),因此0P’和0N’的输出范围为从(VCC’ -1’ *R’ )到VCC’。这种电流型驱动电路可以适用于很高速的电压电平转换。
[0003]但是这种电流型驱动电路的缺点是:存在直流通路,电路功耗大;另外,尾电流I’是一直存在的,并且输入信号的频率越高,尾电流I’越大,导致电路功耗大。

【发明内容】

[0004]鉴于上述问题,提出了本发明实施例,以便提供一种克服上述问题的电平驱动电路。
[0005]为了解决上述问题,本发明实施例公开了一种电平驱动电路,包括:控制模块,所述控制模块产生第一控制信号和第二控制信号,所述第一控制信号和所述第二控制信号为差分信号;第一开关模块,所述第一开关模块分别与所述控制模块和预设电源提供端相连,所述第一开关模块根据所述第一控制信号进行导通或关断;第二开关模块,所述第二开关模块分别与所述控制模块和预设电源提供端相连,所述第二开关模块根据所述第二控制信号进行导通或关断;第三开关模块,所述第三开关模块分别与所述第一开关模块和所述控制模块相连,所述第三开关模块根据所述第二控制信号进行导通或关断,所述第三开关模块和所述第一开关模块之间具有所述电平驱动电路的第一输出端;第四开关模块,所述第四开关模块分别与所述第二开关模块和所述控制模块相连,所述第四开关模块根据所述第一控制信号进行导通或关断,所述第四开关模块、所述第二开关模块之间具有所述电平驱动电路的第二输出端。
[0006]优选地,当所述第一控制信号为低电平,所述第二控制信号为高电平时,所述第一开关模块和所述第四开关模块导通,所述第二开关模块和所述第三开关模块关断;当所述第一控制信号为高电平,所述第二控制信号为低电平时,所述第一开关模块和所述第四开关模块关断,所述第二开关模块和所述第三开关模块导通。
[0007]优选地,所述第一开关模块与所述第二开关模块相同,所述第三开关模块与所述第四开关模块相同。
[0008]优选地,所述第一开关模块、所述第二开关模块、所述第三开关模块和所述第四开关模块相同。
[0009]优选地,所述控制模块具有第一输出端和第二输出端,其中,所述第一输出端输出所述第一控制信号,所述第二输出端输出所述第二控制信号。
[0010]优选地,所述第一开关模块为第一 PMOS管,所述第二开关模块为第二 PMOS管,所述第三开关模块为第三PMOS管,所述第四开关模块为第四PMOS管,其中,所述第一开关模块的源极与所述预设电源提供端相连,所述第一开关模块的栅极与所述控制模块的第一输出端相连;所述第二开关模块的源极与所述预设电源提供端相连,所述第二开关模块的栅极与所述控制模块的第二输出端相连;所述第三开关模块的源极与所述第一开关模块的漏极相连,所述第三开关模块的漏极接地,所述第三开关模块的栅极与所述控制模块的第二输出端相连,所述第三开关模块的源极和所述第一开关模块的漏极之间具有第一节点,所述第一节点作为所述电平驱动电路的第一输出端;所述第四开关模块的源极与所述第二开关模块的漏极相连,所述第四开关模块的漏极接地,所述第四开关模块的栅极与所述控制模块的第一输出端相连,所述第四开关模块的源极和所述第二开关模块的漏极之间具有第二节点,所述第二节点作为所述电平驱动电路的第二输出端。
[0011]优选地,所述控制模块与所述预设电源提供端相连。
[0012]本发明实施例包括以下优点:通过控制模块产生差分信号的第一控制信号和第二控制信号,并将第一开关模块分别与控制模块和预设电源提供端相连,第三开关模块分别与第一开关模块和控制模块相连,第二开关模块分别与控制模块和预设电源提供端相连,第四开关模块分别与第二开关模块和控制模块相连,且第一开关模块和第四开关模块根据第一控制信号进行导通或关断,第二开关模块和第三开关模块根据第二控制信号进行导通或关断。由于第一控制信号和第二控制信号为差分信号,从而第一开关模块和第四开关模块将同时导通或同时关闭,第二开关模块和第三开关模块将同时导通或同时关闭,且当第一开关模块和第四开关模块导通时,第二开关模块和第三开关模块关闭,当第一开关模块和第四开关模块关闭时,第二开关模块和第三开关模块导通。因此相对于相关技术中传统的电流型驱动电路,本发明实施例的电平驱动电路中不存在直流通路和尾电流I’,电路功耗小。
【附图说明】
[0013]图1是传统的电流型驱动电路的结构示意图;
[0014]图2是本发明的一种电平驱动电路实施例的结构框图;
[0015]图3是本发明的一种电平驱动电路具体实施例的结构示意图。
【具体实施方式】
[0016]为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和【具体实施方式】对本发明作进一步详细的说明。
[0017]本发明实施例的核心构思之一在于,通过对相关技术中传统的电流型驱动电路进行改进,以去除直流通路和尾电流I’,从而实现减小电路功耗。
[0018]参照图2,示出了本发明的一种电平驱动电路实施例的结构框图,具体可以包括如下模块:控制模块1、第一开关模块2、第二开关模块3、第三开关模块4和第四开关模块5。
[0019]其中,控制模块i产生第一控制信号和第二控制信号,第一控制信号和第二控制信号为差分信号。第一开关模块2分别与控制模块I和预设电源提供端6相连,第一开关模块2根据第一控制信号进行导通或关断,预设电源提供端6用于提供电压VCC。第二开关模块3分别与控制模块I和预设电源提供端6相连,第二开关模块3根据第二控制信号进行导通或关断。第三开关模块4分别与第一开关模块2和控制模块I相连,第三开关模块4根据第二控制信号进行导通或关断,第三开关模块4和第一开关模块2之间具有电平驱动电路的第一输出端ON。第四开关模块5分别与第二开关模块3和控制模块I相连,第四开关模块5根据第一控制信号进行导通或关断,第四开关模块5、第二开关模块3之间具有电平驱动电路的第二输出端0P。
[0020]优选地,当第一控制信号为低电平,第二控制信号为高电平时,第一开关模块2和第四开关模块5可以导通,第二开关模块3和第三开关模块4可以关断;当第一控制信号为高电平,第二控制信号为低电平时,第一开关模块2和第四开关模块5可以关断,第二开关模块3和第三开关模块4可以导通。从而第一开关模块2、第三开关模块4和预设电源提供端6等不会形成直流通路,第二开关模块3、第四开关模块5和预设电源提供端6等不会形成直流通路,有效减小了电路功耗。
[0021]优选地,在本发明的一个实施例中,第一开关模块2可以与第二开关模块3相同,第三开关模块4可以与第四开关模块5相同。在本发明的另一个实施例中,第一开关模块
2、第二开关模块3、第三开关模块4和第四开关模块5可以相同。从而确保在第一控制信号和第二控制信号的控制下,电平驱动电路能够正常工作。
[0022]优选地,在本发明的一个实施例中,控制模块I具有第一输出端IN和第二输出端IP,其中,第一输出端IN输出第一控制信号,第二输出端IP输出第二控制信号。进一步地,在本发明的一个具体实施例中,参照图3,第一开关模块2可以为第一 PMOS管Pl,第二开关模块3可以为第二 PMOS管P2,第三开关模块4可以为第三PMOS管P3,第四开关模块5可以为第四PMOS管P4,第三PMOS管P3和第四PMOS管P4相同。
[0023]其中,第一开关模块2的源极与预设电源提供端6相连,第一开关模块2的栅极与控制模块I的第一输出端IN相连。第二开关模块3的源极与预设电源提供端6相连,第二开关模块3的栅极与控制模块I的第二输出端IP相连。第三开关模块4的源极与第一开关模块2的漏极相连,第三开关模块4的漏极接地GND,第三开关模块4的栅极与控制模块I的第二输出端IP相连,第三开关模块4的源极和第一开关模块2的漏极之间具有第一节点J1,第一节点Jl作为电平驱动电路的第一输出端0N。第四开关模块5的源极与第二开关模块3的漏极相连,第四开关模块5的漏极接地GND,第四开关模块5的栅极与控制模块I的第一输出端IN相连,第四开关模块5的源极和第二开关模块3的漏极之间具有第二节点J2,第二节点J2作为电平驱动电路的第二输出端0P。控制模块I与预设电源提供端6相连,其中,图3中未示出控制模块I与预设电源提供端6之间的连接。
[0024]图3所示的电平驱动电路,当控制模
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1