一种多标准数字电视调制器的制作方法

文档序号:12784422阅读:来源:国知局

技术特征:

1.一种多标准数字电视调制器,其特征在于:包括输入千兆以太网PHY芯片、输出千兆以太网PHY芯片、DRAM存储器、中频滤波电路、上变频电路、RF滤波放大电路和用于处理信号的主芯片;

主芯片分别电连接输入千兆以太网PHY芯片、输出千兆以太网PHY芯片、DRAM存储器和中频滤波电路,中频滤波电路与上变频电路电连接,上变频电路与RF滤波放大电路电连接;

输入千兆以太网PHY芯片用于TS流数据输入,输出千兆以太网PHY芯片用于TS流数据输出。

2.根据权利要求1所述的多标准数字电视调制器,其特征在于:主芯片接收来自以太网的TS流数据,主芯片将部分数据重新组合成输出TS流数据并从输出千兆以太网PHY芯片发送到输出以太网线上,另一部分数据,暂存在DRAM存储器中,主芯片将DRAM存储器中的数据处理成模拟中频(IF)信号,模拟中频信号经过中频滤波电路,进入上变频电路中,经过上变频电路调制到RF频段,经RF滤波放大电路放大发射到板外。

3.根据权利要求1所述的多标准数字电视调制器,其特征在于,所述主芯片为调制器专用SOC芯片,其包括:CPU以及与CPU电连接的缓存(Cache)、与输入千兆以太网PHY芯片和输出千兆以太网PHY芯片对应的千兆以太网媒体访问层控制器(Ethernet MAC)、同步串行口控制器(SPI)、异步串行口(UART)、通用串行总线接口控制器(USB OTG)、定时器(Timer)、直接内存访问控制器(DMAC)、动态存储器控制器(DDR Controller)、数字调制模块、高速数模转换器(DAC)、以及4个单指令多数据(SIMD)的数字信号处理器(DSP),所述主芯片内部总线设有高速总线(AHB Bus)和扩展总线(AXI Bus);

其中一个千兆以太网媒体访问层控制器(Ethernet MAC)的输出端与输出千兆以太网PHY芯片的输入端电连接,其他的千兆以太网媒体访问层控制器(Ethernet MAC)的输入端分别与输入千兆以太网PHY芯片的输出端电连接,千兆以太网媒体访问层控制器(Ethernet MAC)的输出端分别与直接内存访问控制器(DMAC)、CPU和高速总线(AHB Bus)电连接;

所述数字调制模块的输出端与高速数模转换器(DAC)的输入端电连接,高速数模转换器(DAC)的输出端与中频滤波电路的输入端电连接。

4.根据权利要求3所述的多标准数字电视调制器,其特征在于:所述数字信号处理器(DSP)包括电连接的64个数据元处理单元(PE)、128K的XRAM、128K的YPAM和单指令多数据控制器(SIMD),所述数据元处理单元(PE)包含16x16+32的运算单元(ALU)和4个32位的寄存器。

5.根据权利要求4所述的多标准数字电视调制器,其特征在于:所述调制器专用SOC芯片采用型号为MD6500的SOC芯片。

6.根据权利要求3所述的多标准数字电视调制器,其特征在于:所述主芯片的同步串行口控制器(SPI)与主芯片外的SFI FLASH电连接,SFI FLASH为系统提供程序存储、web服务器网页和参数的存取功能。

7.根据权利要求3所述的多标准数字电视调制器,其特征在于:所述主芯片的通用串行总线接口控制器(USB OTG)还与USB接口电连接。

8.根据权利要求3所述的多标准数字电视调制器,其特征在于:所述DRAM存储器的数量为两个,DRAM存储器为16位宽的DDR3SDRAM芯片,DRAM存储器分别与主芯片的动态存储器控制器(DDR Controller)电连接。

9.根据权利要求1所述的多标准数字电视调制器,其特征在于:所述上变频电路包括可编程本振器,可编程本振器与混频器电连接,混频器与RF带通滤波器电连接,RF带通滤波器与RF放大器电连接;

IF中频进入混频器与可编程本振器产生的本振信号进行混频,混出的信号经过RF带通滤波器进行滤波,然后再经过RF放大器输出。

10.根据权利要求1所述的多标准数字电视调制器,其特征在于:所述输入千兆以太网PHY芯片的数量为四个,输出千兆以太网PHY芯片的数量为一个。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1