高精度时钟设备检测装置的制作方法

文档序号:18587807发布日期:2019-09-03 20:00阅读:360来源:国知局
高精度时钟设备检测装置的制作方法
本实用新型属于时钟检测
技术领域
,具体的涉及一种高精度时钟设备检测装置。
背景技术
:铁路高精度时钟设备检测系统,是一种便携式高精度时间频率信号综合测试设备。目前市场上各种时频测量设备功能比较单一,而且价格昂贵。像测E1信号的是专用的E1信号测试设备;测B码信号的是专用的B码测试设备;测NTP和PTP信号的也是专用的测试设备;即使有集成的设备,也只能兼顾两到三种功能,价格较高,而且,能测试的信号种类有限,集成度不高,其他的时频类集成设备多用来授时,测量类的大都是功能单一的设备或者板卡。所以当遇到测试多种信号的场合时,就需要使用多个设备,尤其是在户外,携带多个测试设备,给使用者带来极大的不便。为了解决上述问题,本实用新型提供了一种高精度时钟设备检测装置,其为智能变电站、高速铁路、轨道交通、电信运营商传输网等现场的检测、校验、验收提供了有效而便捷的操作。技术实现要素:本实用新型提供一种高精度时钟设备检测装置,其解决了时频测量设备功能单一,价格昂贵的问题。本实用新型提供一种高精度时钟设备检测装置,其能够测试多种时间信号的时间准确度。本实用新型提供的一种高精度时钟设备检测装置,包括机箱和面板,所述面板包括第一面板和第二面板,所述第一面板和所述第二面板设置在所述机箱的前后两端,其特征在于,所述第一面板上设置测量接口、网口测试接口及USB接口,所述第二面板上设置有输出接口及基准输入接口;其中,所述测量接口测试多种时间信号和频率信号,所述输出接口输出多种同步时钟信号,所述基准输入接口输入信号源的时频基准所需要的时频信息,所述网口测试接口用于连接电脑使得设备升级和调试信息,所述USB接口用于存储数据导入导出,连接键盘和优盘等使用。优选的是,还包括主控板,其设置在所述机箱的内部;转接板,其与所述主控板电连接;频率综合板,其与所述主控板电连接;时频测量板,其与所述主控板、转接板及频率综合板电连接;电源板,其为所述主控板、转接板、所述频率综合板及所述时频测量板供电;液晶显示屏及电源开关,所述液晶显示屏与所述电源开关设置在所述第一面板上;其中,所述测量接口与所述时频测量板及所述转接板电连接,所述网口测试接口和所述USB接口与所述转接板电连接,所述液晶显示屏与所述主控板电连接,所述电源开关与所述电源板电连接;所述输出接口和所述基准输入接口均与所述频率综合板电连接。优选的是,所述测量接口包括DCLS测量接口、交流B码测量接口、频率测量接口、E1信号测量接口、1PPS+TOD测量接口及NTP/PTP测量接口;其中,所述DCLS测量接口、所述交流B码测量接口、所述频率测量接口、所述E1信号测量接口均为BNC接口,所述1PPS+TOD测量接口为DB9接口,所述NTP/PTP测量接口为RJ45接口;其中,所述DCLS测量接口、所述交流B码测量接口、所述频率测量接口及所述1PPS+TOD测量接口、E1信号测量接口均与所述时频测量板电连接,,所述NTP/PTP测量接口与所述转接板电连接。优选的是,所述输出接口包括同步时钟输出接口、内部时钟输出接口、正弦信号输出接口、E1信号产生接口;所述基准输入接口包括DCLS输入接口、GNSS输入接口、1PPS+TOD输入接口及参考时钟输入接口;其中,所述同步时钟输出接口和所述内部时钟输出接口均为BNC接口,所述正弦信号输出接口为2.048MHz的BNC接口,所述E1信号产生接口为2.048Mbps的BNC接口;其中,所述DCLS输入接口为BNC接口,所述GNSS输入接口为TNC接口,所述1PPS+TOD输入接口为DB9接口,所述参考时钟输入接口为BNC接口。优选的是,所述同步时钟输出接口输出1KHz-50MHz的同步时钟信号,所述内部时钟输出接口输出10MHz的内部时钟信号,所述参考时钟输入接口输入10MHz的标准频率源。优选的是,所述主控板为ARM处理器,所述频率综合板集成了铷钟、GNSS接收机、DDS芯片、电平比较芯片、第一FPGA芯片、E1芯片、电平转换器、422电平转换芯片、STM32F103ZE芯片;所述时频测量板集成了第二FPGA芯片、ADC芯片、PTP芯片及STM32F107芯片。优选的是,还包括电源适配器和电池,所述电池设置在所述机箱的内部,所述电池与所述电源板及所述频率综合板连接,所述电源适配器其与所述电池连接,所述电源适配器输出的电压为21V,误差范围为±5%,所述电源适配器输出的电流为3A。优选的是,所述机箱由壳体围成,所述壳体的厚度为2mm。优选的是,还包括把手,其设置在机箱两侧,所述机箱两侧开设多个通孔。本实用新型有益效果1、本实用新型提供的高精度时钟设备检测装置,其实现了多种时频信号可以用一台设备测量,同时也可以产生多种频率信号。2、本实用新型提供的高精度时钟设备检测装置,其操作简单,节省了操作时间,降低了成本。3、本实用新型提供的高精度时钟设备检测装置,其既能用于实验室,也能用于外场。4、本实用新型提供的高精度时钟设备检测装置,其采用的电源适配器供电,内置大容量电池,断电情况下能够保持时间大于2小时。附图说明为了更清楚地说明本实用新型实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1为本实用新型提供的高精度时钟设备检测装置的结构示意图;图2为本实用新型提供的第一面板的结构示意图;图3为本实用新型提供的第二面板的结构示意图;图4为本实用新型提供的高精度时钟设备检测装置的内部结构示意图;图5为本实用新型提供的高精度时钟设备检测装置的结构原理图;图6为时间基准模块信号处理原理图;图7本实用新型提供的直流B码调理模块和交流B码调理模块的信号处理原理示意图;图8为直流B码调理模块的信号处理的电路原理图;图9为交流B码的信号处理的电路原理图;图10为所述1PPS+TOD调理模块的信号处理示意图;图11为B码帧头提取示意图;图12为B码数据解析示意图;图13为B码在FPGA上的设计流程图;图14为所述正弦信号配置的原理图;图15为所述2.048MHz方波信号及正弦信号配置的原理图;图16为1KHz-50MHz方波信号配置的原理图;图17为1KHz-50MHz方波信号配置的电路图;图18为E1信号产生和接收原理图;图19为E1信号产生和接收的软件设计流程图;图20为PTP/NTP信号处理原理图;图21为时频测量板测量各种波形信号的原理图;图22为时频测量板测量各种波形信号的电路原理图;图23为所述锁相环测量法的原理图;图24为时间准确度测量原理图;图25频率准确度的测量和对时间准确度测量的FPGA的流程;1-机箱,2-面板,3-把手,4-通孔,5-第一面板,6-第二面板,7-测量接口,8-网口测试接口,9-USB接口,10-液晶显示屏,11-电源开关,12-输出接口,13-基准输入接口,14-主控板,15-转接板,16-频率综合板,17-时频测量板,18-电源板,19-电源适配器插孔,20-DCLS测量接口,21-交流B码测量接口,22-频率测量接口,23-E1信号测量接口,24-1PPS+TOD测量接口,25-NTP/PTP测量接口,26-同步时钟输出接口,27-内部时钟输出接口,28-正弦信号输出接口,29-E1信号产生接口,30-DCLS输入接口,31-GNSS输入接口,32-1PPS+TOD输入接口,33-参考时钟输入接口,34-电源适配器,35-电池。具体实施方式下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。本实用新型提供一种高精度时钟设备检测装置,包括机箱1、面板2、把手3,所述机箱由壳体围成,所述壳体的厚度为2mm,所述把手3设置在所述机箱1的两侧,所述机箱1两侧开设多个通孔4;所述面板包括第一面板5和第二面板6,所述第一面板5和所述第二面板6设置在所述机箱1的前后两端,所述第一面板5上设置有测量接口7、网口测试接口8和USB接口9、液晶显示屏10及电源开关11,所述第二面板6上设置有输出接口12和基准输入接口13;还包括主控板14、转接板15、频率综合板16、时频测量板17、电源板18和电源开关11,所述主控板14设置在所述机箱1的内部,所述转接板15与所述主控板14电连接,所述频率综合板16与所述主控板14电连接,所述时频测量板17与所述主控板14、转接板15及频率综合板16电连接,所述电源板18连接所述主控板14和所述频率综合板16,所述电源板18为所述主控板14、转接板15、所述频率综合板16及所述时频测量板17供电,所述电源开关11与所述电源板18电连接;其中,所述测量接口包括DCLS测量接口20、交流B码测量接口21、频率测量接口22、E1信号测量接口23、1PPS+TOD测量接口24及NTP/PTP测量接口25;所述DCLS测量接口20、所述交流B码测量接口21、所述频率测量接口22、所述E1信号测量接口23均为BNC接口,所述1PPS+TOD测量接口24为DB9接口,所述NTP/PTP测量接口25为RJ45接口;具体的,所述DCLS测量接口20、所述交流B码测量接口21、所述频率测量接口22、所述E1信号测量接口23及所述1PPS+TOD测量接口23均与所述时频测量板17电连接,所述NTP/PTP测量接口25与所述转接板15电连接,所述网口测试接口8和所述USB接口9与所述转接板15电连接,所述液晶显示屏10与所述主控板14电连接;所述输出接口和所述基准输入接口均与所述频率综合板16电连接;其中,所述输出接口包括同步时钟输出接口26、内部时钟输出接口27、正弦信号输出接口28、E1信号产生接口29,所述同步时钟输出接口26和所述内部时钟输出接口27均为BNC接口,所述同步时钟输出接口26输出1KHz-50MHz的同步时钟信号,所述内部时钟输出接口27输出10MHz的内部时钟信号,所述正弦信号输出接口28为2.048MHz的BNC接口,所述E1信号产生接口29为2.048Mbps的BNC接口;其中,所述基准输入接口包括DCLS输入接口30、GNSS输入接口31、1PPS+TOD输入接口32及参考时钟输入接口33,所述DCLS输入接口30为BNC接口,所述GNSS输入接口31为TNC接口,所述1PPS+TOD输入接口32为DB9接口,所述参考时钟输入接口33为BNC接口,所述参考时钟输入接口33输入10MHz的标准频率源;其中,还包括电源适配器34和电池35,所述电池35设置在所述机箱1的内部,所述电池35与所述电源板18及所述频率综合板16连接,所述电源适配器34其与所述电池35连接,所述电源适配器34输出的电压为21V,误差范围为±5%,所述电源适配器34输出的电流为3A,电源板18主要完成设备的供电和保护,采用专业电源适配器,然后直流电变换为设备所需的各种电源,电池用于异地外场供电,断电情况下保持时间大于2小时,所述电源适配器通过电源适配器插孔19和检测装置连接。其中,本实用新型采用的硬件第一FPGA芯片和第二FPGA芯片均选择CycloneIVE系列中的EP4CE115F23I7。它总共有11万逻辑单元,且内置锁相环PLL,方便软件进行编码。且封装较小,方便布版。供电电压3.3V和1.2V;电平转换器SN74LV1T34是一款具有较宽电压范围的门逻辑电路,输出电平以电源电压为基准,能够支3.3V/1.8V/2.5V/5V电平;DDS芯片选用的是ADI公司的AD9912,内部时钟速度可高达1GSPS,并集成了14位数模转换器。AD9912采用48位频率控制字,输出频率分辨率小于4uHz。AD9912具有两个突出的特点,一方面,AD9912工作在数字域,一旦更新频率控制字,输出的频率就相应改变,其调频速率高;另一方面,由于频率控制字的范围宽,频率分辨率比较高;电平比较芯片LT1719选用凌力特公司的高速电压比较器LT1719,传输时延4.5ns,该芯片用于将正弦、三角波、方波和脉冲信号转化为LVTTL电平的方波信号,用LT1719作过零检测(过零电平可调整):VCC接5V,VEE接-5V,可输入原始信号的最大幅度为10Vpp;-IN接比较电平(可调,初始0V),+IN输入原始信号,OUT输出方波信号。若原始信号电平大于比较电平,输出高电平1(+VS-0.4),若原始信号电平小于比较电平,输出低电平0(0.4V);E1芯片选择DS26502,专用时钟恢复器件。它的接收端可以从T1、E1、64kHz复合时钟和6312kHz同步定时接口恢复出时钟,在T1和E1模式下,还能恢复同步状态消息(SSM)。发送部分可以直接连接到T1、E1或64kHz复合时钟同步接口。在T1和E1模式下也能够提供SSM。在物理特性方面,DS26502可以通过软件设置,同时支持长距和短距,无须更改硬件就可以匹配75/100/110/120等不同线路接口;芯片内部的抖动衰减器既可以放在发送侧也可以放在接收侧,并且具有旁路模式;当线路出现LOS、AIS和LOF等状态时,有硬件管脚输出指示;控制方式多样,可以通过并行、串行或者硬件控制器端口进行读写,采用8位并行控制端口时可以选择Intel或Motorola两种总线模式,串行方式时采用通用的SPI接口,DS26502芯片共有100个引脚,其中常用的为线路接口单元的网络接口引脚,时钟引脚,接收端和发送端的同步信号引脚和串行数据引脚,以及其它的一些配置引脚和并行控制口的控制引脚;交流B码的ADC芯片采用凌力特公司的LTC1412。具有采样速率快(3M)、并行数据输出、位数较高(12位),封装较小,周边电路配置简单等优点;直流B码电平转换使用德州仪器公司的逻辑电平转换器SN74LV1T34。SN74LV1T34是一款具有较宽电压范围的门逻辑电路,输出电平以电源电压为基准,能够支3.3V/1.8V/2.5V/5V电平;422电平转换芯片(MAX3077E)是3.3V、±1.5KVESD保护的RS-485/RS-422收发器,具备一个驱动器和一个接收器,这些器件包含失效保护电路。适用于全双工通讯,SOIC-8pin封装;PTP/NTP信号处理模块主要是利用可支持IEEE1588标准的专用芯片实现时钟同步功能。由单片机配置专用芯片(DP83640)寄存器,对通过网口获得的标准PTP/NTP信号解包并输出1PPS,DP83640是一款具有1588功能的EthernetPHY芯片,DP83640可以实现1588精密时间协议(PTP)和NTP的时钟关键部分,具有以下功能:支持IEEE1588V1和V2两个版本;提供UDP/IPv4,UDP/IPv6的以太网包功能;可以设置输出PTP或NTP时间戳,时间戳的分辨率可以达到8ns;提供12个符合IEEE1588协议的GPIO,可以利用触发信号实现1PPS的输出;支持自适应10/100M以太网;GNSS天线主要完成GPS和BDS卫星信号采集和低噪声放大功能,为了提高授时精度,要求GNSS天线相位中心误差越小越好,同时必须具有足够的灵敏度和增益,通过比对以及集合GNSSOEM板实际测试对比,我们选用高精度的GGB017IA测量型天线,所述GNSS接收机主要完成GNSS卫星信号的接收和处理,其性能指标直接决定了基于北斗的综合授时定位供给系统能够提供的定位与授时精度,同时亦要提供给铷钟作为铷钟模块的校频依据。本系统选用了LEA-M8T作为GNSSOEM板的核心模块,其为UBLOX公司开发的新一代专用GNSS授时模块,其能够为需要较高定位需求的应用场合提供精确GNSS授时服务,具有时间模式功能,可通过手动输入或初始化时自动测量为GNSS接收机设置静态3D位置。在静态运行期间,可在只有一颗卫星可见的情况下进行GNSS授时;并且消除授时误差,以避免引起定位错误。通过使用量化误差补偿时间脉冲的颗粒度误差,精度可高达15ns。这意味着即使在信号条件不利或天空可见性不佳的环境下也能获得时间输出。该模块令用户能够使用配置频率输出和时间脉冲。内置的时标和计数器装置能够对外部事件输入进行精确的时间测量;铷钟作为整个设备的时钟基准,其相位噪声和频率稳定对设备性能显得至关重要,经过比对和测试本方案选用了Microsemi公司的QuantunTMSA.45sCSAC芯片级原子钟,该铷钟具有低相噪、低漂移、稳定度高等特点。所述基准输入接口通过利用GNSS接收机、直流B码信号或者1PPS+TOD输入的恢复出的高精度时频信息作为本设备所有信号源的时频基准,实现如图6所示,其中,如图7所示,直流B码主要是通过比较器,对直流B码信号直接进行电平转换,即将TTL电平转化为LVTTL电平后送给第一FPGA芯片进行解码,再进入时频测量板进行测量;交流B码利用ADC进行采样,将采样后的数据送入第一FPGA芯片进行电文解析和1PPS信号生成,再送入时频测量板进行时间测量;如图10所示,1PPS+TOD通过电平转换成LVTTL电平后,分别进入第二FPGA芯片和STM32F107解码和测量;图8为直流B码调理模块的信号处理的电路原理图;图9为交流B码的信号处理的电路原理图。B码调理的具体的软件设计流程为:1)B码帧头提取,B码帧头由连续2个8ms宽的脉冲组成,如图11所示,FPGA中采用每个B码上升沿到来时对一个计数器进行清零,其他时刻进行计数的方式首先统计出每个码元的宽度。由于每个码元宽度为10ms,则根据计数器将其分成10个1ms,但是由于实际中码元脉宽会有摆动,所以每个1ms脉宽较原始脉宽提前10us,产生1ms中断,再根据1ms中断到来时B码是否为1来进行采样。最终在所有采样点中采用滑动相关方式找到数据头111111110011111111。2)B码数据解析,当找到帧头后,根据B码的帧结构即可找到所有码元的位置。由于B码的特殊性,即1为5ms脉宽,0为2ms脉宽,则在第4ms处进行判断是否为1即可。如下图12所示:最终根据解调后的数据,拼接成时间信息对外发送即可。对于交流B码,首先利用A/D进行采样,采样率为3MHz。采样后将数据输入第二FPGA,FPGA采用过0检测,找到所有过0点后,延迟1/4的1ms周期后找到最大值与最小值点。从而恢复为直流B码波形,只是延迟原始波形约1/4的周期。再将其按照直流B码进行解析即可。由于使用此方法进行解析实际上将时间推后了250us,所以在最终输出的秒脉冲上需要恢复的1PPS推后250us的时间即可,如图13为FPGA设计的流程图。所述输出接口电连接所述频率综合板,其由铷钟提供的10MHz的时钟源(本实用新型采用铷钟作为设备的标准频率源(10MHz)输出,具备相位噪声小、稳定度高等特点,同时能够实时输出铷钟模块工作状态信息)产生1路10MHz,7dBm±1dBm的正弦信号;10MHz正弦信号产生的原理如图14所示,由第一FPGA芯片通过SPI口将AD9912输出频率配置为10MHz正弦信号。由铷钟提供的10MHz的时钟源产生1路2.048MHz方波信号和1路2.048MHz的正弦信号;2.048MHz方波信号配置的原理如图15所示,由STM32F103ZE通过SPI口将AD9912输出频率配置为2.048MHz方波信号(分别CMOS输出和DAC输出),通过第一FPGA芯片分频得到2.048MHz方波。由铷钟提供的10MHz的时钟源产生1KHz-50MHz,步进1KHz的方波信号;1KHz-50MHz方波信号的原理如图16和图17所示;1KHz-50MHz方波信号分成三个频段单独产生,三个频段分别为1KHz-45KHz、45KHz-400KHz、400KHz-50MHz。三个频段的信号通过FPGA选通输出,三个频段的信号信息见表1:fsetfDDS倍频数FPGA分频数倍频后f范围1K-45K*100010001M-45M45K-400K*1001004.5M-40M400K-50M*11400K-50MSTM32F103ZE根据所需输出频率完成DDS1(AD9912)芯片的配置,输出1KHz-50MHz正弦信号(该部分为D/A差分输出)。差分正弦信号经过合路器后合成一路正弦信号,经过通带为50MHz低通滤波器滤波后进入高速电平比较芯片LT1719,通过设置合适的比较电平产生1KHz-50MHz的方波信号,由第一FPGA芯片选通输出。E1信号发生是依据频综产生的2.048MHz标准方波生成标准的E1信号,经过电路保护、隔离、阻抗匹配后,由75欧姆的BNC插座输出;E1信号接收是通过75欧姆阻抗匹配的BNC插座输入标准的E1信号,对该信号解码并恢复出2.048MHz的时钟信号,并送给时频测量板进行频率测量。其中EP4CE115F23I7主要完成APB总线与x86总线协议的转换。其原理如图18所示,软件设计流程如图19。所述测量接口对从交流B码测量接口输入的交流B码利用ADC进行采样,将采样后的数据送入第一FPGA芯片进行电文解析和1PPS信号生成,再送入时频测量板进行时间测量。所述测量接口对NTP/PTP测量接口输入的NTP/PTP信号主要是PTP/NTP模块主要是利用单片机对PTP专用芯片的控制,实现PTP信号的接收并解码,由单片机配置专用芯片(DP83640)寄存器,对通过网口获得的标准PTP/NTP信号解包并输出1PPS,同时输出1PPS送入时频测量板实现PTP准确度测量,如图20所示。所述测量接口对输入的各种波形信号频率进行测量,通过比较器将被测信号转换为方波,送入第二FPGA芯片实现频率及精度测量。第二FPGA芯片将计算的频率送给STM32107,STM32107根据相应公式计算出TIE、MTIE和TDEV信息,如图21所示,电路设计原理如图22所示;所述测量接口对从所述E1信号测量接口输入的E1信号进行测量,将E1接收模块恢复出的2.048MHz时钟信号送给FPGA,按(1)方式实现信号测量,并计算出TIE、MTIE和TDEV信息;所述测量接口对从各接口输入的各种时标信号(1PPS+TOD、DCLS、IRIG-B、NTP、PTP)的时间准确度测量。其中,1PPS+TOD测量分辨率10ns;DCLS测量分辨率10ns;IRIG-B分辨率1us;NTP分辨率1us;PTP分辨率10ns;各种时间信号处理电路在其他模块中已经详细介绍。以参考源的1pps为标准,对被测信号时间系统的1pps中断进行测量,测出二者上升沿之间的间距,则为时间的准确度。其中,对于频率准确度的测量,采用锁相环测量法,基本原理如图23所示,使用第二FPGA芯片内部的锁相环分别在基准倍频信号的基础上分别对相位延迟1.04ns、2.08ns、2.91ns、3.95ns产生新的4组200M信号。然后在T10时刻同时锁存包括基准倍频信号在内的5组200M信号。若某路信号首先被锁存上,则取该路的延迟量进行误差修正。同理可得T01-T11段误差修正。则被测信号的周期(ns)=(计数器3值*5ns+T00-T10段误差修正+T01-T11段误差修正)/计数器2值。再将周期转换为频率即可。测量过程由第二FPGA芯片完成,测量数据由第二FPGA芯片提供给MCU,主控板由MCU计算出测频结果,发送给主控板显示。每次提取完数据后,MCU对第二FPGA芯片进行复位,启动下一次测量。其中,对于时间准确度测量,如图24所示,以参考信号的1PPS为标准,当1PPS的上升沿到来时,对第二FPGA芯片内部的计数器进行清零,其他时刻进行累加。则将参考源的1PPS周期以第二FPGA芯片内部时钟为单位进行分割。当被测信号上升沿到来时锁存该计数器值,则该值乘以第二FPGA芯片内部时钟周期即为二者的时间准确度偏差。对频率准确度的测量和对时间准确度测量的第二FPGA芯片的流程如图25所示。本实用新型中涉及到的接口整理如下表2表2整机接口表本实用新型通过GNSS接收机对设备内置铷钟进行实时驯服和校正,采用接收机、直流B码信号或者1PPS+TOD恢复出的高精度时频信息,作为本设备所有信号源的时频基准,然后通过DDS技术产生各模块所需的时频源,再分别经过信号调制和调理输出所需的最终信号,例如同步时钟信号和E1信号。通过对正弦波、方波和三角波波形调理后,采用多周期多相位同步法实现各种频率的测量,通过FPGA实现多种时频信号的时间准确度测试,具体包括交/直流B码信号、PTP信号、NTP信号和1PPS+TOD信号。本尽管已描述了本实用新型的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本实用新型范围的所有变更和修改。显然,本领域的技术人员可以对本实用新型进行各种改动和变型而不脱离本实用新型的精神和范围。这样,倘若本实用新型的这些修改和变型属于本实用新型权利要求及其等同技术的范围之内,则本实用新型示意图包含这些改动和变型在内。当前第1页1 2 3 
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1