交换装置和使用多个这种交换装置的系统的制作方法

文档序号:7566188阅读:117来源:国知局
专利名称:交换装置和使用多个这种交换装置的系统的制作方法
技术领域
本发明一般涉及一种交换装置和使用多个这种交换装置的系统,更具体地说,涉及一种例如ATM(异步传输方式)交换装置,从这种交换装置中要抽取例如指示数据拥挤的信息的统计信息,并涉及一种交换系统,该交换系统适合作为ATM交换系统,被用于例如B-ISDM(宽带综合服务数字网络)的高速网络中。
包交换系统一般用作N-SIDM(窄带ISDN)的交换系统,其中传输的信号速度范围为64Kbps-1.5Mbps。在包交换系统中,信息被分成包,每个包具有适当的位数,并具有指明目的的控制信息,并且按照其中的控制信息指示的目的进行包的交换。每个包的大小为128-4096字节,使得传输的信息量是可变的,并且可以有效地在例如LAN(局部区网络)中传输低密度信息。
此外,因为信息一包一包地传输,就具有这样的优点,即可以进行具有不同处理速度单元之间的通信,例如终端单元和主单元之间的通信。然而,在包交换系统中,不用硬件交换包,而是由接收包译码控制信息的处理器使用软件来处理包。因而,传输速度受到处理器处理速度的限制。此外,因为误差检测过程和校正过程由软件执行,使软件具有大的负载。因此,这种包交换系统不适用于例如B-ISDN这样的网络,其中信号以高速(例如几百Mbps)进行处理。
近几年来,人们把注意力集中于ATM交换系统,它作为可以高速处理信号的一种交换系统。ATM交换系统和包交换系统的相似之处在于,信息被分成组。然而,虽然在包交换系统中信息被分入每个包中,每个包具有在128-4096字节范围内的可变长度,但在ATM交换系统中信息被分入的每个组(称为单元)具有53个字节的固定的长度。
每个单元由具有48字节的传输信息部分和具有5个字节的标题部分构成。单元按照在其标题部分设置的控制信息(指示目的)被交换到目的。在这种ATM交换系统中,单元借助于ATM交换装置的硬件被交换(而包在包交换系统中是借助于软件被交换)。因为硬件用于交换操作,信号延迟的改变就小。因而,这种ATM系统适用于使用字符数据、音频数据和图象数据的多媒体通信。
同时,ATM交换系统要求下列控制(ATM交换控制)(1)“呼叫设置控制”,用来对单元的识别信息译码并用来确定该单元通过哪个VCH(虚拟通道处理器)或ATM交换装置进行传输;
(2)“连接接收控制”,用来确认单元可以在所要求服务条件下在路径中通过所有VCH进行传输,并用于接收通信;
(3)“使用参数控制”,用来删除在实际通信量超每个用户合同中的通信量的情况下违犯规则的单元,以便避免在网络中通信质量变劣;
(4)“削减控制”,用来把单元的瞬时传输速度限制为常数(虚拟通路的容量),借助于暂时把单元存储在ATM交换装置的前面、ATM装置的后面或ATM交换装置中的缓冲存储器中来进行这种限制;
(5)“单元丢失或优先权控制”,用来删除低优先权的信息(例如音频与/或图象信息),以便避免在突然出现通信量峰值时缓冲存储器的溢出;以及(6)“拥挤控制”,用来暂时限制连接请求,借助于在网络中通信量拥挤时通过限制来自终端的单元的最大传输速度来进行这种限制。
上述控制主要借助于在控制处理单元(一般叫处理器)中的软件实现。


图1表示常规的ATM系统的一个例子。参见图1,ATM交换系统具有处理器10,存储器11以及n个ATM交换装置131,132,…,和13n,它们都通过总线12连接。当上述的ATM交换控制所需的统计信息在ATM交换装置13i中设定时,ATM交换装置13i就启动信号Xi。处理器10检查来自各个ATM交换装置131,132,…,以及13n中的信号X1,X2,…,以及Xn是否被启动。处理器10把请求信号Yj送入ATM交换装置13j,它启动信号Xj(j=1,2,…,n),因此请求ATM交换装置13j把其中设置的统计信息传输到总线12。按照处理器10中的请求从ATM交换装置中输出的统计信息通过总线12供给存储器11。这操作按顺序进行。
在上述的ATM系统中,因为处理器10按顺序从n个ATM交换装置131,132,…,以及13n中读出统计信息,处理器10用于读出统计信息所占的时间取决于通过总线12和处理器10相连的ATM交换装置的数量,这样,在有大量ATM交换装置连接于必须进行上述ATM交换控制的处理器10上的情况下,用于读出统计信息的操作就影响ATM交换控制。
此外,各个ATM交换装置必须独立地连接于总线12上,并且必须借助于用于信号Xj和Yj的控制线独立地连接在处理器10上。因而常规的ATM交换系统需要复杂的布线设计。
因此,本发明的总的目的在于,提供一种新的实用的交换装置和交换系统,其中消除了上述现有技术中的缺点。
本发明的一个特定目的在于,提供一种交换装置,它能应用于具有多个交换装置的交换系统,作为多个交换装置之一,在所述交换系统中,可以以恒定的时间从多个交换装置中读取信息而与交换装置的数量无关。
本发明的另一个目的在于,提供一种交换装置,它应用于具有多个交换装置的交换系统中,作为其中的多个交换装置之一,使得可以简化布线。
本发明的上述目的是这样实现的提供一种交换装置,包括具有输入端口和输出端口的交换单元,送到每个输入端口的信息被交换给输出端口之一;用于收集关于交换单元操作状态的信息的信息收集装置;用于接收来自外部单元的信息的信息接收装置;信息发生装置,用来根据由信息收集装置获得的信息和由信息接收装置收到的信息发出信息;以及用于输出由信息发生装置发出的信息的信息输出装置。
本发明的另一个目的在于提供一种交换系统,在该系统中可以与交换装置的数量无关的恒定时间从系统中的多个交换装置读取信息。
本发明还有一个目的在于,提供一种交换系统,它具有多个交换电路,所述系统的布线可以简化。
本发明的目的是这样实现的提供一种交换系统,该系统包括n个交换装置;第一交换装置到第n交换装置,它们串连连接(n是整数);以及用于检查交换装置操作状态的检查装置,每个交换装置具有具有输入端口和输出端口的交换单元,加于每个输入端口的信息被交换到输出端口之一;用来收集有关交换单元操作状态的信息的信息收集装置;用来从外部单元接收信息的信息接收装置;用来根据信息收集装置获得的信息和信息接收装置接收的信息发出信息的信息发生装置;以及输出由信息发生装置发出的信息的信息输出装置,其中第i个交换装置的信息输出装置与第i+1个交换装置(i=1,2,…,n-1)的信息接收装置相连,并且第n个交换装置的信息输出装置和检查装置相连,使检查装置根据由第n个交换装置提供的信息检查交换装置的操作状态。
按照本发明,因为多个交换装置被串连连接,因而关于各个交换装置操作状态的信息项通过各个交换装置传送到检查装置,这样便可以以与交换装置的数量无关的恒定时间从多个交换装置中读取信息。
此外,因为只有第n个交换装置和检查装置相连,因而可以简化系统的布线。
本发明的其它目的、特点和优点从下面结合附图的说明中会看得更加清楚,其中图1是常规ATM交换系统的方块图;
图2是本发明第一实施例的ATM交换系统的方块图;
图3是图2中的ATM交换系统中的ATM交换装置的方块图;
图4是图3的ATM交换装置的交换部分的详细电路图;
图5是在图2所示的ATM交换系统中处理的数据的格式图;
图6是说明在每个ATM交换装置中用于输出和输入信息的操作的一个例子的时序图;
图7是说明在每个ATM交换装置中用于输出和输入信息的操作的另一个例子的时序图;
图8是本发明第二个实施例的ATM交换系统的方块图;
图9是图8所示的ATM交换系统中处理的数据的格式图;
图10是本发明第三实施例的ATM交换系统的方块图。
现在描述本发明的第一实施例。
本发明的第一实施例如图2所示。由图2可见,ATM交换系统具有处理器20,存储器21,第一ATM交换装置23,第二ATM交换装置24,第三ATM交换装置25以及时钟发生器30。处理器20、存储器21和第三ATM交换装置25彼此用总线相连。时钟发生器30以并行方式向第一ATM交换装置23、第二ATM交换装置24和第三ATM交换装置25提供时钟信号CLK,从而使ATM交换装置23、24和25和时钟信号CLK同步地操作。
每个ATM交换装置23、24和25都有相同的结构。第一个ATM交换装置23的结构示于图3。由图3可见,ATM交换装置23具有交换单元230、信息收集单元231,信息接收单元232,统计信息发生单元233和信息输出单元234。交换单元230具有输入端口Ti和输出端口To,并且把提供于每个输入端口Ti的信息交换到输出端口To之一。信息收集单元231收集关于交换单元230的操作状态的信息(统计信息)。信息接收单元232接收具有预定格式的从外部单元提供的统计信息。统计信息发生单元233根据信息接收单元232收到的统计信息和信息收集单元231的输出产生新的统计信息。信息输出单元234把由统计信息产生单元233产生的信息输出到外部单元。
第二和第三ATM交换装置24、25分别具有交换单元240和250,信息收集单元241和251,信息接收单元242和252,统计信息发生单元243和253,以及信息输出单元244和254,其方式和第一ATM交换装置23的相同。
每个交换单元230、240和250的基本结构示于图4。
参见图4,交换单元(ATM交换单元)不仅具有作为交换单元基本部分的路径交换而且具有排序电路,用来按照目的的地址对单元排序(排序电路可以略去)。输入端口I0-I7连接于排序电路,输出端口O0-O7和路径交换装置相连。
排序电路具有许多比较器C10-C13,C20-C23,C30-C33,C40-C43,C50-C53,C60-C63,每个用矩形表示,其中有向上或向下的箭头。每个具有向上箭头的比较器比较两个单元的地址并把较小地址的单元交换给较高的行,把较大地址的单元交换给较低的行。如果仅有一个单元被供到箭头向上的比较器,则该比较器无条件地把该单元交换给较高的行。每个具有向下箭头的比较器比较两个单元的地址,并把较小地址的单元交换给较低的行,把较大地址的单元交换给较高的行。如果只有一个单元供给箭头向下的比较器,则把该单元交换到较低的行。
路径交换装置具有许多交换元件S10-S13,S20-S23,以及S30-S33。当单元地址的MSB(最高有效位)等于“0”时,则在第一级中的每个交换元件S10-S13把该单元交换给较高的行。当单元地址的MSB等于“1”时,则在第一级中的每个交换元件S10-S13把该单元交换到较低的行。当单元地址的第二位等于“0”时,在第二级中的交换元件S20-S23则把该单元交换到较高的行,当单元地址的第二位等于“1”时,则交换到较低的行。在第三级中的每个交换元件S30-S33,当单元地址的LSB(最低有效位)等于“0”时,则把单元交换到较高的行,当单元地址的LSB等于“1”时,则交换到较低的行。
当单元A、B、C和D被分别供给输入端口I0、I1、I3和I5时,交换单元230的操作如下。单元A具有地址“011”(二进制),单元B具有地址“001”(二进制),单元C地址为“100”(二进制)。
单元A的地址大于B的地址,因而单元A由比较器C10交换给较低的行,单元B由比较器C10交换到较高的行。只有单元C被供给比较器C11,因而单元C由比较器C11交换到较低的行。只有单元D供给比较器C12,因此单元D被交换到较高的行。在此之后,由另一比较器重复这一比较过程,使得排序电路按从顶上按顺序排列的顺序输出单元D、单元B、单元A和单元C。这就是说,单元按地址进行排列。
按地址排列的各个单元被提供给第一级中的交换元件S10、S11、S12和S13。因为单元A的地址的MSB等于“0”,所以单元A由交换元件S12交换给较高的行(交换元件S20)。因为单元A的第二有效位等于“1”,因而被交换元件S20交换给较低的行(交换元件S31)。最后,因为单元A的LSB等于“1”,单元A由交换元件S31交换到较低的行(输出端口O3)。就是说,根据单元A的地址,选择输出端口O3用于单元A,使单元A从输出端口O3输出。
再回到图2,第一ATM交换装置23的信息输出单元234通过线26连接于第二ATM交换装置24的信息接收单元242。第二ATM交换装置24的信息输出单元244由线27连接于第三ATM交换装置25的信息接收单元252。第三ATM交换装置25的信息输出单元254通过线28连接于总线22。就是说,第一、第二和第三ATM交换装置23、24和25串连连接。
第一、第二和第三ATM交换装置23、24和25中的每个具有M/S(主/从)端。例如,如果第一ATM交换装置23的M/S端被设为预定值(例如低电平(L)),第一ATM交换装置23则作为主交换装置操作。在主交换装置中,可以产生伪统计信息(例如所有位都为“0”)。
如果终端方块29(图2中用虚线表示)连接于第一ATM交换装置23的信息接收单元232,则可以省略各个ATM交换装置23、24和25的M/S端。终端方块29向信息接收单元232提供预定电平(例如电平(L))作为伪信息。
在信息接收单元232、242和252以及信息输出单元234、244和254中的数据具有如图5所示的格式。在这一格式中,数据具有几位(例如8位)的宽度。这样,包括在线26、27、28中每根线中的线数和数据宽度的位数相同,使得这几个位并行地从第一ATM交换装置23到第二ATM交换装置24,从第二ATM交换装置24到第三ATM交换装置25到第三ATM交换装置25以及从第三ATM交换装置25到总线52传输。这种格式的开始帧Fs和结束帧Fe分别具有表示数据开始/结束的位形(例如FF(F))。有效负载帧位于开始帧Fs和结束帧Fe之间。有效负载帧具有统计信息。统计信息包括ATM交换控制所需的各种信息项,例如有效负载的有效/失效信息,缓冲存储器的过量信息,关于被删除单元的信息,虚拟通路识别符(VPI)和虚拟通道识别符(VCI)。这些信息项表示各个ATM交换装置23、24和25的每个交换单元230,240和250的操作状态。这些信息项被各个ATM交换装置23、24和25中的信息收集单元231、241和251收集。
在具有上述结构的ATM交换系统中,第一ATM交换装置23作为主交换装置操作(信息接收单元232处于开状态)。由信息收集单元231或统计信息发生单元233产生的伪信息从信息输出单元234中输出。
第二ATM交换装置24作为从交换装置操作。从第一ATM交换装置23提供给第二ATM交换装置24的信息在图6所示的时钟信号上升沿(1)和(3)由信息接收单元242接收。统计信息产生单元243根据信息接收单元242接收的信息和信息收集单元241的输出产生新的统计信息。新的统计信息在图6所示的时钟信号的下降沿(2)和(4)从信息输出单元244中输出。
第三ATM交换装置25也作为从交换装置操作。从第二ATM交换装置24向第三ATM交换装置25提供的统计信息在上升沿(1)和(3)由信息接收单元252接收。由统计信息产生装置根据来自信息接收单元252的统计信息和信息收集单元251的输出产生的新的统计信息在时钟信号CLK的下降沿(2)和(4)从信息输出单元254输出。
这就是说,统计信息从第一ATM交换装置23到第二ATM交换装置24,从第二ATM交换装置24到第三ATM交换装置25,从第三ATM交换装置25到总线22,都和时钟信号CLK同步地串行传输。提供给总线22的统计信息在处理器20的控制下通过总线22传输给存储器21。
按照上述的第一实施例,处理器20可以用来进行仅仅从第三ATM交换装置25收集统计信息的处理。因而,可以减少处理器20的负载,从而使处理器20主要用来进行ATM交换操作所需的各种控制过程。
此外,即使增加ATM交换装置的数量,也只有用于一个ATM交换装置的线连到母线22上。因此,使得具有大量ATM交换装置的大规模的ATM交换系统的布线可以简化。
信息接收单元232、242和252和信息输出单元234、244和254可以由寄存器构成。信息收集单元231、241和251可以由缓冲器构成,用于存储来自交换单元230、240和250的统计信息。统计信息产生单元233、242和253可以由具有交换功能的缓冲器(或多路转换器)构成。用作统计信息产生单元(233、243、253)的缓冲器(多路转换器)选择用作信息收集单元(231、241、251)的缓冲器的输出或者选择来自作为信息接收单元(232、242、252)的寄存器的统计信息。然后用作统计信息产生单元(233、243、253)的缓冲器输出所选择的信息作为新的统计信息。用作统计信息发生单元(233、243、253)的缓冲器可以根据优先权从用作信息接收单元(232、242、252)中寄存器中选择统计信息。这就是说,当用作信息接收单元(232、242、252)的寄存器具有作为统计信息的有效信息时,则用作统计信息产生单元(233、243、253)的缓冲器总是选择该寄存器中的信息作为新的统计信息。在另一方面,当设定在寄存器中的信息是无效的统计信息时,则用作统计信息发生单元(233、243、253)的缓冲器选择用作信息收集单元(231、241、251)的缓冲器的输出。
在每个ATM交换装置中,统计信息可以以图7所示的定时接收和输出。参见图7,统计信息在时钟信号CLK的下降沿(1′)和(3′)被信息接收单元接收。统计信息在时钟信号CLK的上升沿(2′)和(4′)从信息输出装置中输出。
在信息从第三ATM交换装置25传输到存储器21的情况下,第三ATM交换装置必须获得总线22的使用。
现在参照图8、图9给出本发明的第二实施例的说明。在图8中,只指出了第一、第二和第三ATM交换装置23A,24A和25A的信息接收单元232A、242A和252A以及信息输出单元234A、244A和254A,而把实际上在ATM交换装置23A、24A和25A中具有的其它单元省略了。
在图8所示的实施例的情况下,在总线22和第三ATM交换装置25A之间提供有格式转换装置40。线26A连接第一ATM交换装置23A的信息输出单元234A和第二ATM交换装置24A的信息接收单元242A。线27A连接第二ATM交换装置的信息输出单元244A和第三ATM交换装置25A的信息输入单元252A。格式转换装置40具有信息接收单元401和信息输出单元402、线28A连接第三ATM交换装置25A的信息输出单元和格式转换装置40的信息接收单元401。第一、第二和第三ATM交换装置23A、24A和25A以及格式转换装置40以和上述第一实施例相同的方式和由时钟发生器30提供的时钟信号CLK同步地操作。
通过各个线26A、27A和28A传输的信息具有相同的格式。由信息接收单元401接收的信息的格式由格式转换装置40转换成适合于总线22接收的格式。具有转换过的格式的信息从格式转换装置40的信息输出单元402供给总线22。
图9示出了通过各个线26A、27A和28A传输的信息的格式的例子。由图9可见,该信息是一数据串,其中起始帧Fs和结束帧Fe分别位于数据的头部和尾部。起始帧Fs要和结束帧Fe分别具有指示数据的开始/结束的位形。例如,在HDLC处理的情况下,该位形由5个或更多的位“1”和在位“1”之后设置的位“0”构成。有效负载帧位于起始帧Fs和结束帧Fe之间。例如,有效负载帧具有有效负载帧的有效/无效信息、缓冲器的过量信息、删除的单元的信息以及VPI/VCI。
具有图9所示格式的数据串通过ATM交换装置23A、24A和25A以及线26A、27A和28A传输,并被送到格式转换装置40。格式转换装置40把数据串转换成适合于总线22接收的并行数据。该并行数据在处理器20的控制下通过总线22传输给存储器1。在这种情况下,格式转换装置40具有用来获得总线22的使用的功能。
按照上述第二实施例,即使通过ATM交换装置串行传输的信息的格式不同于总线22可接收的信息的格式,被传输的信息的格式也能转换成适合总线22接收的格式。因而在ATM交换系统中使用的ATM交换装置的类型不受用于控制ATM交换装置的控制系统(总线22、存储器21和处理器20)的限制。
在上述第二实施例中,终端方块29A可以连接到第一ATM交换装置23A的信息接收单元232A,而不在ATM交换装置23A、24A和25A中提供M/S(主/从)端子。
现在参考图10说明本发明的第三实施例,在图10中,只示出了第一、第二和第三ATM交换装置23B、24B和25B的信息接收单元232B、242B和252B以及信息输出单元234B、244B和254B,而省略了实际上存在于ATM交换装置23B、24和25B中的其它单元。
由图10可见,以图8所示的第二实施例相同的方式,用线26B、27B和28B连接第一、第二和第三ATM交换装置23B、24B和25B以及格式转换装置40A。ATM交换装置23B、24B和25B具有时钟输入端Ci和时钟输出端Co,格式转换装置40A具有时钟输入端Ci。供给时钟输入端Ci的时钟信号CLK在每个装置中用作定时时钟,并且从时钟输出端Co输出。时钟线31连接第一ATM交换装置23B的时钟输出端Co和第三ATM交换装置24B的时钟输入端Ci。时钟线32连接第二ATM交换装置的时钟输出端Co和第二ATM交换装置25B的时钟输入端Ci。时钟线33连接第三ATM交换装置25B的时钟输出端Co和格式转换装置40A的时钟输入端Ci。时钟信号CLK从外部单元向第一ATM交换装置23B的时钟输入端Ci提供,因而时钟信号通过ATM交换装置23B、24B和25B以及时钟线31、32和33传输给格式转换装置40A。结果,第一、第二和第三ATM交换装置23B、24B和25B和格式转换装置40A都和时钟信号CLK同步地操作。
按照第三实施例,因为时钟信号CLK通过ATM交换装置和连接ATM交换装置的时钟线传输,因而可以简化用于时钟信号的布线。
在图3所示的ATM交换系统中,在信息接收单元232和统计信息发生单元233之间可以提供具有预定容器的缓冲器。在这种情况下,统计信息发生单元233选择优先于来自信息接收单元232的信息的信息收集单元231的输出。就是说,当从信息接收单元232来的信息和信息收集单元231的输出作为统计信息都有效时,统计信息发生单元233则选择信息收集单元231的输出。来自信息接收单元232的信息被保留在缓冲器中。在信息收集单元231的输出送到信息输出单元234之后,保留在缓冲器中的信息被统计信息发生单元233选择。这样,在ATM交换装置中收集的统计信息和从在前级中的ATM交换装置传输的统计信息就避免了彼此冲突。
在上述情况下,在信息接收单元232和统计信息发生单元233之间提供的缓冲器可以具有用于统计信息一项的容量。此外,最好缓冲器具有多项统计信息的容量。在这种情况下,即使在多个ATM交换装置中同时产生统计信息项,以及/或者即使在前级的ATM交换装置中同时产生统计信息项,这些统计信息项也可以无误地传输到下一级的ATM交换装置中。
在没有统计信息要从ATM交换装置中的交换单元被收集的情况下(要被收集的统计信息取决于ATM交换装置的设计),用来表明这一事实的信息可以包括在图5或图9所示的格式中。在这种情况下,如果ATM交换装置具有在信息接收单元和统计信息发生单元之间提供的缓冲器,在缓冲器中的信息可以总被传输到下一级的ATM交换装置中。
本发明可适用于不同于ATM交换装置的交换装置,在这种情况下,其中的关于交换单元的操作状态的信息应该被检查。
本发明并不限于上述的实施例,不脱离权利要求的构思可以作出各种改变和改型。
权利要求
1.一种交换装置,包括具有输入端口(Ti)和输出端口(To)的交换单元(230),提供给每个输入端口(Ti)的信息被交换到输出端口(To)之一,其特征在于所述交换装置还包括用来收集关于所述交换单元(230)的操作状态的信息的信息收集装置(231);用来接收来自外部单元的信息的信息接收装置(232);信息产生装置,用来根据由所述信息收集装置(231)获得的信息和所述信息接收装置(232)收到的信息产生信息;以及用来输出由所述信息产生装置产生的信息输出装置(234)。
2.如权利要求1所述的交换装置,其特征在于所述信息产生装置(233)具有选择装置,用来选择或者由信息收集装置(231)收集的信息或者由所述接收装置(232)接收的信息,所选择的信息被送到所述信息输出装置(234)。
3.如权利要求2所述的交换装置,其特征在于所述选择装置优先于信息接收装置(232)接收的信息选择信息收集装置(231)收集的信息。
4.一种交换系统,包括第一交换装置到第n交换装置的n个交换装置(23,24,25),它们串联连接(n是整数);以及检查所述交换装置(23,24,25)的操作状态的检查装置,其特征在于,每个所述交换装置具有具有输入端口(Ti)和输出端口(To)的交换单元(230),输入给每个输入端口(Ti)的信息被交换到输出端口(To)之一;用来收集关于所述交换单元(230)的操作状态的信息的信息收集装置(231);用来接收来自外部单元的信息的信息接收装置(232);信息产生装置(233),用来根据所述信息收集装置(231)获得的信息和由所述信息接收装置(232)接收的信息产生信息;以及用来输出由所述信息产生装置(233)产生的信息的信息输出装置(234),其中,第i个交换装置(23)的所述信息输出装置(234)连接于第(i+1)交换装置(24)的所述信息接收装置(242)(i=1,2,…,n-1),并且所述第n个交换装置(25)的所述信息输出装置(254)被连于所述检查装置(20),使得所述检查装置(20)根据所述第n个交换装置(25)提供的信息检查所述交换装置(23,24,25)的操作状态。
5.如权利要求4所述的交换装置,其特征在于,通过在所述第i个交换装置(23)的所述信息输出装置(234)和所述第(i+1)个交换装置(24)的所述信息接收装置(242)之间的通路传输的信息的格式和通过在所述第n个交换装置(25)和所述检查装置(20)之间的通路传输的信息的格式相同。
6.如权利要求5所述的交换系统,其特征在于,所述信息的格式是这样的,借助于这种格式可以通过每个通路并行地传输信息的多个位。
7.如权利要求4所述的交换系统,其特征在于,通过在所述第i个交换装置(23A)的所述信息输出装置(234A)和所述第(i+1)个交换装置(24A)的所述信息接收装置(242A)之间的通路传输的信息具有预定的格式,并且其中所述交换系统还包括格式转换装置(40),用来把所述第n个交换装置(25A)的所述信息输出装置(254A)的信息输出的格式转换成适合于所述检查装置(20)接收的格式。
8.如权利要求7所述的交换系统,其特征在于,通过在所述第i个交换装置(23)的所述信息输出装置(234A)和所述第(i+1)个交换装置(24A)的所述信息接收装置(243A)之间的通路传输的信息的格式使得所述信息的位通过通路串行地传输。
9.如权利要求4所述的交换系统,其特征在于,所述每个交换装置(23,24,25)的信息产生装置(233)具有选择装置,用来选择或者由所述信息收集装置(231)收集的信息,或者由所述信息接收装置(232)接收的信息,所选择的信息被送到所述信息输出装置(234)。
10.如权利要求9所述的交换装置,其特征在于,所述选择装置优先于由所述信息接收装置(232)接收的信息选择由所述信息收集装置(231)收集的信息。
全文摘要
一种交换装置,包括具有输入端口(Ti)和输出端口(To)的交换单元(230),供给每个输入端口(Ti)口信息被交换到输出端口(To)之一,用来收集关于交换单元(230)的操作状态的信息的信息收集单元(231),用来从外部单元接收信息的信息接收单元(232),用来根据信息收集单元(231)获得的信息和由信息接收单元(232)接收的信息来产生信息的信息产生单元(233),以及用来输出由信息产生单元(234)产生的信息的信息输出单元(234)。
文档编号H04L12/56GK1112323SQ9510517
公开日1995年11月22日 申请日期1995年4月28日 优先权日1994年4月28日
发明者野村胜信, 高桥敦夫 申请人:富士通株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1