印制线路板及包括印制线路板的设备的制作方法

文档序号:8046203阅读:205来源:国知局
专利名称:印制线路板及包括印制线路板的设备的制作方法
技术领域
本发明涉及具有差分信号线的印制线路板以及包括印制线路板的设备。
背景技术
诸如柔性板等具有薄绝缘层的印制线路板,已经在设备(电子设备)中得到使用。 日本专利申请特开平7-321463号公报讨论了如下的技术,该技术通过在印制线路板上设置网状的接地线,而实现了必要的特性阻抗。在该方法中,信号线的电容C得到抑制,而未大幅缩窄信号线的宽度。然而,在日本专利申请特开平7-321463号公报中,未讨论考虑信号线的连接形式(例如,1对1连接或者1对多连接)的阻抗设计。在印制板中,各种信号线连接至电路 (板)。在用于连接其他电路的电路(板)上,设置了多个端子。在这样的多个端子中,能够设想端子包括1对1的连接形式,以及1对多的连接形式。此外,还能够设想在这样的多个端子中,包括ι对η的连接形式以及1对m的连接形式。此外,在这样的结构中,如果仅一部分连接形式的信号线与终端电阻匹配,而其他连接形式的信号线不能与终端电阻匹配,则会发生信号反射或波形畸变。结果,向电路(板)进行信号传输的质量下降。

发明内容
根据本发明的一个方面,提供一种印制线路板,该印制线路板包括第一端子阵列及第二端子阵列;第一差分信号线,其将所述第一端子阵列的第一端子,连接至包括所述第二端子阵列的第二端子的预定数量的端子;第二差分信号线,其将所述第一端子阵列的第三端子,连接至包括所述第二端子阵列的第四端子的、大于所述预定数量的数量的端子;其中,确定构成所述第一差分信号线和所述第二差分信号线的一对信号线的线宽度及线间隔中的至少一者,使得所述第二差分信号线的差分阻抗,变为高于所述第一差分信号线的差分阻抗。通过以下参照附图对示例性实施例的详细描述,本发明的其他特征及方面将变得清楚。


被并入说明书并构成说明书的一部分的附图,例示了本发明的示例性实施例、特征及方面,并且与文字描述一起用来说明本发明的原理。图IA及图IB例示了根据第一示例性实施例的印制线路板的布线。图2例示了示例性实施例中的印制线路板。图3A及图;3B例示了差分信号线的等效电路。图4A及图4B例示了根据第二示例性实施例的印制线路板的布线。图5A及图5B例示了根据第三示例性实施例的印制线路板的布线。图6A及图6B例示了记录元件板。
图7是记录头的分解立体图。
具体实施例方式下面,将参照附图,来详细描述本发明的各种示例性实施例、特征及方面。图IA及图IB例示了根据第一示例性实施例的印制线路板。图IA是扩大的平面图,图IB是在图IA中沿虚线1至‘1所截取的剖面图。在印制线路板中,在绝缘层104的一个面上,设置了由一对信号线构成的差分信号线101及差分信号线102。在绝缘层104的另一个面上,设置了接地信号线103。印制线路板由具有1对n(n是等于或大于1的整数)连接形式的差分信号线101、 具有1对m连接形式的差分信号线102、接地线103,以及绝缘层104构成。此外,m大于n(n <m, m是大于2的整数)。接地信号线103被形成为网状,以使得即使当绝缘层104的厚度是薄的时,也能够获得预定值的差分阻抗。此外,Sl表示具有1对η连接形式的差分信号线101的线距离(线间隔),S2表示具有1对m连接形式的差分信号线102的线距离(线间隔)。Wl表示两个差分信号线的线宽度。下面,将利用图2,来描述设置有差分信号线101及差分信号线102的印制线路板 403。印制线路板403包括6个元件基板401 (401-1至401-6)。将差分信号线(第一差分线)101和差分信号线(第二差分线)102布线成,将端子阵列(第一端子阵列)408中包含的端子,连接至端子阵列(第二端子阵列)407中包含的端子。此外,通过引线接合技术,将端子阵列407中的端子,与元件基板401中的端子相连接。通过信号线或连接器,将端子阵列408中的端子,与控制基板(未示出)的端子相连接。此外,元件基板401是驱动元件基板,其用于驱动诸如记录元件、发光元件及传感器元件等的驱动元件。控制基板控制驱动元件。在各元件基板401中,在箭头A方向(纵向)上布置了多个记录元件。差分信号线101将6个元件基板401,分别独立地连接至端子阵列408中包含的端子。换句话说,差分信号线101为1对1的连接形式,并且是例如用于传输数据信号的信号线。另一方面,差分信号线102将6个元件基板401与端子阵列408中包含的端子公共地连接。换句话说,差分信号线102为1对多的连接形式,并且是例如用于传输时钟信号的信号线。下面,将利用图3A及图3B,来描述差分信号线的等效电路。图3A例示了差分信号线101的等效电路。图;3B例示了差分信号线102的等效信号电路。^表示差分信号线的单端的特性阻抗,Aiff表示差分信号线的差分阻抗,Cre表示元件基板的输入电容,&表示终端电阻(terminationresistor)。此外,在图3B中,Cici至Cic6表示元件基板401-1至 401-6的输入电容。rLo及Aiff分别用以下公式来表示。
权利要求
1.一种印制线路板,该印制线路板包括分别包括多个端子的第一端子阵列及第二端子阵列;第一差分信号线,其将所述第一端子阵列的第一端子,连接至包括所述第二端子阵列的第二端子的预定数量的端子;第二差分信号线,其将所述第一端子阵列的第三端子,连接至包括所述第二端子阵列的第四端子的、大于所述预定数量的数量的端子;其中,确定构成所述第一差分信号线和所述第二差分信号线的一对信号线的线宽度及线间隔中的至少一者,使得所述第二差分信号线的差分阻抗变为高于所述第一差分信号线的差分阻抗。
2.根据权利要求1所述的印制线路板,其中,构成所述第二差分信号线的信号线的线间隔大于构成所述第一差分信号线的信号线的线间隔。
3.根据权利要求1所述的印制线路板,其中,构成所述第二差分信号线的信号线的线宽度小于构成所述第一差分信号线的信号线的线宽度。
4.根据权利要求1所述的印制线路板,该印制线路板还包括绝缘层;第一接地线,其被布置在所述绝缘层的与所述第一差分信号线相对的一侧、与所述第一差分信号线相对的位置,以及第二接地线,其被布置在所述绝缘层的与所述第二差分信号线相对的一侧、与所述第二差分信号线相对的位置,其中,确定所述第一接地线及所述第二接地线的尺寸,使得所述第二差分信号线的差分阻抗变为高于所述第一差分信号线的差分阻抗。
5.根据权利要求4所述的印制线路板,其中,所述第一接地线的线宽度大于所述第二接地线的线宽度。
6.根据权利要求1所述的印制线路板,其中,所述第二端子阵列连接至用于对驱动元件进行驱动的元件基板,并且,所述第一端子阵列输入来自用于控制所述元件基板的控制基板的信号。
7.一种包括根据权利要求6所述的印制线路板的设备。
全文摘要
本发明提供印制线路板及包括印制线路板的设备。所述印制线路板包括包括多个端子的第一端子阵列及第二端子阵列;第一差分信号线,其将所述第一端子阵列的第一端子,连接至包括所述第二端子阵列的第二端子的预定数量的端子;第二差分信号线,其将所述第一端子阵列的第三端子,连接至包括所述第二端子阵列的第四端子的、大于所述预定数量的数量的端子;其中,确定构成所述第一差分信号线和所述第二差分信号线的一对信号线的线宽度及线间隔中的至少一者,使得所述第二差分信号线的差分阻抗,变为高于所述第一差分信号线的差分阻抗。
文档编号H05K3/00GK102244975SQ20111012227
公开日2011年11月16日 申请日期2011年5月11日 优先权日2010年5月14日
发明者梅田谦吾 申请人:佳能株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1