高厚径比线路板镀孔塞孔的制作方法

文档序号:8090918阅读:524来源:国知局
高厚径比线路板镀孔塞孔的制作方法
【专利摘要】本发明公开了一种高厚径比线路板镀孔塞孔的制作方法,属于印刷线路板【技术领域】。该方法包括钻孔、沉铜、板镀、贴膜、开窗、镀孔、退膜、树脂塞孔工序;其中:贴膜工序中,对线路板整个板面贴干膜;开窗工序中,利用曝光、显影的方式将钻孔工序所钻的孔开窗露出,该开窗区域的孔径比钻孔工序所钻孔的孔径小0.025-0.20mm;镀孔工序中,控制电流密度为3-12ASF,电镀时间为70-280min。本发明通过在镀孔的孔口边缘覆盖一层干膜,使镀孔过程中不会在孔口水平位置镀上铜层,可以改善因高厚径比镀孔板件的镀通率较差所带来的孔口较小或堵死的现象,从而提高产品合格率以及降低树脂塞孔的难度。
【专利说明】 高厚径比线路板镀孔塞孔的制作方法
【技术领域】
[0001]本发明涉及一种印刷线路板的制作,特别是涉及一种高厚径比线路板镀孔塞孔的制作方法。
【背景技术】
[0002]随着电子信息技术的发展,电子产品也朝着轻型化、微小化、多功能化方向发展,
这就对其主要支撑体-PCB (Printed Circuit Board,印刷线路板)提出了更高的要求,
尤其随着HDI (High density interconnection,高密度互连)技术的发展,线宽及间距都将不可避免的往越来越小的趋势发展,因而产生许多新的PCB结构,如POFV (Plated overfilled via,在塞孔后的孔上电镀)、Stack Via (叠孔)等,在此背景下内层埋孔、通孔等通常被要求填满从而增加布线密度,因此,树脂塞孔工艺应运而生,且随之塞孔板件的数量也在不断增多。
[0003]目前,树脂塞孔板件的制作方式主要有两种:一种是“负片、塞孔、减薄铜”工艺的叠加,此方法虽有利于电镀,但受到塞孔后磨板均匀性以及减薄铜均匀性的影响,最终会导致面铜均匀性较差,从而影响精细线路制作;另一种是“镀孔、塞孔”工艺的结合,该方法不会大幅度增加底铜的厚度,有利于制作精线细路。然而,镀孔相对于负片电镀而言,特别是针对高厚径比(厚径比3 12:1,其中,厚径比=板厚/最小孔径)板件,存在以下缺点:电镀面积小,电流参数较难控制。而这是由于电镀整流器在小电流输出时,精度较差,电流密度较难精确控制,从而使电镀铜厚与理论值相差较大造成的。而当厚径比较大,板面孔分布不均匀,存在孤立孔时,此类孤立孔电流密度相对较大,容易造成孔口铜较厚(如图1所示的狗骨现象)或孔口堵死现象。从而给后序塞孔带来困难以及树脂打磨过程中,孔口铜厚较厚,而出现打磨不净或者打磨漏基材的打磨不良现象。

【发明内容】

[0004]基于此,本发明的目的在于克服现有技术的缺陷,提供一种高厚径比线路板镀孔塞孔的制作方法,采用该制作方法,能够避免产生造成孔口铜较厚或孔口堵死现象,能够降低树脂塞孔的打磨难度。
[0005]为实现上述目的,本发明采取以下技术方案:
[0006]一种高厚径比线路板镀孔塞孔的制作方法,包括钻孔、沉铜板镀、贴膜、开窗、镀孔、退膜、树脂塞孔工序;其中:
[0007]贴膜工序中,对线路板整个板面贴干膜;
[0008]开窗工序中,利用曝光、显影的方式将钻孔工序所钻的孔开窗露出,该开窗区域的孔径比钻孔工序所钻孔的孔径小0.025-0.20mm ;
[0009]镀孔工序中,控制电流密度为3-12ASF,电镀时间为70_280min。
[0010]本发明的高厚径比线路板镀孔塞孔的制作方法,在镀孔干膜开窗时,将干膜开窗区域的孔径设计为比需要进行镀孔处理的孔(简称镀孔)的孔径小,使干膜开窗区域的边缘与镀孔孔口边缘的距离为0.0125-0.10mm,在孔口边缘的铜上面覆盖一层干膜,从而在电镀过程中,孔口水平面上无法电镀到铜,使孔口较为平整,从而利于树脂塞孔及打磨树脂;并且,因为有干膜覆盖在孔口位置,电镀过程中,干膜会对孔口位置的电力线产生遮挡,从而有利于提高此类线路板的镀通率。但是,由于干膜的覆盖,使孔口的开口变小,可能会对孔内电镀药水交换产生影响,导致孔内电镀不良的问题,因此,本发明通过大量的研究,发现将开窗区域的孔径控制为比镀孔的孔径小0.025-0.2mm范围内,再配合以较小的电镀电流,能够克服孔口变小对电镀造成的不良影响,保证孔内铜层的电镀效果。
[0011]在其中一个实施例中,当需要进行镀孔处理的孔最小孔径> 0.25mm时,使用菲林对位曝光或激光直接成像;当需要进行镀孔处理的孔最小孔径< 0.25mm时,使用激光直接成像。由于菲林的对位能力为0.05_,激光直接成像(LDI曝光)的对位能力为0.025_,所以,当镀孔较大时,既可以使用菲林曝光,也可以使用激光直接成像;而当镀孔较小时,为了达到预定的对位精度,只能采用激光直接成像处理。
[0012]在其中一个实施例中,所述开窗工序中,开窗区域的孔径比钻孔工序所钻孔的孔径小0.05-0.10mm。将开窗区域控制在此范围内,能够获得更好的镀孔效果。
[0013]在其中一个实施例中,所述镀孔工序中,控制电流密度为5-8ASF,电镀时间为120-200min。将电镀参数控制在此范围内,能够获得更好的镀孔效果。
[0014]在其中一个实施例中,所述钻孔工序之后,还包括烘板工序;该烘板方法为在150-180°C下烘烤120-180min。根据板件使用的材料不同,选择不同的烘板温度。例如,低Tg的板材在150°C烘板;高Tg及高频板材在180°C烘板。通过烘板可减小钻孔带来的机械应力,进一步提闻孔位精度,从而提闻后序工序曝光时的对位效果。
[0015]在其中一个实施例中,所述钻孔工序中,将孔位精度控制在±2mil以内,CPK ^ 1.33。CPK 为 Complex Process Capability index 的缩写,是指工序在一定时间里,处于控制状态(稳定状态)下的实际加工能力,用于对精度级别进行限制。将钻孔的孔位精度控制在上述范围内,可以确保干膜开窗区域与镀孔孔位之间的对位关系,保证每一个镀孔的孔口边缘均有干膜覆盖。
[0016]在其中一个实施例中,所述树脂塞孔工序中,控制油墨压力为3 3.5bar,夹头压力为4-5bar,移动速度为6-10mm/s,真空为0.75-0.85bar。对于高厚径比(厚径比≥12:1)线路板的树脂塞孔,采用上述塞孔参数,能够获得更好的塞孔效果。
[0017]在其中一个实施例中,所述沉铜板镀工序中,先以化学沉铜的方式,在钻孔工序所钻孔内沉积0.5-0.8 μ m厚的铜层,再对线路板全板电镀5-8 μ m厚的铜层。这样在孔中电镀一定的铜层,为后序镀孔打下底铜基础,防止后序工序的微蚀工卡将孔铜蚀刻掉,而无法加厚铜。
[0018]与现有技术相比,本发明具有以下有益效果: [0019]本发明的一种高厚径比线路板镀孔塞孔的制作方法,通过在镀孔的孔口边缘覆盖一层干膜,使镀孔过程中不会在孔口水平位置镀上铜层,孔口水平面上的铜厚即为底铜厚度,从而降低树脂塞孔的打磨难度;并且可以改善因高厚径比镀孔板件的镀通率较差所带来的孔口较小或堵死的现象,从而提高产品合格率以及降低树脂塞孔的难度。同时,采用该制作方法制备线路板,可以避免减薄铜工艺,从而降低板面露基材的风险以及减小板面表铜极差,有利于制作精细线路。【专利附图】

【附图说明】
[0020]图1为常规技术中出现的狗骨现象示意图;
[0021]图2为实施例1中开窗工序之后镀孔区域示意图。
[0022]其中:1.孔口边缘;2.干膜。
【具体实施方式】
[0023]以下结合附图和具体实施例来详细说明本发明。
[0024]实施例1
[0025]一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.25mm的线路板,其厚径比为16:1。该制作方法包括前工序和钻孔、沉铜、板镀、贴膜、开窗、镀孔、退膜、树脂塞孔工序;其中:
[0026]钻孔工序中,按照常规工艺参数进行钻孔。经测量,孔位精度为2mil,此时CPK为
0.56,随后进行去毛刺处理,除去孔内的粉尘和铜屑。
[0027]沉铜板镀工序中,先以化学沉铜的方式,在需要进行镀孔处理的孔内沉积
0.5-0.8 μ m厚的铜层,作为后续电镀的导电层,再控制电流密度为IOASF电镀时间为30min,对线路板全板电镀5_8 μ m厚的铜层。
[0028]贴膜工序中,采用贴膜压力为55PSI,贴膜温度为110°C;贴膜速度为1.2mm/min的贴膜参数,对线路板整个板面贴干膜。
[0029]开窗工序中,利用曝光、显影的方式将需要进行镀孔处理的孔在干膜2开窗露出。本实施例中,最小的镀孔孔径为0.25mm,使用菲林对位曝光,且使该开窗区域的孔径比需要进行镀孔处理的孔的孔径小0.1mm,即开窗区域边缘与孔口边缘I之间的距离为0.05mm。其中,菲林曝光能级为7-9级。曝光之后进行显影,露出需要进行镀孔处理的孔,显影前做显影点测试,显影点为60%,显影速度为2.6m/min。
[0030]镀孔工序中,控制电流密度为8ASF,电镀时间为lOOmin,将孔内铜加厚。
[0031]退膜工序中,按照常规退膜工艺,以1.8m/min的速度退膜。
[0032]树脂塞孔工序中,控制油墨压力为3bar,夹头压力为3.5bar,移动速度为llmm/s,真空为0.85bar。
[0033]随后按照常规工艺制作,得到线路板A。
[0034]实施例2
[0035]本实施例的一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.25mm的线路板,其厚径比为16:1。该制作方法与实施例1的制作方法基本相同,区别在于:
[0036]钻孔工序中,将孔位精度控制在±2mil,CPK为1.4。
[0037]树脂塞孔工序中,控制油墨压力为4bar,夹头压力为4.5bar,移动速度为6mm/s,真空为0.8bar。
[0038]以本实施例的制作方法制备得到线路板B。
[0039]实施例3
[0040]本实施例的一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.25mm的线路板,其厚径比为16:1。该制作方法与实施例2的制作方法基本相同,区别在于:
[0041]钻孔工序之后,还包括烘板工序;由于选用的是低Tg板材,该烘板方法为在150°C下烘烤120min。
[0042]树脂塞孔工序中,控制油墨压力为3.5bar,夹头压力为4bar,移动速度为6mm/s,真空为0.75bar。
[0043]以本实施例的制作方法制备得到线路板C。
[0044]实施例4
[0045]本实施例的一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.25mm的线路板,其厚径比为16:1。该制作方法与实施例3的制作方法基本相同,区别在于:
[0046]钻孔工序之后,还包括烘板工序;由于选用的是高Tg板材,该烘板方法为在180°C下供烤180min。
[0047]所述退膜工序之后,还包括树脂塞孔工序。该树脂塞孔工序中,控制油墨压力为
4.5bar,夹头压力为5bar,移动速度为8mm/s,真空为0.85bar。
[0048]以本实施例的制作方法制备得到线路板D。
[0049]实施例5
[0050]本实施例的一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.3mm的线路板,其厚径比为13.3:1。该制作方法与实施例3的制作方法基本相同,区别在于:
[0051]开窗工序中,本实施例中,最小的镀孔孔径为0.3mm,使用菲林对位曝光,且使该开窗区域的孔径比需要进行镀孔处理的孔的孔径小0.2mm,即开窗区域边缘与孔口边缘之间的距离为0.1_。
[0052]以本实施例的制作方法制备得到线路板E。
[0053]实施例6
[0054]本实施例的一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.3mm的线路板,其厚径比为13.3:1。该制作方法与实施例3的制作方法基本相同,区别在于:
[0055]开窗工序中,本实施例中,使用LDI曝光(激光直接成像),且使该开窗区域的孔径比钻孔工序所钻孔的孔径小0.025mm,即开窗单边比需要进行镀孔处理的孔孔径小
0.0125mm。
[0056]以本实施例的制作方法制备得到线路板F。
[0057]实施例7
[0058]本实施例的一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.15mm的线路板,其厚径比为26.6:1。该制作方法与实施例4的制作方法基本相同,区别在于:
[0059]钻孔工序中,将孔位精度控制为±2mil以内,此时CPK为1.38。
[0060]钻孔工序之后,还包括烘板工序;该烘板方法为在150°C下烘烤120min。
[0061]开窗工序中,在本实施例中,最小的镀孔孔径为0.15mm,使用LDI曝光(激光直接成像),且使该开窗区域的孔径比钻孔工序所钻孔的孔径小0.05mm,即开窗单边比需要进行镀孔处理的孔孔径小0.025mm。
[0062]镀孔工序中,控制电流密度为12ASF,电镀时间为70min。
[0063]以本实施例的制作方法制备得到线路板G。
[0064]实施例8
[0065]本实施例的一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.15mm的线路板,其厚径比为26.6:1。该制作方法与实施例5的制作方法基本相同,区别在于:
[0066]镀孔工序中,控制电流密度为3ASF,电镀时间为280min。
[0067]以本实施例的制作方法制备得到线路板H。
[0068]实施例9
[0069]本实施例的一种高厚径比线路板镀孔塞孔的制作方法,用于制备厚度为4mm,最小镀孔孔径为0.15mm的线路板,其厚径比为26.6:1。该制作方法与实施例5的制作方法基本相同,区别在于:
[0070]镀孔工序中,控制电流密度为5ASF,电镀时间为200min。
[0071]以本实施例的制作方法制备得到线路板I。
[0072]对比例I
[0073]本实施例的一种高厚径比线路板镀孔塞孔的制作方法与实施例1的制作方法基本相同,区别在于:
[0074]开窗工序中,将开窗区域的孔径设置为与镀孔的孔径一致。
[0075]以本实施例的制作方法制备得到线路板J。
[0076]对比例2
[0077]本实施例的一种高厚径比线路板镀孔塞孔的制作方法与实施例5的制作方法基本相同,区别在于:
[0078]开窗工序中,使该开窗区域的孔径比需要进行镀孔处理的孔的孔径小0.25mm,即开窗单边比需要进行镀孔处理的孔孔径单边小0.125mm。
[0079]镀孔工序中,控制电流密度为3ASF,电镀时间为280min,进行镀孔。
[0080]以本实施例的制作方法制备得到线路板K。
[0081]对比例3
[0082]本实施例的一种高厚径比线路板镀孔塞孔的制作方法与实施例1的制作方法基本相同,区别在于:
[0083]镀孔工序中,控制电流密度按常规的电流密度15ASF,电镀时间为60min,进行镀孔。
[0084]以本实施例的制作方法制备得到线路板L。
[0085]试验例
[0086]一、镀孔效果对比。
[0087]将上述实施例1-9及对比例1-3制备得到的线路板进行性能考察,考察其孔口位置是否具有孔口铜层变厚或孔口堵死现象,并同时观察镀孔内的铜层电镀效果,是否产生镀通率低以及孔铜不足的等问题。结果如下表I所示。[0088]表1镀孔效果对比
[0089]
【权利要求】
1.一种高厚径比线路板镀孔塞孔的制作方法,其特征在于,包括钻孔、沉铜、板镀、贴膜、开窗、镀孔、退膜、树脂塞孔工序;其中: 贴膜工序中,对线路板整个板面贴干膜; 开窗工序中,利用曝光、显影的方式将钻孔工序所钻的孔开窗露出,该开窗区域的孔径比钻孔工序所钻孔的孔径小0.025-0.20mm ; 镀孔工序中,控制电流密度为3-12ASF,电镀时间为70-280min。
2.根据权利要求1所述的高厚径比线路板镀孔塞孔的制作方法,其特征在于,当需要进行镀孔处理的孔最小孔径> 0.25mm时,使用菲林对位曝光或激光直接成像,当需要进行镀孔处理的孔最小孔径< 0.25mm时,使用激光直接成像。
3.根据权利要求1所述的高厚径比线路板镀孔塞孔的制作方法,其特征在于,所述开窗工序中,开窗区域的孔径比钻孔工序所钻孔的孔径小0.05-0.10mm。
4.根据权利要求1所述的高厚径比线路板镀孔塞孔的制作方法,其特征在于,所述镀孔工序中,控制电流密度为5-8ASF,电镀时间为120-200min。
5.根据权利要求1所述的高厚径比线路板镀孔塞孔的制作方法,其特征在于,所述钻孔工序之后,还包括烘板工序;该烘板方法为在150-180°C下烘烤120-180min。
6.根据权利要求1所述的高厚径比线路板镀孔塞孔的制作方法,其特征在于,所述钻孔工序中,孔位精度控制要求为孔位偏差在±2mil以内,CPK > 1.33。
7.根据权利要求1所述的高厚径比线路板镀孔塞孔的制作方法,其特征在于,所述树脂塞孔工序中,控制油墨压力为3 3.5bar,夹头压力为4_5bar,移动速度为6-lOmm/s,真空为 0.75-0.85bar。
8.根据权利要求1所述的高厚径比线路板镀孔塞孔的制作方法,其特征在于,所述沉铜板镀工序中,先以化学沉铜的方式,在钻孔工序所钻的孔内沉积0.5-0.8μπι厚的铜层,再对线路板全板电镀5-8 μ m厚的铜层。
【文档编号】H05K3/40GK103796449SQ201410036834
【公开日】2014年5月14日 申请日期:2014年1月24日 优先权日:2014年1月24日
【发明者】袁处, 乔书晓 申请人:广州兴森快捷电路科技有限公司, 深圳市兴森快捷电路科技股份有限公司, 宜兴硅谷电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1