一种移位寄存器、驱动电路及驱动方法、显示装置与流程

文档序号:15352190发布日期:2018-09-04 23:28阅读:135来源:国知局

本发明涉及显示技术领域,尤其涉及一种移位寄存器、驱动电路及驱动方法、显示装置。



背景技术:

一般来说,显示装置包括位于显示面板内部的多个子像素以及使这些子像素发光的驱动电路,驱动电路通常由多个级联的移位寄存器组成。但是,在现有技术中,在移位寄存器的输出信号的高低电平切换时,如果移位寄存器的输出信号的高低电平切换不及时,移位寄存器内部的控制节点的电位将受到影响,进而导致移位寄存器的输出信号出现错误,影响显示装置的正常显示。



技术实现要素:

有鉴于此,本发明提供了一种移位寄存器、驱动电路及驱动方法、显示装置,用以提高移位寄存器的输出信号的准确性。

一方面,本发明提供了一种移位寄存器,所述移位寄存器包括:

第一输入单元,所述第一输入单元用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点,在所述第一时钟信号端和第二时钟信号端的控制下将所述输入信号端的信号提供给第一节点,在第二节点和第二时钟信号端的控制下将输出信号端的信号提供给所述第一节点,在所述第二节点、所述第二时钟信号端和所述第一时钟信号端的控制下将所述输出信号端的信号提供给所述第一节点;

第二输入单元,所述第二输入单元用于在所述第一时钟信号端的控制下将第一固定电位端的信号提供给所述第二节点;在所述第一节点的控制下将所述输入信号端或所述第一时钟信号端的信号提供给所述第二节点;

输出单元,所述输出单元用于在所述第一节点的信号的控制下将所述第二时钟信号端的信号提供给所述输出信号端,在所述第二节点的信号的控制下将所述第二固定电位端的信号提供给所述输出信号端。

另一方面,本发明还提供了一种驱动电路,所述驱动电路包括级联的多个上述的移位寄存器;其中,第一级移位寄存器的输入信号端与起始信号端相连;除第一级所述移位寄存器之外的其余各级所述移位寄存器的输入信号端分别与上一级所述移位寄存器的输出信号端相连;

奇数级的所述移位寄存器的所述第一时钟信号端用于接收第一时钟信号,奇数级的所述移位寄存器的所述第二时钟信号端用于接收第二时钟信号;

偶数级的所述移位寄存器的所述第一时钟信号端用于接收所述第二时钟信号,偶数级的所述移位寄存器的所述第二时钟信号端用于接收所述第一时钟信号;

当所述第一时钟信号处于低电平时,所述第二时钟信号处于高电平;

当所述第二时钟信号处于低电平时,所述第一时钟信号处于高电平。

再一方面,本发明还提供了一种显示装置,所述显示装置包括上述驱动电路。

再一方面,本发明还提供了一种驱动方法,所述驱动方法应用于上述移位寄存器,所述驱动方法包括第一阶段,第二阶段,第三阶段和第四阶段;

在所述第一阶段,向所述输入信号端提供第一电平信号,向所述第一时钟信号端提供第一电平信号,向所述第二时钟信号端提供所述第二电平信号,所述输出信号端输出第二电平信号;

在所述第二阶段,向所述输入信号端提供所述第二电平信号,向所述第一时钟信号端提供所述第二电平信号,向所述第二时钟信号端提供所述第一电平信号,所述输出信号端输出第一电平信号;

在所述第三阶段,向所述输入信号端提供所述第二电平信号,向所述第一时钟信号端提供所述第一电平信号,向所述第二时钟信号端提供所述第二电平信号,所述输出信号端输出第二电平信号;

在所述第四阶段,向所述输入信号端提供所述第二电平信号,向所述第一时钟信号端提供所述第二电平信号,向所述第二时钟信号端提供所述第一电平信号,所述输出信号端输出第二电平信号。

本发明提供的移位寄存器包括第一输入单元,第二输入单元和输出单元,其中,第一输入单元用于在第一时钟信号端的控制下将输入信号端的信号提供给第一节点,在第一时钟信号端和第二时钟信号端的控制下将输入信号端的信号提供给第一节点,在第二节点和第二时钟信号端的控制下将输出信号端的信号提供给所述第一节点,在第二节点、第二时钟信号端和第一时钟信号端的控制下将输出信号端的信号提供给第一节点;第二输入单元用于在第一时钟信号端的控制下将第一固定电位端的信号提供给第二节点;在第一节点的控制下将输入信号端或第一时钟信号端的信号提供给第二节点;输出单元用于在第一节点的信号的控制下将第二时钟信号端的信号提供给输出信号端,在第二节点的信号的控制下将第二固定电位端的信号提供给输出信号端。基于移位寄存器的上述连接方式可以得出,在输出信号端的输出信号的高低电平切换的时刻,由于第二时钟信号端提供高电平信号或者第二节点的电位为高,因此,输出信号端的输出信号不会对第一节点的电位产生影响,从而避免了第一节点的电位变化所可能导致的输出错误的情况出现。在其余时刻,由于输出信号端的输出信号一直保持高电平,即,避免了使输出信号的高低电平切换,相应的,第一节点的电位能够保持稳定,从而提高该移位寄存器的输出信号的准确性。

【附图说明】

为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。

图1为现有技术提供的移位寄存器的电路结构图;

图2为现有技术提供的移位寄存器的工作时序图;

图3为本发明实施例提供的移位寄存器的一种电路结构图;

图4为本发明实施例提供的移位寄存器的工作时序图;

图5为本发明实施例提供的移位寄存器的另一种电路结构图;

图6为本发明实施例提供的驱动电路的示意图;

图7为本发明实施例提供的显示装置的示意图。

【具体实施方式】

为了更好的理解本发明的技术方案,下面结合附图对本发明实施例进行详细描述。

应当明确,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。

在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。

应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。

如图1和图2所示,图1为现有技术中的一种移位寄存器的内部结构示意图,图2为图1所示移位寄存器的驱动时序图;其中,由于该移位寄存器的输出端out’与薄膜晶体管m3’的控制端相连,因此,在该移位寄存器正常工作的情况下,以处于阶段t为例,当输出端out’输出低电平时,通过输出端out’的反馈将使薄膜晶体管m3’在低电平控制下导通,高电平信号vgh’通过薄膜晶体管m3’将第一节点n1’电位置高,进而使薄膜晶体管m5’在高电平控制下截止。这时,第二节点n2’处于低电平,控制薄膜晶体管m4’导通,将时钟信号端ckb’的低电平信号写入输出端out’,使输出端out’输出低电平。

但是,基于该移位寄存器的内部电路结构,因为输出端out’与薄膜晶体管m3’的控制端相连,因此,在输出端out’的输出信号由高电平向低电平切换的时候,如果输出信号的高低电平切换不及时,出现输出信号未及时置低的情况,就会导致薄膜晶体管m3’不能及时导通,进而导致第一节点n1’的电位不能及时置高,这时可能就会出现薄膜晶体管m5’和薄膜晶体管m4’同时导通的情况,导致输出端out’的输出存在竞争风险,可能出现输出错误。

基于此,本实施例提供了一种移位寄存器,如图3所示,图3为本实施例提供的移位寄存器的内部结构示意图,该移位寄存器包括第一输入单元1,第二输入单元2和输出单元3。

其中,第一输入单元1用于在第一时钟信号端ck的控制下将输入信号端in的信号提供给第一节点n1;在第一时钟信号端ck和第二时钟信号端xck的控制下将输入信号端in的信号提供给第一节点n1;在第二节点n2和第二时钟信号端xck的控制下将输出信号端out的信号提供给第一节点n1;在第二节点n2、第二时钟信号端xck和第一时钟信号端ck的控制下将输出信号端out的信号提供给第一节点n1。

第二输入单元2用于在第一时钟信号端ck的控制下将第一固定电位端vgl的信号提供给第二节点n2,在第一节点n1的控制下将输入信号端in或第一时钟信号端ck的信号提供给第二节点n2。

输出单元3用于在第一节点n1的信号的控制下将第二时钟信号端xck的信号提供给输出信号端out,在第二节点n2的信号的控制下将第二固定电位端vgh的信号提供给输出信号端out。

下面结合图3和图4,图4为图3对应的工作时序图,对上述移位寄存器的工作过程进行具体说明,该移位寄存器的工作过程包括第一阶段t1,第二阶段t2,第三阶段t3和第四阶段t4。

具体的,在第一阶段t1,第一输入单元1根据第一时钟信号端ck的低电平信号,第二时钟信号端xck的高电平信号和输入信号端in的低电平信号,提供低电平至第一节点n1;第二输入单元2根据第一时钟信号端ck的低电平信号、第一固定电位端vgl的低电平信号,以及第一节点n1的低电平信号、输入信号端in的低电平信号,提供低电平至第二节点n2;输出单元3根据第二时钟信号端xck的高电平信号、第一节点n1的低电平信号,以及第二节点n2的低电平信号、第二固定电位端vgh的高电平信号,使输出信号端out输出高电平。

在第二阶段t2,第一输入单元1根据第一时钟信号端ck的高电平信号,维持第一节点n1在第一阶段t1的低电平;第二输入单元2根据输入信号端in的高电平信号和第一节点n1的低电平信号,提供高电平至第二节点n2;输出单元3根据第二时钟信号端xck的低电平信号和第一节点n1的低电平信号,使输出信号端out输出低电平。

在第三阶段t3,第一输入单元1根据第一时钟信号端ck的低电平信号和输入信号端in的高电平信号,提供高电平至第一节点n1;第二输入单元2根据第一时钟信号端ck的低电平信号和第一固定电位端vgl的低电平信号,提供低电平至第二节点n2;输出单元3根据第二节点n2的低电平信号和第二固定电位端vgh的高电平信号,使输出信号端out输出高电平。

在第四阶段t4,第二输入单元2根据第一时钟信号端ck的高电平信号,维持第二节点n2在第三阶段t3的低电平。输出单元3根据第二节点n2的低电平信号和第二固定电位端vgh的高电平信号,使输出信号端out输出高电平。第一输入单元1根据第二节点n2的低电平信号,第二时钟信号端xck的低电平信号和输出信号端out的高电平信号,提供高电平至第一节点n1。

基于本实施例提供的移位寄存器的上述连接方式,通过上述对移位寄存器的工作过程的描述可知,输出信号端out的输出信号的高低电平切换的时刻发生在第一阶段t1向第二阶段t2,以及第二阶段t2向第三阶段t3的转变过程中,而由上述分析可知,在第一阶段t1,因为第二时钟信号端xck提供高电平信号,所以,输出信号端out的输出信号不会对第一节点n1的电位产生影响;在第二阶段t2,因为第二节点n2的电位为高,因此,同样道理,输出信号端out的输出信号不会对第一节点n1的电位产生影响。所以,在第一阶段t1向第二阶段t2的转变过程中,输出信号端out的输出信号不会影响第一节点n1的电位,从而避免了第一节点n1的电位变化所可能导致的输出错误的情况出现。在其余的工作时刻,输出信号端out的输出信号一直保持高电平,即避免了使输出信号的高低电平切换,相应的,第一节点n1的电位能够保持稳定,从而提高该移位寄存器的输出信号的准确性。

示例性的,上述输入信号端in用于接收输入信号;第一固定电位端vgl用于接收第一固定电位信号,第二固定电位端vgh用于接收第二固定电位信号,其中,第一固定电位信号的电位低于第二固定电位信号的电位。

如图4所示,第一时钟信号端ck的信号与第二时钟信号端xck的信号均为脉冲信号,且当第一时钟信号端ck的信号处于低电平时,第二时钟信号端xck的信号处于高电平,当第二时钟信号端xck的信号处于低电平时,第一时钟信号端ck的信号处于高电平。

下面结合图3对本实施例提供的移位寄存器的第一输入单元1、第二输入单元2和输出单元3的具体电路结构进行举例说明。

第一输入单元1包括第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4和第五晶体管m5。

其中,第一晶体管m1的控制端和第四晶体管m4的控制端均与第一时钟信号端ck相连,第一晶体管m1的第一端与输入信号端in相连,第一晶体管m1的第二端与第二晶体管m2的第一端相连。

第二晶体管m2的控制端和第五晶体管m5的控制端均与第二时钟信号端xck相连,第二晶体管m2的第二端与第三晶体管m3的第一端相连。

第三晶体管m3的控制端与第二节点n2相连,第三晶体管m3的第二端与输出信号端out相连。

第四晶体管m4的第一端与第一晶体管m1的第二端相连,第四晶体管m4的第二端与第一节点n1相连。

第五晶体管m5的第一端与第一晶体管m1的第二端相连,第五晶体管m5的第二端与第一节点n1相连。

需要说明的是,本实施例中上述第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4和第五晶体管m5均为pmos晶体管,pmos晶体管的控制端为低电平时导通,控制端为高电平时截止。如无特殊说明,本实施例中后续提及的晶体管均为pmos晶体管。

第二输入单元2包括第六晶体管m6和第七晶体管m7;其中,第六晶体管m6的控制端与第一时钟信号端ck相连,第六晶体管m6的第一端与第一固定电位端vgl相连,第六晶体管m6的第二端与第二节点n2相连;第七晶体管m7的控制端与第一节点n1相连,第七晶体管m7的第一端与输入信号端in相连,第七晶体管m7的第二端与第二节点n2相连。

输出单元3包括第八晶体管m8与第九晶体管m9;第八晶体管m8的控制端与第一节点n1相连,第八晶体管m8的第一端与第二时钟信号端xck相连,第八晶体管m8的第二端与输出信号端out相连;第九晶体管m9的控制端与第二节点n2相连,第九晶体管m9的第一端与第二固定电位端vgh相连,第九晶体管m9的第二端与输出信号端out相连。

如图3所示,上述移位寄存器还包括第一电容c1和第二电容c2;其中,第一电容c1的第一端与第一节点n1相连,第一电容c1的第二端与输出信号端out相连;第一电容c1用于在第一节点n1处于浮接状态时,利用第一电容c1的耦合作用,维持第一节点n1保持上一阶段的电位。第二电容c2的第一端与第二节点n2相连,第二电容c2的第二端与第二固定电位端vgh相连,第二电容c2用于在第二节点n2处于浮接状态时,利用第二电容c2的耦合作用,维持第二节点n2保持上一阶段的电位。

下面结合图3和图4,对上述移位寄存器的工作过程进行描述。

在第一阶段t1,第一时钟信号端ck提供低电平,使得第一晶体管m1、第四晶体管m4和第六晶体管m6导通,输入信号端in提供低电平,通过导通的第一晶体管m1和第四晶体管m4使第一节点n1的电位置低,从而使第七晶体管m7和第八晶体管m8导通,输入信号端in提供的低电平通过导通的第七晶体管m7使第二节点n2的电位置低,第一固定电位端vgl提供的低电平通过导通的第六晶体管m6使第二节点n2的电位置低,使第三晶体管m3和第九晶体管m9导通,第二固定电位端vgh输出的高电平通过导通的第九晶体管m9使输出信号端out输出高电平;第二时钟信号端xck提供高电平,通过导通的第八晶体管m8使输出信号端out稳定输出高电平。在此过程中,由于第二晶体管m2和第五晶体管m5处于截止状态,因此,输出信号端out的输出信号不会对第一节点n1的电位造成影响。

在第二阶段t2,第一时钟信号端ck提供高电平,使得第一晶体管m1、第四晶体管m4和第六晶体管m6截止,利用第一电容c1的耦合作用,第一节点n1维持第一阶段t1的低电位,使第七晶体管m7和第八晶体管m8导通,输入信号端in提供高电平,通过导通的第七晶体管m7将第二节点n2的电位置高,使得第三晶体管m3和第九晶体管m9截止,第二时钟信号端xck提供低电平,经由导通的第八晶体管m8使输出信号端out输出低电平,利用第一电容c1的耦合作用将第一节点n1的电位进一步拉低,从而使第二时钟信号端xck的信号能够经由导通的第八晶体管m8完全输出。在此过程中,由于第三晶体管m3截止,因此,输出信号端out的输出信号仍然不会对第一节点n1的电位造成影响。

在第三阶段t3,第一时钟信号端ck提供低电平,使得第一晶体管m1、第四晶体管m4和第六晶体管m6导通,输入信号端in提供高电平,经由导通的第一晶体管m1和第四晶体管m4将第一节点n1的电位置高,使得第七晶体管m7和第八晶体管m8截止。第一固定电位端vgl提供的低电平经由导通的第六晶体管m6将第二节点n2的电位置低,使第三晶体管m3和第九晶体管m9导通,第二固定电位端vgh提供的高电平信号经由导通的第九晶体管m9使输出信号端out输出高电平。在此过程中,第二时钟信号端xck提供高电平,使得第二晶体管m2和第五晶体管m5截止,因此,输出信号端out的输出信号仍然不会对第一节点n1的电位造成影响。

在第四阶段t4,第一时钟信号端ck提供高电平,使得第一晶体管m1、第四晶体管m4和第六晶体管m6截止,利用第二电容c2的耦合作用使得第二节点n2的电位维持第三阶段t3的低电位,使得第三晶体管m3和第九晶体管m9导通,第二固定电位端vgh输出的高电平信号经由导通的第九晶体管m9使输出信号端out输出高电平。第二时钟信号端xck提供低电平信号,使第二晶体管m2和第五晶体管m5导通,输出信号端out输出的高电平经由导通的第三晶体管m3、第二晶体管m2和第五晶体管m5将第一节点n1的电位置高,使得第七晶体管m7和第八晶体管m8截止。在第三阶段至第四阶段的过程中,由于输出信号端out的输出信号一直保持高电平信号,即,避免了在此过程中出现输出信号的高低电平切换的现象,进而避免了由于输出信号的高低电平切换不及时,所导致的第一节点n1的电位受到影响的情况出现,提高了该移位寄存器的输出信号的准确性。

并且,在本实施例中,通过在第一晶体管m1和第一节点n1之间设置分别与第一时钟信号端ck和第二时钟信号端xck相连的第四晶体管m4和第五晶体管m5,且对于第一时钟信号端ck和第二时钟信号端xck的信号来说,当第一时钟信号端ck的信号处于低电平时,第二时钟信号端xck的信号处于高电平,当第二时钟信号端xck的信号处于低电平时,第一时钟信号端ck的信号处于高电平,也就是说,第四晶体管m4和第五晶体管m5能够分时导通,这样,通过将第四晶体管m4和第五晶体管m5与第一晶体管m1连接,与将第一晶体管m1的第二端直接与第一节点n1相连相比,当第一节点n1处于低电平状态时,本实施例基于上述连接关系,能够抬高第一晶体管m1的第二端的电位,从而避免在第一节点n1处于低电平状态时,第一晶体管m1的控制端和第二端之间的跨压过大,所可能出现的第一晶体管m1被击穿的情况,提高了移位寄存器的稳定性。

另外,对于由多级上述移位寄存器组成的驱动电路而言,在驱动电路工作时,除第一级移位寄存器之外的其余各级移位寄存器的输入信号端in均接收上一级的移位寄存器的输出信号端out的输出信号作为本级移位寄存器的输入信号,即,对于由多个上述移位寄存器组成的驱动电路而言,仅需要向第一级移位寄存器的输入信号端in提供起始信号即可。而不同级的移位寄存器的第一时钟信号端ck和第二时钟信号端xck均需要有相应的信号源向其提供信号,以使驱动电路正常工作。在本实施例中,本实施例通过将第一晶体管m1的第一端和第七晶体管m7的第一端均与输入信号端相连,在保证移位寄存器正常工作的前提下,能够减少外界信号源的数量,从而减少该移位寄存器正常工作所需要的功耗。

除此之外,在保证移位寄存器的正常工作的基础上,本实施例还提供了一种移位寄存器,如图5所示,图5为本实施例提供的移位寄存器的另一种内部结构示意图,其中,第七晶体管m7的第一端与第一时钟信号端ck相连。其余晶体管的连接方式与图3所示的实施例的连接方式相同,此处不再赘述。

结合图4,由于本实施例将第七晶体管m7的控制端与第一节点n1相连,通过上述移位寄存器的驱动过程的描述可知,在第一阶段t1和第二阶段t2,第一节点n1为低电平,第七晶体管m7导通,而在第一阶段t1和第二阶段t2,第一时钟信号端ck与输入信号端in提供的信号相同,因此,对应于图5所示的实施例,其驱动过程与图3所示的实施例的驱动过程相同,此处不做赘述。

本实施例还提供了一种驱动方法,该驱动方法应用于上述移位寄存器中。结合图4,该移位寄存器的工作过程包括第一阶段t1,第二阶段t2,第三阶段t3和第四阶段t4。

在第一阶段t1,向输入信号端in提供第一电平信号,向第一时钟信号端ck提供第一电平信号,向第二时钟信号端xck提供第二电平信号,输出信号端out输出第二电平信号;

在第二阶段t2,向输入信号端in提供第二电平信号,向第一时钟信号端ck提供第二电平信号,向第二时钟信号端xck提供第一电平信号,输出信号端out输出第一电平信号;

在第三阶段t3,向输入信号端in提供第二电平信号,向第一时钟信号端ck提供第一电平信号,向第二时钟信号端xck提供第二电平信号,输出信号端out输出第二电平信号;

在第四阶段t4,向输入信号端in提供第二电平信号,向第一时钟信号端ck提供第二电平信号,向第二时钟信号端xck提供第一电平信号,输出信号端out输出第二电平信号。

该移位寄存器的具体驱动过程已在上述实施例中进行了详细说明,此处不再赘述。

采用本实施例提供的驱动方法,由于输出信号端out的输出信号的高低电平切换的时刻发生在第一阶段t1向第二阶段t2的转变过程中,以及第二阶段t2向第三阶段t3的转变过程中,而通过对移位寄存器的工作过程的分析可知,在第一阶段t1,因为第二时钟信号端xck提供高电平信号,所以,输出信号端out的输出信号不会对第一节点n1的电位产生影响;在第二阶段t2,因为第二节点n2的电位为高,因此,同样道理,输出信号端out的输出信号不会对第一节点n1的电位产生影响。所以,在第一阶段t1向第二阶段t2的转变过程中,输出信号端out的输出信号不会影响第一节点n1的电位,从而避免了第一节点n1的电位变化所可能导致的输出错误的情况出现。在其余的工作时刻,输出信号端out的输出信号一直保持高电平,即避免了使输出信号的高低电平切换,相应的,第一节点n1的电位能够保持稳定,从而提高该移位寄存器的输出信号的准确性。

如图6所示,图6为本实施例提供的驱动电路的示意图,本实施例还提供了一种驱动电路,该驱动电路包括级联的多个上述的移位寄存器100;其中,第一级移位寄存器100的输入信号端in与起始信号端stv相连;除第一级移位寄存器100之外的其余各级移位寄存器100的输入信号端in分别与上一级移位寄存器100的输出信号端out相连;并且,奇数级的移位寄存器100的第一时钟信号端ck用于接收第一时钟信号ck1,奇数级的移位寄存器的第二时钟信号端xck用于接收第二时钟信号ck2;偶数级的移位寄存器的第一时钟信号端ck用于接收第二时钟信号ck2,偶数级的移位寄存器的第二时钟信号端xck用于接收第一时钟信号ck1;其中,第一时钟信号ck1和第二时钟信号ck2均为脉冲信号,且当第一时钟信号ck1处于低电平时,第二时钟信号ck2处于高电平;当第二时钟信号ck2处于低电平时,第一时钟信号ck1处于高电平。

另外,如图6所示,在该驱动电路中,每一级移位寄存器100的第一固定电位端vgl可通过第一电压信号线cl1与驱动芯片(未图示)相连,第二固定电位端vgh可通过第二电压信号线cl2与驱动芯片相连。

由于本实施例所提供的驱动电路包括多个级联的上述移位寄存器,因此,采用该驱动电路,由于输出信号端out的输出信号的高低电平切换的时刻发生在第一阶段t1向第二阶段t2的转变过程中,以及第二阶段t2向第三阶段t3的转变过程中,而由上述分析可知,在第一阶段t1,因为第二时钟信号端xck提供高电平信号,所以,输出信号端out的输出信号不会对第一节点n1的电位产生影响;在第二阶段t2,因为第二节点n2的电位为高,因此,同样道理,输出信号端out的输出信号不会对第一节点n1的电位产生影响。所以,在第一阶段t1向第二阶段t2的转变过程中,输出信号端out的输出信号不会影响第一节点n1的电位,从而避免了第一节点n1的电位变化所可能导致的输出错误的情况出现。在其余的工作时刻,输出信号端out的输出信号一直保持高电平,即避免了使输出信号的高低电平切换,相应的,使第一节点n1的电位能够保持稳定,从而提高该移位寄存器的输出信号的准确性。

本实施例还提供了一种显示装置,如图7所示,图7为本实施例所提供的显示装置的结构示意图,该显示装置包括上述驱动电路。其中,驱动电路的具体结构已经在上述实施例中进行了详细说明,此处不再赘述。当然,图7所示的显示装置仅仅为示意说明,该显示装置可以是例如手机、平板计算机、笔记本电脑、电纸书或电视机等任何具有显示功能的电子设备。

由于本实施例所提供的显示装置包括上述驱动电路,因此,采用该显示装置,由于基于本实施例提供的移位寄存器的上述连接方式,通过上述对移位寄存器的工作过程的描述可知,由于输出信号端out的输出信号的高低电平切换的时刻发生在第一阶段t1向第二阶段t2的转变过程中,以及第二阶段t2向第三阶段t3的转变过程中,而通过对移位寄存器的工作过程的分析可知,在第一阶段t1,因为第二时钟信号端xck提供高电平信号,所以,输出信号端out的输出信号不会对第一节点n1的电位产生影响;在第二阶段t2,因为第二节点n2的电位为高,因此,同样道理,输出信号端out的输出信号不会对第一节点n1的电位产生影响。所以,在第一阶段t1向第二阶段t2的转变过程中,输出信号端out的输出信号不会影响第一节点n1的电位,从而避免了第一节点n1的电位变化所可能导致的输出错误的情况出现。在其余的工作时刻,输出信号端out的输出信号一直保持高电平,即避免了使输出信号的高低电平切换,相应的,使第一节点n1的电位能够保持稳定,从而提高该移位寄存器的输出信号的准确性。

可以理解的是,在具体实施时,本实施例提供的上述显示装置可以为有机发光显示装置,或者也可以作为液晶显示装置。

在有机发光显示装置中,一般设置有多个有机发光二极管以及与各有机发光二极管连接的像素补偿电路,一般像素补偿电路中设置有用于控制有机发光二极管发光的发光控制晶体管和用于控制数据信号输入的扫描控制晶体管,在具体实施时,在本发明实施例提供的上述显示显示装置为有机发光显示装置时,该有机发光显示装置可以包括一个本实施例提供的上述驱动电路,该驱动电路可以作为发光驱动电路,向发光控制晶体管提供发光控制信号;或者,该驱动电路也可以作为栅极驱动电路,向扫描控制晶体管的栅极提供扫描信号。当然,该有机发光显示装置也可以包括两个本实施例提供的上述驱动电路,其中一个驱动电路作为发光驱动电路,另一个驱动电路作为栅极驱动电路,在此不做限定。

在液晶显示装置中,一般设置有多个像素电极,以及与各像素电极连接的开关晶体管。在具体实施时,在本实施例提供的上述显示装置为液晶显示装置时,本实施例提供的上述驱动电路可以作为栅极驱动电路,以向开关晶体管的栅极提供扫描信号。

以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1